一种嵌入式计算机主板及电子设备的制作方法

文档序号:6589731阅读:395来源:国知局
专利名称:一种嵌入式计算机主板及电子设备的制作方法
技术领域
本实用新型属于计算机领域,尤其涉及一种嵌入式计算机主板及电子设备。
背景技术
现有的嵌入式计算机主板在性能、集成度、体积、功耗等方面都没有达到很好的效果,不能^艮好的满足一些市场领域的用户界面、网页浏览、工作效率以及多媒体体验标准等新要求。
另外,现有的嵌入式计算机主板在突然掉电或受到电石兹干扰时会导致数据或系统文件丟失,使得系统不能正常工作,往往需要设备厂家去把程序重新写入系统才能恢复正常工作,不但影响系统运行,还增加了维护费用,造成产品
品牌损失;这在医疗领域以及军工领域是不允许的。
实用新型内容
本实用新型的目的在于提供一种嵌入式计算机主板,旨在解决现有的嵌入式计算机主板突然断电时,数据和系统文件会丢失导致系统可靠性低的问题。
本实用新型是这样实现的, 一种嵌入式计算机主板,包括CPU以及与所述CPU连接的外设接口;所述嵌入式计算机主板还包括分别与所述CPU连接的内置操作系统的第一存储模块、内置BIOS软件的第二存储模块、看门狗模块以及可编程逻辑控制模块;所述嵌入式计算机主板还包括
与所述第一存储模块连接的第一安全保护电路,用于保护所述第一存储模块中的数据和系统文件不丢失;以及
与所述第二存储模块连接的第二安全保护电^各,用于保护所述第二存储模块中的数据和系统文件不丢失。本实用新型的另一目的在于提供一种包括上述嵌入式计算机主板的电子设备。
本实用新型实施例提供的嵌入式计算机主板采用双存储器将操作系统与
BIOS软件集成在一起,当突然断电时由安全保护电路保护存储器中的数据和系统文件不会丟失,提高了系统的可靠性;同时釆用可编程逻辑控制模块对硬件进行编程,减少了分立元件的个数,降低了功耗并减少了辐射。


图1是本实用新型实施例提供的嵌入式计算机主板的模块结构图。
具体实施方式

为了使本实用新型的目的、技术方案及优点更加清楚明白,
以下结合附图及实施例,对本实用新型进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本实用新型,并不用于限定本实用新型。
本实用新型实施例提供的嵌入式计算机主板采用双存储器将操作系统与BIOS软件集成在一起,当突然断电时,数据和系统文件不会丢失,提高了系统的可靠性;同时采用可编程逻辑控制模块对硬件进行编程,减少了分立元件的个数,降低了功耗并减少了辐射。
本实用新型实施例提供的嵌入式计算机主板主要应用于医疗电子设备、军用设备等工业级的电子设备中;尤其用于医疗领域中的重症病人监护等特定场合的电子设备(监护仪等)中。其模块结构如图l所示,为了便于说明,仅示出了与本实用新型实施例相关的部分,详述如下。
嵌入式计算机主板包括CPU1以及分别与CPU1连接的外设接口 2、第一存储模块3、第二存储模块4、看门狗模块5以及可编程逻辑控制模块6;其中操作系统内置于第一存储模块3, BIOS软件内置于第二存储模块4;嵌入式计算机主板还包括与第一存储模块3连接的第一安全保护电路30,用于保护第一存储模块3中的数据和系统文件不丢失;以及与第二存储模块4连接的第二安全保护电路40,用于保护第二存储模块4中的数据和系统文件不丢失。
在本实用新型实施例中,第一存储模块3为8MB的NORFLASH;第二存储模块4为16MB的NAND FLASH;用户可以灵活选择FLASH存储方案;将操作系统和BIOS软件存储于双存储模块中,增加了系统的可靠性。作为本实用新型的一个实施例,操作系统采用可靠性高的Linux操作系统。
本实用新型实施例提供的嵌入式计算机主板支持《科思多操作系统跨平台软件》,同时该嵌入式计算机主板支持科思专有的BIOS软件。
在本实用新型实施例中,外设接口 3进一步包括USB接口 21、音视频接口 22、鼠标4定盘接口 23、串并行接口 24、网络接口 25、扬声器接口 26以及显示器接口 27。更进一步,本实用新型实施例提供的嵌入式计算机主板支持5路异步串行口、 PS2 4建盘、PS2鼠标、10M/100M网、LCD/EL显示、VGA显示、2路USB接口、音频接口、标准并行接口、喇p八接口等;采用这种具有丰富的接口功能的嵌入式计算机主板有助于方便地集成至现有的商业或消费类产品设计中,满足了各种消费类、工业与医疗应用的需求,加速了各种消费类、工业与医疗产品的上市进程,为智能互联型商用与消费类设备的开发人员带来成本更低的全新产品。
作为本实用新型的一个实施例,嵌入式计算机主板采用看门狗模块5对系统进程进行实时监3见。
本实用新型实施例提供的嵌入式计算机主板具有辐射小、干扰小、功耗低的特点,满足医疗行业电子设备的特殊要求;可编程逻辑控制模块6可以采用现场可编程门阵列(FieldProgrammable Gate Array, FPGA)或复杂可编程逻辑器件(Complex Programmable Logic Device, CPLD)等芯片,通过对其硬件进行编程,减少了使用分立元件的数量,将辐射和干扰降到了最低;提高了系统的可靠性。
在本实用新型实施例中,CPUl采用ARM920T 32位核心处理器,系统总线为100MHz,可以满足高速处理以及大容量数据的传输,同时使得整个系统具有强大的处理能力和广泛的升级空间。作为本实用新型的一个实施例,嵌入
式计算机主板进 一 步包括64M的同步动态随机存取存储器(SynchronousDynamic Random Access Memory, SDRAM),总线步页率为lOOMHz。
在本实用新型实施例中,嵌入式计算机主板的体积小、尺寸为54mmx90mm名片大小,便于携带,同时如此小的体积特别容易集成。
采用本实用新型实施例提供的嵌入式计算机主板,系统的耗电量为l ~3W,无需外加任何的散热装置和措施,同时采用RISC体系也更加减小了系统的功耗,相对于标准工业体系(如PC104),其核心设备的功耗几乎为后者的十分之一。
本实用新型实施例提供的嵌入式计算机主板采用双存储器将操作系统与BIOS软件集成在一起,当突然断电时由安全保护电路保护存储器中的数据和系统文件不会丟失,提高了系统的可靠性;同时采用可编程逻辑控制模块对硬件进行编程,减少了分立元件的个数,降低了功耗并减少了辐射。
以上所述仅为本实用新型的较佳实施例而已,并不用以限制本实用新型,凡在本实用新型的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本实用新型的保护范围之内。
权利要求1、一种嵌入式计算机主板,包括CPU以及与所述CPU连接的外设接口;其特征在于,所述嵌入式计算机主板还包括分别与所述CPU连接的内置操作系统的第一存储模块、内置BIOS软件的第二存储模块、看门狗模块以及可编程逻辑控制模块;所述嵌入式计算机主板还包括与所述第一存储模块连接的第一安全保护电路,用于保护所述第一存储模块中的数据和系统文件不丢失;以及与所述第二存储模块连接的第二安全保护电路,用于保护所述第二存储模块中的数据和系统文件不丢失。
2、 如权利要求1所述的嵌入式计算机主板,其特征在于,所述第一存储模 块为NOR FLASH;所述第二存储模块为NAND FLASH。
3、 如权利要求1所述的嵌入式计算机主板,其特征在于,所述CPU为 ARM920T 32位核心处理器。
4、 如权利要求1所述的嵌入式计算机主板,其特征在于,所述嵌入式计算 冲几主斧反的尺寸为54mmx90mm。
5、 如权利要求1所述的嵌入式计算机主板,其特征在于,所述外设接口包 括USB接口、音视频接口、鼠标键盘接口、串并行接口、网络接口、扬声器 接口以及显示器接口。
6、 一种电子设备,其特征在于,所述电子设备包括权利要求l-5任一项所 述的嵌入式计算机主板。
专利摘要本实用新型适用于计算机领域,提供了一种嵌入式计算机主板及电子设备,包括CPU以及与CPU连接的外设接口;还包括分别与CPU连接的内置操作系统的第一存储模块、内置BIOS软件的第二存储模块、看门狗模块以及可编程逻辑控制模块;还包括与第一存储模块连接的第一安全保护电路,以及与第二存储模块连接的第二安全保护电路,用于保护第一存储模块、第二存储模块中的数据和系统文件不丢失。本实用新型提供的嵌入式计算机主板采用双存储器将操作系统与BIOS软件集成在一起,当突然断电时由安全保护电路保护存储器中的数据和系统文件不会丢失,提高了系统的可靠性;同时采用可编程逻辑控制模块对硬件进行编程,减少了分立元件的个数,降低了功耗并减少了辐射。
文档编号G06F11/00GK201364525SQ200920135119
公开日2009年12月16日 申请日期2009年2月27日 优先权日2009年2月27日
发明者梁宏建, 普 汤 申请人:深圳市科思科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1