驱动电路的制作方法

文档序号:6352979阅读:403来源:国知局
专利名称:驱动电路的制作方法
技术领域
本发明涉及一种驱动电路。
背景技术
PWM(Pulse Width Modulation)控制器的供电电源VCC是由计算机主板中的CPU的输入电压Vin(12V)经过运放转换而成。而输入电压Vin和P WM控制器的供电电源VCC有一定的供电时序要求,输入电压Vin必须先于PWM控制器的供电电源VCC启动。然而,输入电压Vin与供电电源VCC之间的稳压电容会存储部分电流,计算机关机后快速开机时,稳压电容放电,PWM控制器的供电电源VCC的残余电压没有达到PWM控制器默认的低电平以下,从而会导致PWM控制器的供电电源VCC先于输入电压Vin启动,PWM控制器的供电电源VCC的残余电压为所述PWM控制器供电。如此,不仅会干扰PWM控制器的工作,甚至会出现烧毁PWM控制器的现象。

发明内容
有鉴于此,有必要提供一种可避免断电重启时干扰甚至烧毁控制器的驱动电路。一种驱动电路,其用于驱动一控制器。所述驱动电路包括一使能电路、一电源输入控制电路、一稳压电路。所述电源输入控制电路连接在所述使能电路与所述稳压电路之间。所述稳压电路连接至所述控制器。所述使能电路用于在所述驱动电路正常工作时,使所述电源输入控制电路输出一工作电压至所述稳压电路,同时,在所述驱动电路断电后重启时,使所述电源输入控制电路停止为所述稳压电路供电。所述驱动电路进一步包括一放电电路,所述放电电路连接在所述稳压电路与地之间。所述放电电路在所述驱动电路断电后重启时工作,用于将所述稳压电路内的残余电压导入至地。相对于现有技术,本发明提供的驱动电路进一步包括一放电电路,所述放电电路在所述驱动电路断电后重启时工作,用于将所述稳压电路内的残余电压导入至地。因此,可避免稳压电路内的残余电压干扰控制器的工作。


图1为本发明实施方式提供的驱动电路的示意图。主要元件符号说明驱动电路100PWM 控制器IOOa芯片驱动器IOOb控制端110第一电源输入端111第二电源输入端112使能电路10
电源输入控制电路20
稳压电路30
放电电路40
使能源En
第一电阻Rl
第一 N-MOS管Ql
栅极G
源极S
漏极D
电源输入端Vin
第一 NPN管Q2
电源输出端22
第二 N-MOS管Q3
第二 NPN管Q4
第二电阻R2
集电极C
发射极E
基极B
第三电阻R3
第四电阻R4
第五电阻R5
第六电阻R6
第一结点01
第一结点02
第一稳压电容Cl
第二稳压电容C2
第三NPN管Q5
第七电阻R7
分压电阻R8
输入端41
输出端42
第三结点0具体实施例方式下面将结合附图对本发明作进一步的详细说明。请参阅图1,本发明提供的驱动电路100,其用于驱动一 PWM(Pulse WidthModulation)控制器100a及一芯片驱动器100b。所述驱动P WM控制器IOOa包括一控制端110及一第一电源输入端111。所述芯片驱动器IOOb包括一第二电源输入端112。所述驱动电路100包括一使能电路10、一电源输入控制电路20、一稳压电路30及一放电电路40。所述电源输入控制电路20连接在所述使能电路10与所述稳压电路30之间。所述稳压电路30连接至所述P WM控制器IOOa及芯片驱动器100b。所述使能电路10用于在所述驱动电路100正常工作时,使所述电源输入控制电路20输出一工作电压至所述稳压电路30,同时,在所述驱动电路100断电后重启时,使所述电源输入控制电路20停止为所述稳压电路30供电。所述放电电路40连接在所述稳压电路30与地之间。所述放电电路40在所述驱动电路100断电后重启时工作,用于将所述稳压电路30内的残余电压导入至地。所述使能电路10包括一使能源Eru—第一电阻Rl及一第一 N-MOS管Ql。所述第
一N-MOS管Ql的栅极G通过所述第一电阻Rl连接至所述使能源En。所述第一 N-MOS管Ql的源极S接地。所述电源输入控制电路20包括一电源输入端Vin、一第一 NPN管Q2、一电源输出端22、一第二 N-MOS管Q3及一第二 NPN管Q4。所述第一 N-MOS管Ql的漏极D通过一第二电阻R2连接至所述电源输入端Vin。所述第一 NPN管Q2的集电极C连接至所述电源输入端Vin。所述第一 NPN管Q2的发射极E连接至所述电源输出端22。所述第一 NPN管Q2的基极B通过一第三电阻R3连接至所述第二 N-MOS管Q3的源极S,而且通过一第四电阻R4连接至所述电源输入端Vin,同时连接至所述驱动PWM控制器IOOa的控制端110。所述第
二N-MOS管Q3的漏极D连接至所述电源输入端Vin。所述第二 N-MOS管Q3的栅极G通过一第五电阻R5连接至所述电源输入端Vin。所述第二 NPN管Q4的基极B通过一第六电阻R6连接在所述第二电阻R2与所述第一 N-MOS管Ql的漏极D之间的形成的第一结点01上,也即第二 NPN管Q4的基极B通过所述第六电阻R6与所述第二电阻R2连接至所述电源输入端Vin。所述第二 NPN管Q4的集电极C连接至所述第五电阻R5与所述第二 N-MOS管Q3的栅极G形成的第二结点02上。 本实施方式中,所述稳压电路30包括一第一稳压电容Cl及一第二稳压电容C2。所述第一稳压电容Cl与第二稳压电容C2并联在所述电源输出端22与地之间。具体地,所述第一稳压电容Cl的阳极连接至所述电源输出端22,所述第一稳压电容Cl的阴极接地。所述第二稳压电容C2的阳极连接至所述电源输出端22,所述第二稳压电容C2的阴极接地。所述放电电路40包括一第三NPN管Q5、一第七电阻R7及一分压电阻R8。所述分压电阻R8包括一输入端41及一输出端42。所述第三NPN管Q5的基极B通过所述第七电阻R7连接在所述第一结点01与所述第六电阻R6之间形成的第三结点03上。所述第三NPN管Q5的集电极C通过一分压电阻R8连接至所述第二稳压电容C2的阳极,也即,所述分压电阻R8的输入端41连接至所述第二稳压电容C2的阳极,所述输出端42连接至所述第三NPN管Q5的集电极C。所述第三NPN管Q5的发射极E接地。同时,所述驱动PWM控制器IOOa的第一电源输入端111及所述芯片驱动器IOOb的第二电源输入端112均连接至所述分压电阻R8的输入端41。所述驱动电路100正常供电时,所述电源输入控制电路20的电源输入端Vin得到一工作电压,同时,所述使能电路10包括的使能源En得到一高平电电压。所述第一 N-MOS管Ql导通,所述第二 NPN管Q4的基极B与所述第三NPN管Q5的基极B均为低电平,所述第二 NPN管Q4与所述第三NPN管Q5均截止。因此,所述第二 N-MOS管Q3的栅极G得到一高电平,所述第二 N-MOS管Q3导通,所述第一 NPN管Q2的基极B得到一高电平,所述第一NPN管Q2导通,所述电源输入端Vin得到的工作电流通过所述第一 NPN管Q2至所述稳压电
5路30,经所述稳压电路30稳压后,分别输入至所述驱动P WM控制器IOOa的第一电源输入端111及所述芯片驱动器IOOb的第二电源输入端112,为所述驱动PWM控制器IOOa与所述芯片驱动器IOOb提供一工作电压Vcc。同时,所述驱动PWM控制器IOOa通过所述控制端110控制所述第一 NPN管Q2工作在放大状态。当所述驱动电路100断电后需重新启动时,所述使能电路10包括的使能源En得到一低平电电压,所述第一 N-MOS管Ql截止,所述第二 NPN管Q4的基极B与所述第三NPN管Q5的基极B均为高电平,所述第二 NPN管Q4与所述第三NPN管Q5均导通。因此,所述第二 N-MOS管Q3的栅极G得到一低电平,所述第二 N-MOS管Q3截止,所述第一 NPN管Q2的基极B得到一低电平,所述第一 NPN管Q2截止,所述电源输入端Vin停止为所述稳压电路30供电。然而,因为所述第三NPN管Q5导通,所以,所述稳压电路30内的第一稳压电容Cl与所述第二稳压电容C2残余的电压通过所述第三NPN管Q5放电而导入至地。因此,所述驱动PWM控制器IOOa与所述芯片驱动器IOOb在所述驱动电路100断电后需重新启动时停止工作。本发明提供的驱动电路进一步包括一放电电路,所述放电电路在所述驱动电路断电后重启时工作,用于将所述稳压电路内的残余电压导入至地。因此,可避免稳压电路内的残余电压干扰控制器的工作。可以理解的是,对于本领域的普通技术人员来说,可以根据本发明的技术构思做出其它各种相应的改变与变形,而所有这些改变与变形都应属于本发明权利要求的包括范围。
权利要求
1.一种驱动电路,其用于驱动一控制器,所述驱动电路包括一使能电路、一电源输入控制电路、一稳压电路,所述电源输入控制电路连接在所述使能电路与所述稳压电路之间,所述稳压电路连接至所述控制器,所述使能电路用于在所述驱动电路正常工作时,使所述电源输入控制电路输出一工作电压至所述稳压电路,同时,在所述驱动电路断电后重启时,使所述电源输入控制电路停止为所述稳压电路供电,其特征在于所述驱动电路进一步包括一放电电路,所述放电电路连接在所述稳压电路与地之间,所述放电电路在所述驱动电路断电后重启时工作,用于将所述稳压电路内的残余电压导入至地。
2.如权利要求1所述的驱动电路,其特征在于所述使能电路包括一使能源及一第一N-MOS管,所述第一 N-MOS管的栅极通过一第一电阻连接至所述使能源,所述第一 N-MOS管的源极接地,所述电源输入控制电路包括一电源输入端、一第一 NPN管、一电源输出端、一第二 N-MOS管及一第二 NPN管,所述第一 N-MOS管的漏极通过一第二电阻连接至所述电源输入端,所述第一 NPN管的集电极连接至所述电源输入端,所述第一 NPN管的发射极连接至所述电源输出端,所述第一 NPN管的基极通过一第三电阻连接至所述第二 N-MOS管的源极,而且通过一第四电阻连接至所述电源输入端,所述第二 N-MOS管的漏极连接至所述电源输入端,所述第二 N-MOS管的栅极通过一第五电阻连接至所述电源输入端,所述第二 NPN管的基极通过一第六电阻连接在所述第二电阻与所述第一 N-MOS管的漏极之间的形成的第一结点上,所述第二 NPN管的集电极连接至所述第五电阻与所述第二 N-MOS管的栅极形成的^ ·~- 点-Jn ο
3.如权利要求2所述的驱动电路,其特征在于所述第一NPN管的基极连接至所述控制器的一控制端,所述控制端用于在所述驱动电路工作时,控制所述第一 NPN管工作在放大状态。
4.如权利要求2所述的驱动电路,其特征在于所述稳压电路包括一第一稳压电容及一第二稳压电容,所述第一稳压电容的阳极连接至所述电源输出端,所述第一稳压电容的阴极接地,所述第二稳压电容的阳极连接至所述电源输出端,所述第二稳压电容的阴极接地。
5.如权利要求4所述的驱动电路,其特征在于所述放电电路包括一第三NPN管及一分压电阻,所述分压电阻包括一输入端及一输出端,所述第三NPN管的基极通过一第七电阻连接在所述第一结点与所述第六电阻之间形成的第三结点上,所述分压电阻的输入端连接至所述第二稳压电容的阳极,所述输出端连接至所述第三NPN管的集电极,所述第三NPN管的发射极接地。
全文摘要
一种驱动电路,其用于驱动一控制器。所述驱动电路包括一使能电路、一电源输入控制电路、一稳压电路。所述电源输入控制电路连接在所述使能电路与所述稳压电路之间。所述稳压电路连接至所述控制器。所述使能电路用于在所述驱动电路正常工作时,使所述电源输入控制电路输出一工作电压至所述稳压电路,同时,在所述驱动电路断电后重启时,使所述电源输入控制电路停止为所述稳压电路供电。所述驱动电路进一步包括一放电电路,所述放电电路连接在所述稳压电路与地之间。所述放电电路在所述驱动电路断电后重启时工作,用于将所述稳压电路内的残余电压导入至地。本发明的驱动电路可避免稳压电路内的残余电压干扰控制器工作。
文档编号G06F1/26GK102591437SQ201110004508
公开日2012年7月18日 申请日期2011年1月11日 优先权日2011年1月11日
发明者白云, 童松林, 罗奇艳, 陈鹏 申请人:鸿富锦精密工业(深圳)有限公司, 鸿海精密工业股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1