减小源同步开关噪声的方法和装置制造方法

文档序号:6620954阅读:898来源:国知局
减小源同步开关噪声的方法和装置制造方法
【专利摘要】本发明提供了一种减小源同步开关噪声的方法和装置。涉及电子领域;解决了输出管脚开关噪声的问题。该方法包括:计算电源的目标阻抗;调节所述电源在部分或全部频段的阻抗至均低于所述目标阻抗。本发明提供的技术方案适用于集成电路,实现了标准化的阻抗调节。
【专利说明】减小源同步开关噪声的方法和装置

【技术领域】
[0001] 本发明涉及电子领域,尤其涉及一种减小源同步开关噪声的方法和装置。

【背景技术】
[0002] 由于目前的芯片越做越小,集成工艺已经进入了亚微米时代,使高速数字系统的 设计面临巨大挑战。在低速设计中一些可以忽略的问题,到高速设计中变成不可忽视的问 题,如同步开关噪声。同步开关噪声是由于门电路,尤其是缓冲器同时开启所产生的突变电 流流过电源/地分布网络而产生了波动电势。当大量的输出管脚在同一个时刻从高电平到 低电平的切换或者从低电平到高电平的切换,会在相邻的管脚上引入同步开关噪声。


【发明内容】

[0003] 本发明提供了一种减小源同步开关噪声的方法和装置,解决了输出管脚开关噪声 的问题。
[0004] -种减小源同步开关噪声的方法,包括:
[0005] 计算电源的目标阻抗;
[0006] 调节所述电源在部分或全部频段的阻抗至均低于所述目标阻抗。
[0007] 优选的,计算电源的目标阻抗包括:
[0008] 根据以下表达式计算目标阻抗:
[0009]

【权利要求】
1. 一种减小源同步开关噪声的方法,其特征在于,包括: 计算电源的目标阻抗; 调节所述电源在部分或全部频段的阻抗至均低于所述目标阻抗。
2. 根据权利要求1所述的减小源同步开关噪声的方法,其特征在于,计算电源的目标 阻抗包括: 枏据以下表汰式i+笪日标阳抗:
其中,Power supply voltage 为供应电压,Ripple tolerance 为波动范围,Delta Current =电流能够达到的最大变化电流=Max delta current,Max current =最大的变 化电流加上静态电流,Max delta current =最大电流的最大变化电流。
3. 根据权利要求2所述的减小源同步开关噪声的方法,其特征在于, 所述Max delta current 的值是所述Max current 的值的 20 %至 40%,所述Max delta current的值是所有连接到相同电源上的开关器件的Delta current的值之和。
4. 根据权利要求1或2或3所述的减小源同步开关噪声的方法,其特征在于,调节ros 在部分或全部频段的阻抗至均低于所述目标阻抗包括: 以频率值为横坐标,阻抗值为纵坐标,生成目标阻抗的曲线; 以频率值为横坐标,阻抗值为纵坐标,生成所述电源实际阻抗的曲线; 增加电容至所述电源实际阻抗的曲线中部分或全部频率值对应的阻抗值均低于所述 目标阻抗在该频率值上的阻抗值。
5. 根据权利要求4所述的减小源同步开关噪声的方法,其特征在于,增加电容至所述 电源实际阻抗的曲线中部分或全部频率值对应的阻抗值均低于所述目标阻抗在该频率值 上的阻抗值的步骤之前,还包括: 计算负载电容的瞬态电流; 根据所述瞬态电流和电压波动值,计算增加电容的目标电容量。
6. 根据权利要求4所述的减小源同步开关噪声的方法,其特征在于,增加电容至所述 PDS阻抗的曲线中部分或全部频率值对应的阻抗值均低于所述目标阻抗在该频率值上的阻 抗值的步骤之前,还包括: 确定稳压电源频率响应范围; 在所述电源频率响应范围内,计算目标电容量的最大阻抗; 根据所述最大阻抗计算所述目标电容量对应的最高有效频率; 计算在频率高于所述最高有效频率时所需的电容量作为增加电容的目标电容量。
7. -种减小源同步开关噪声的装置,其特征在于,包括: 目标计算模块,用于计算电源的目标阻抗; 阻抗调节模块,用于调节PDS在各个频段的阻抗至均低于所述目标阻抗。
8. 根据权利要求7所述的减小源同步开关噪声的装置,其特征在于,所述目标计算模 块包括: 第一计算单元,用于根据以下表达式计算目标阻抗:
其中,Power supply voltage 为供应电压,Ripple tolerance 为波动范围,Delta Current =电流能够达到的最大变化电流=Max delta current,Max current =最大的变 化电流加上静态电流,Max delta current =最大电流的最大变化电流。
9.根据权利要求7或8所述的减小源同步开关噪声的装置,其特征在于,所述阻抗调节 模块包括: 目标曲线生成单元,用于以频率值为横坐标,阻抗值为纵坐标,生成目标阻抗的曲线; 阻抗曲线生成单元,用于以频率值为横坐标,阻抗值为纵坐标,生成ros阻抗的曲线; 调节执行单元,用于增加电容至所述PDS阻抗的曲线中部分或全部频率值对应的阻抗 值均低于所述目标阻抗在该频率值上的阻抗值。
【文档编号】G06F17/50GK104102785SQ201410350381
【公开日】2014年10月15日 申请日期:2014年7月22日 优先权日:2014年7月22日
【发明者】宗艳艳, 宋明哲 申请人:浪潮(北京)电子信息产业有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1