一种CPU核心模块主板的制作方法

文档序号:11048788阅读:915来源:国知局
一种CPU核心模块主板的制造方法与工艺

本实用新型涉及计算机设备技术领域,尤其涉及一种CPU核心模块主板。



背景技术:

目前,现有技术中通常使用的是基于X86架构的comE核心模块,该comE核心模块是国际工业电气协会定义的计算机标准模块,是一个以全新的高速计算机接口为主的标准,支持PCIE、SATA、千兆网口、USB以及GPIO信号等,但是其在尺寸为长84cm、宽55cm的主板上定义的信号最多只能支持6个PCIEx1总线和1路千兆网络。

恩智浦公司(NXP)推出了T1042型CPU,为满足不同客户在不同应用场景的需求,以及对PCIEx1总线和千兆网络等的需求,急需要研发出一款基于T1042型CPU的CPU核心模块主板,以满足使用需求。



技术实现要素:

本实用新型提供一种CPU核心模块主板,以解决现有技术中没有满足客户需求的基于T1042型CPU的CPU核心模块主板的问题。

本实用新型提供一种CPU核心模块主板,包括电路板,所述电路板上设有一个T1042型CPU和一个220pin连接器,所述T1042型CPU和所述220pin连接器之间设有一路PCIE×4信号线和三路PCIE×1信号线;所述T1042型CPU还分别通过两路RGMII信号线连接有两个88E1111芯片,两个所述88E1111芯片分别通过两路千兆网络信号线与所述220pin连接器连接。

作为本实用新型的优选方式,所述T1042型CPU和所述220pin连接器之间还设有两路USB2.0信号线、两路RS232串口信号线和两路I2C信号线。

作为本实用新型的优选方式,所述T1042型CPU还分别通过一路TDMA信号线连接有一个DS90C387芯片,所述DS90C387芯片通过一路LVDS信号线与所述220pin连接器连接。

作为本实用新型的优选方式,所述T1042型CPU还通过一路DDR4信号线连接有内存颗粒。

作为本实用新型的优选方式,所述T1042型CPU还通过一路SATA信号线连接有一个SM631G16BA芯片。

作为本实用新型的优选方式,所述T1042型CPU还通过一路JTAG信号线连接有一个COP CONN连接器。

作为本实用新型的优选方式,所述T1042型CPU还通过一路IFC信号线连接有一个Nor Flash芯片和一个Nand Flash芯片。

作为本实用新型的优选方式,所述T1042型CPU还通过一路SPI信号线连接有一个SPI Flash芯片。

本实用新型提供的一种CPU核心模块主板,以NXP公司提供的基于PowerPC架构的T1042型CPU为平台,能够支持更多的PCIEx1总线和千兆网络,并能够进一步扩展出多种信号接口,可以搭配多种实时操作系统,从而可以满足客户不同应用场景的需求,方便实用。

附图说明

为了更清楚地说明本实用新型实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1为本实用新型实施例提供的一种CPU核心模块主板的结构示意图。

具体实施方式

为使本实用新型的目的、技术方案和优点更加清楚,下面将结合附图对本实用新型实施方式作进一步地详细描述。

参照图1所示,本实用新型实施例公开了一种CPU核心模块主板,以NXP公司提供的T1042型CPU为平台,能够支持更多的PCIEx1总线和千兆网络,并能够进一步扩展出多种信号接口。

具体地,该主板包括一个电路板,该电路板上设有一个T1042型CPU和一个220pin连接器,其中T1042型CPU和220pin连接器之间设有一路PCIE×4信号线和三路PCIE×1信号线。另外,T1042型CPU还分别通过两路RGMII信号线连接有两个88E1111芯片,这两个88E1111芯片又分别通过两路千兆网络信号线与220pin连接器连接。

通过设置T1042型CPU和220pin连接器,可以实现本实施例提供的基于T1042型CPU的CPU核心模块主板与外围扩展主板的连接。

进一步地,在T1042型CPU和220pin连接器之间设置一路PCIE×4信号线和三路PCIE×1信号线,总共七路PCIE×1信号线,比原有comE核心模块定义的六路PCIE×1信号线多出一路,从而本实施例提供的CPU核心模块主板可以外扩一个PCIEx4接口和三个PCIEx1接口。其中,设置的PCIEx4接口可以进一步外接显卡或者万兆网卡,设置的PCIEx1接口可以外接网卡、声卡、通讯接口卡以及可编程定制卡等,满足多种使用需求。

进一步地,通过两个88E1111芯片将两路RGMII信号转换成两路千兆网络,比原有comE核心模块定义的一路千兆网络多出一路,从而本实施例提供的CPU核心模块主板可以外扩两个千兆网络接口。该CPU核心模块主板与外围扩展主板通信时,当其中一路千兆网络因为不可控因素断开时,另一路千兆网络可以实时地实现断开那一路千兆网络的功能。两个千兆网络接口可以实现冗余、双保险的功能。

在上述实施例的基础上,T1042型CPU和220pin连接器之间还设有两路USB2.0信号线、两路RS232串口信号线和两路I2C信号线。

通过在T1042型CPU和220pin连接器之间另外设置两路USB2.0信号线、两路RS232串口信号线和两路I2C信号线,从而本实施例提供的CPU核心模块主板可以外扩两个USB接口,两个RS232接口以及两个I2C通信接口。该CPU核心模块主板与外围扩展主板通信时,两个USB接口、两个RS232接口以及两个I2C通信接口可以实现冗余、双保险的功能。

在上述实施例的基础上,T1042型CPU还分别通过一路TDMA信号线连接有一个DS90C387芯片,DS90C387芯片通过一路LVDS信号线与220pin连接器连接。

通过一个DS90C387芯片将一路TDMA信号转换成LVDS信号,从而本实施例提供的CPU核心模块主板可以外扩一个LVDS接口。基于该LVDS接口,可以在显示屏上实现一个可操作图形界面。

在上述实施例的基础上,T1042型CPU还通过一路DDR4信号线连接有内存颗粒。

T1042型CPU通过一路DDR4信号线连接有2GB容量的内存颗粒,可以使本实施例提供的CPU核心模块主板本身具有2GB容量的内存。

在上述实施例的基础上,T1042型CPU还通过一路SATA信号线连接有一个SM631G16BA芯片。

T1042型CPU通过一路SATA信号线连接有16GB容量的SM631G16BA芯片,可以使本实施例提供的CPU核心模块主板本身具有16GB容量SATA硬盘的存储能力。

在上述实施例的基础上,T1042型CPU还通过一路JTAG信号线连接有一个COP CONN连接器。

T1042型CPU通过一路JTAG信号线连接有一个两排(每排8脚)的COP CONN连接器,可以方便地对本实施例提供的CPU核心模块主板进行调试。

在上述实施例的基础上,T1042型CPU还通过一路IFC信号线连接有一个Nor Flash芯片和一个Nand Flash芯片。

T1042型CPU通过一路IFC信号线分别连接有一个128MB容量的Nor Flash芯片和一个1GB容量的Nand Flash芯片,可以使本实施例提供的CPU核心模块主板本身具有128MB容量Nor Flash和1GB容量Nand Flash的存储能力。

在上述实施例的基础上,T1042型CPU还通过一路SPI信号线连接有一个SPI Flash芯片。

T1042型CPU通过一路SPI信号线连接有一个64MB容量的SPI Flash芯片,可以使本实施例提供的CPU核心模块主板本身具有64MB容量SPI Flash存储能力。

本实用新型提供的CPU核心模块主板,以NXP公司提供的基于PowerPC架构的T1042型CPU为平台,能够支持更多的PCIEx1总线和千兆网络,并能够进一步扩展出多种信号接口,可以搭配多种实时操作系统,从而可以满足客户不同应用场景的需求,方便实用。

以上所述仅为本实用新型的较佳实施例,并不用以限制本实用新型,凡在本实用新型的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本实用新型的保护范围之内。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1