一种可扩展串行总线系统及其通讯方法与流程

文档序号:11230389阅读:999来源:国知局
一种可扩展串行总线系统及其通讯方法与流程

本发明涉及一种串行总线系统,尤其是涉及串行外设接口spi总线电路系统,适用于单片机系统中非中断设备总线控制,属于电子电路技术领域。



背景技术:

在一般单片机系统中,主处理器需要实现数据计算、信号采集、数据存储等功能,但是在多数系统中,单片机的片内资源并不能满足系统需求,需要进行一定程度的扩展,例如需要连接ram(随机存取存储器)、eeprom(带电可擦可编程只读存储器)、flashrom(快速擦写只读编程器)、a/d转换器(模数转换器)、d/a转换器(数模转换器)等、led/led显示驱动器、i/o接口芯片、实时时钟、uart收发器等进行扩展。

通常情况下,外部模块采用总线方式进行模块扩展,总线分为串行总线和并行总线两大类,串行总线相对于并行总线来说,数据带宽较低,但是优点在于总线线缆数量较少,易于设计。目前串行总线系统已经被大量应用于各种数据存储、数据采集和运动控制等领域。

其中,spi(串行外设接口)总线被广泛应用于板级设备通讯设计。目前,各半导体公司推出了大量的带有spi接口的具有各种功能的芯片,为用户的外围扩展提供了极其灵活且经济的选择。在单片机系统扩展过程中,每个从片的spi接口仅仅需要从主片的i/o接口引出四根线,这四根线分别为时钟线(clk)、下行数据线(mosi)、上行数据线(miso)、片选控制线(cs)。其中clk线、mosi线、miso线是公用线,也就是说所有的从片与主片之间通讯的这三根线是一样的;而cs线则是私用线,也就是说每个从片与主片通讯时都需要单独配备一根cs线。综上,采用spi总线系统可以简化电路设计,节省很多常规电路中的接口器和i/o口线,提高设计的可靠性。

但是,从上文的描述中也能总结出标准spi总线系统的弊端。由于cs线是私用线,每个从片与主片之间都需要单独配备一根cs线,这就会使得spi总线系统在扩展时受到主片i/o接口数量的限制,最终导致主片无法连接更多的从片进行扩展,严重限制了系统的发展性能。

为了解决以上标准的spi总线在挂载多个从片时,对于主片的i/o接口的需求量过大,从而导致系统不足的问题,本发明提出一种新型的spi总线系统及其通讯方法。采用本发明的新型spi总线系统及通讯方法,可以简化标准spi总线系统的电路设计,大大减少从片对主片的i/o接口的需求量,同时能够实现无限量从片数量的动态扩展。



技术实现要素:

本发明的目的在于解决以上现有技术上存在的缺陷,即因为主片的i/o端口数量有限,而导致的标准spi系统无法动态扩展从片的问题。有鉴于此,本发明提供一种新型的spi总线系统及其通讯方法。

一种新型的spi总线系统,其包括:一个主控制器、至少一个节点选择逻辑模块、至少一个从设备和包含5根线缆的串行总线(时钟线clk、下行数据线mosi、上行数据线miso、片选控制线cs、地址选择线csa)。所述的主控制器通过接口连接在5根线缆的一端,所述的节点选择逻辑模块采用t型方式接入cs线、csa线、clk线、mosi线,所述的从设备采用t型方式接入clk线、miso线缆,与主控制器相连的mosi线采用菊花链拓扑连接方式,mosi线经过本级节点选择逻辑模块连接到下一级节点选择逻辑模块和本级从设备,所述的从设备通过cs线连接到本级的节点选择逻辑模块,所述的从设备采用t型方式接入到本级节点选择逻辑模块和下级节点选择逻辑模块之间的miso线缆。

进一步的,所述的主处理器spi模块中包括时钟发生器、8位或16位发送寄存器、8位或16位移位寄存器、8位或16位接收寄存器、主模式控制器、io口控制器、接口(mosi、miso、clk、cs、csa)。接收寄存器与发送寄存器连接主处理器内部的系统总线,时钟发生器连接clk线输出总线时钟信号,mosi线连接至移位寄存器位输出端,miso线连接到移位寄存的位输入端,cs线连接至主模式控制器,csa线连接至io口控制器。当主处理器需要发送数据时,首先将总线上的数据复制到发送寄存器,发送寄存器将其中的数据复制到移位寄存器,时钟发生器控制移位寄存器将高位的数据位移至mosi信号线,同时mosi线上信号输入到移位寄存器的低位,时钟发生器同时将时钟信号传递到clk口上,当移位寄存器满后数据复制到接受寄存器,使主处理器通过系统总线访问,主模式控制器控制cs管脚的输出。进一步的,所述的每个节点选择逻辑模块包括触发器单元、判决单元、通道选择单元、接口(mosi、miso、clk、cs)。如上所述的节点选择逻辑模块在mosi线上连接的顺序决定了节点选择逻辑模块访问的地址,离主控制器最近的模块地址为1,下一级为2,以此类推,第n个节点选择逻辑模块地址为n。

如上所述的触发器单元包含两位发送寄存器、两位移位寄存器、两位接收寄存器,其中两位移位寄存器中的高位数据用于输出给下一个级别的节点选择逻辑模块的触发器单元,低位数据用于在同一个时钟周期向前进位升为高位数据。两位接收寄存器与两位发送寄存器连接处理器内部的系统总线,clk线连接到移位寄存器移位控制信号,mosi线连接至移位寄存器位输入端,mosi_out连接到移位寄存器的为输出端,cs连接至判决单元,与csa经过或门接入触发器单元复位信号。

如上所述的通道选择单元,由两个与门,一个非门和一个或门组成。其作用通过控制输入实现对于数据输入1和数据输入2的输出通道选择,当控制输入为1时,数据输出脚随数据输入1脚电平变化而变化,当控制输入为0时,数据输出脚随数据输入2脚电平变化而变化。

如上所述的判决单元主要是依据判决表来实现是否选中同级设备的。具体的,每个节点选择逻辑模块的触发器单元寄存器的两位数包含四种状态,分别为“00”、“10”、“01”、“11”,对应的pcs_in在选择过程中状态为“1”,当选中后,pcs_in的状态为“0”,也就是说pcs_in存在“0”和“1”两种状态,故寄存器和pcs_in组合后包含8种状态。在状态选择过程中,只有当寄存器状态为“10”时,才能表示选中该级别的从设备。选中后,pcs_out的输出状态为“0”。

进一步的,所述的从设备含有一开关,在节点选择逻辑模块选中同级别的从设备后,从会自动进入工作模式。

进一步的,所述的主控制器的接口包含但不限定于时钟数据端口pclk、下行数据输出端口pmosi_out、上行数据输入端口pmisoin、片选控制线输出端口pcs_out、地址控制线端口pcsa。其中,时钟数据端口pclk连接clk线缆,下行数据输出端口pmosi_out连接mosi线缆,上行数据输入端口pmiso_in连接miso线缆,片选控制线输出端口pcs_out连接cs线缆,地址控制线端口pcsa连接csa线缆。更进一步的,如上所述的主控制器的接口包括至少一个标准spi接口和至少一个i/o端口,所述的标准spi接口用来连接cs线缆、clk线缆、miso线缆、mosi线缆,所述的i/o端口用来连接csa线缆;或者如上所述的主控制器的接口包括至少一个非标准spi接口和至少两个i/o端口,所述的非标准spi接口用来连接clk线缆、miso线缆、mosi线缆,所述的i/o端口用来连接cs线缆和csa线缆;或者如上所述的主控制器的接口包括至少5个i/o端口,所述的i/o端口用来连接cs线缆、clk线缆、miso线缆、mosi线缆、csa线缆。

进一步的,所述的节点选择逻辑模块的接口包含至少6个管脚,所述的管脚包含但不限定于时钟数据端口pclk、下行数据输入端口pmosi_in、下行数据输出端口pmosi_out、片选控制线输入端口pcs_in,地址控制线端口pcsa、片选控制线输出端口pcs_out。其中,时钟数据端口pclk连接clk线缆,下行数据输入端口pmosi_in连接上一级的节点选择逻辑模块,片选控制线输入端口pcs_in连接cs线缆,地址控制线端口pcsa连接csa线缆,下行数据输出端口pmosi_out连接下一级节点选择逻辑模块,片选控制线输出端口pcs_out连接从设备的片选端口。

进一步的,所述的从设备的接口包含至少4个管脚,所述的管脚包含但不限定于片选控制线输入端口pcs_in、上行数据输出端口pmiso_out、下行数据输入端口pmosi_in、时钟数据端口pclk。其中,片选控制线输入端口pcs_in连接本级的节点选择逻辑模块的片选控制线输出端口pcs_out,上行数据输出端口pmiso_out连接miso线缆,下行数据输入端口pmosi_in连接本级节点选择逻辑模块与下级节点选择逻辑模块之间的mosi线缆,时钟数据端口pclk连接到clk线缆。

采用本发明的新型的spi总线,可以兼容标准的spi总线,兼容市场上多数的主控制器的spi模块。采用本发明的新型的spi总线,可以解决标准的spi总线在挂载多个从片时,对于主片的i/o接口的需求量过大,从而导致系统不足的问题

一种基于如上所述的新型的spi总线系统,其通讯过程的特征如下:

a.初始化总线:

a1.主处理器初始化spi模块的各项配置参数,时钟设置为高电平有效,相位设置为下降沿采用,通讯数据位一般选择8bit,高位先出模式。

a2.主控制器将csa线缆设置为低电平,cs线缆设置为低电平,迫使挂接在此总线上的所有节点选择逻辑复位模块。

b.选择从设备地址:

b1.主控制器将cs设置为高电平;

b2.编码器和解码器将需要访问的节点选择逻辑模块的地址分别进行编码和解码,最终将需要访问的节点选择逻辑模块的地址转换成二进制数据,该二进制数据通过主控制器的寄存器通过mosi线依次传送给下一级的节点选择逻辑模块的触发器。

b3.节点选择逻辑模块中触发器包含两位寄存器,在每一个时钟周期过程中,在时钟的下降沿,上一级触发器的两位寄存器的高位数传送给下一级触发器,同时每一个触发器的寄存器中的低位数向前移动一位,变为高位数。以此类推,一直到将主控制器的寄存器中的数据完全输出为止;

b4.在每一个时钟周期过程中,在时钟的下降沿,触发器中的寄存器用来记录上一次时钟周期过程中和本次时钟周期过程中上一级的触发器输入的数据,且上一次时钟周期过程中上一级触发器的寄存器输入的数据为高位数据,本次时钟周期过程中上一级触发器的寄存器输入的数据为低位数据,在时钟的下一个下降沿,触发器的寄存器中的两位数据输出到判决单元;

b5.由判决单元依据判决表对最后一个时钟周期过程中触发器的寄存器输出的两位数据进行判断,若在时钟周期结束时,寄存器输出的两位数为“10”,则表示主控制器选中该地址;

b6.将csa设置为高电平。

c.访问从设备:cs_out拉低,同级设备被选中,从设备进入spi通讯状态

附图说明:

图1为本发明的新型的spi总线系统的拓扑结构。

图2为本发明的主控制器的结构。

图3为本发明的节点选择逻辑模块的结构。

图4为本发明的通道选择单元的结构。

图5为本发明的时序图。

图6为含有4个从设备的新型的spi总线系统的拓扑结构。

图7为含有2个从设备的新型的spi总线系统的拓扑结构。

图8为含有100个从设备的新型的spi总线系统的拓扑结构。

图9为判决表格

图10为实施案例1的触发器所有时钟周期中单元状态-选择第三个从设备

图11为实施案例1的触发器所有时钟周期中单元状态-选择第四个从设备

图12为实施案例2的触发器所有时钟周期中单元状态-选择第一个从设备

图13为实施案例3的触发器最后一个时钟周期触发器68的pmosi输入口状态,和bus输出状态。

如下具体实施方式将结合上述附图进一步说明本发明。

具体实施案例1:

一种新型的spi总线系统,其包括:一个主控制器、4个节点选择逻辑模块、4个从设备和包含5根线缆的串行总线(时钟线clk、下行数据线mosi、上行数据线miso、片选控制线cs、地址选择线csa)。所述的主控制器通过接口连接在5根线缆的一端,所述的节点选择逻辑模块采用t型方式接入cs线、cas线、clk线、mosi线,所述的从设备采用t型方式接入clk线、miso线缆,与主控制器相连的mosi线采用菊花链拓扑连接方式,mosi线经过本级节点选择逻辑模块连接到下一级节点选择逻辑模块和本级从设备,所述的从设备通过cs线连接到本级的节点选择逻辑模块,所述的从设备采用t型方式接入到本级节点选择逻辑模块和下级节点选择逻辑模块之间的miso线缆。

所述的主处理器中包括时钟发生器、发送寄存器、移位寄存器、接收寄存器、主模式控制器、io口控制器、接口(mosi、miso、clk、cs、csa)。

所述的每个节点选择逻辑模块包括触发器单元、判决单元、通道选择单元、接口(mosi、miso、clk、cs)。

离主控制器最近的节点选择逻辑模块地址为1,下一级为2,再下一级为3,最后一级为4。

实施案例1选择地址3的通讯过程如下:

a.初始化总线:

a1.主处理器初始化spi模块的各项配置参数,时钟设置为高电平有效,相位设置为下降沿采用,通讯数据位选择8bit,高位先出模式。

a2.主控制器将csa线缆设置为低电平,cs线缆设置为低电平,迫使挂接在此总线上的所有节点选择逻辑复位模块。

b.选择从设备地址3:

b1.主控制器将cs设置为高电平;

b2.每个节点选择逻辑模块中模块级联为2个,假定需要访问的从设备的地址为a,另c=(2<<((a-1)*2))+(0xffffffff>>(32-(a-1)*2))。目前需要访问的地址为3,则主控制器的寄存器通过mosi线发送给节点选择逻辑模块的触发器的数据为“00101111”。

b3.节点选择逻辑模块中触发器包含两位寄存器,在每一个时钟周期过程中,在时钟的下降沿,上一级触发器的两位寄存器的高位数传送给下一级触发器,同时每一个触发器的寄存器中的低位数向前移动一位,变为高位数。以此类推,一直到将主控制器的寄存器中的数据完全输出为止。具体的,每一个时钟周期过程中触发器单元pmosi输入口的状态和触发器单元寄存器输出状态参考图10。

b4.在每一个时钟周期过程中,在时钟的下降沿,触发器中的寄存器用来记录上一次时钟周期过程中和本次时钟周期过程中上一级的触发器输入的数据,且上一次时钟周期过程中上一级触发器的寄存器输入的数据为高位数据,本次时钟周期过程中上一级触发器的寄存器输入的数据为低位数据,在时钟的下一个下降沿,触发器的寄存器中的两位数据输出到判决单元;

b5.由判决单元依据判决表对最后一个时钟周期过程中触发器的寄存器输出的两位数据进行判断,在时钟周期结束时,寄存器输出的两位数为“10”,则表示主控制器选中该地址;

b6.将csa设置为高电平。

c.访问从设备3:cs_out拉低,同级设备被选中,从设备进入spi通讯状态

实施案例1选择地址4的通讯过程如下:

a.初始化总线:

a1.主处理器初始化spi模块的各项配置参数,时钟设置为高电平有效,相位设置为下降沿采用,通讯数据位选择8bit,高位先出模式。

a2.主控制器将csa线缆设置为低电平,cs线缆设置为低电平,迫使挂接在此总线上的所有节点选择逻辑复位模块。

b.选择从设备地址4:

b1.主控制器将cs设置为高电平;

b2.每个节点选择逻辑模块中模块级联为2个,假定需要访问的从设备的地址为a,另c=(2<<((a-1)*2))+(0xffffffff>>(32-(a-1)*2))。目前需要访问的地址为4,c=[0xbf]则主控制器的寄存器通过mosi线发送给节点选择逻辑模块的触发器的数据为“10111111”,高位先出。

b3.节点选择逻辑模块中触发器包含两位寄存器,在每一个时钟周期过程中,在时钟的下降沿,上一级触发器的两位寄存器的高位数传送给下一级触发器,同时每一个触发器的寄存器中的低位数向前移动一位,变为高位数。以此类推,一直到将主控制器的寄存器中的数据完全输出为止。具体的,每一个时钟周期过程中触发器单元pmosi输入口的状态和触发器单元寄存器输出状态参考图11。

b4.在每一个时钟周期过程中,在时钟的下降沿,触发器中的寄存器用来记录上一次时钟周期过程中和本次时钟周期过程中上一级的触发器输入的数据,且上一次时钟周期过程中上一级触发器的寄存器输入的数据为高位数据,本次时钟周期过程中上一级触发器的寄存器输入的数据为低位数据,在时钟的下一个下降沿,触发器的寄存器中的两位数据输出到判决单元;

b5.由判决单元依据判决表对最后一个时钟周期过程中触发器的寄存器输出的两位数据进行判断,在时钟周期结束时,寄存器输出的两位数为“10”,则表示主控制器选中该地址;

b6.将csa设置为高电平。

c.访问从设备4:cs_out拉低,同级设备被选中,从设备进入spi通讯状态。

具体实施案例2:

一种新型的spi总线系统,其包括:一个主控制器、2个节点选择逻辑模块、2个从设备和包含5根线缆的串行总线(时钟线clk、下行数据线mosi、上行数据线miso、片选控制线cs、地址选择线csa)。所述的主控制器通过接口连接在5根线缆的一端,所述的节点选择逻辑模块采用t型方式接入cs线、cas线、clk线、mosi线,所述的从设备采用t型方式接入clk线、miso线缆,与主控制器相连的mosi线采用菊花链拓扑连接方式,mosi线经过本级节点选择逻辑模块连接到下一级节点选择逻辑模块和本级从设备,所述的从设备通过cs线连接到本级的节点选择逻辑模块,所述的从设备采用t型方式接入到本级节点选择逻辑模块和下级节点选择逻辑模块之间的miso线缆。

所述的主处理器中包括时钟发生器、发送寄存器、移位寄存器、接收寄存器、主模式控制器、io口控制器、i/o端口(mosi、miso、clk、cs、csa)。

所述的每个节点选择逻辑模块包括触发器单元、判决单元、通道选择单元、接口(mosi、miso、clk、cs)。

离主控制器最近的节点选择逻辑模块地址为1,下一级为2。

实施案例2选择地址1的通讯过程如下:

a.初始化总线:

a1.主处理器初始化spi模块的各项配置参数,时钟设置为高电平有效,相位设置为下降沿采用,通讯数据位选择8bit,高位先出模式。

a2.主控制器将csa线缆设置为低电平,cs线缆设置为低电平,迫使挂接在此总线上的所有节点选择逻辑复位模块。

b.选择从设备地址:

b1.主控制器将cs设置为高电平;

b2.每个节点选择逻辑模块中模块级联为2个,假定需要访问的从设备的地址为a,另c=(2<<((a-1)*2))+(0xffffffff>>(32-(a-1)*2))。目前需要访问的地址为4,c=[0x2]则主控制器的寄存器通过mosi线发送给节点选择逻辑模块的触发器的数据为“00000010”,高位先出。

b3.节点选择逻辑模块中触发器包含两位寄存器,在每一个时钟周期过程中,在时钟的下降沿,上一级触发器的两位寄存器的高位数传送给下一级触发器,同时每一个触发器的寄存器中的低位数向前移动一位,变为高位数。以此类推,一直到将主控制器的寄存器中的数据完全输出为止。

b4.在每一个时钟周期过程中,在时钟的下降沿,触发器中的寄存器用来记录上一次时钟周期过程中和本次时钟周期过程中上一级的触发器输入的数据,且上一次时钟周期过程中上一级触发器的寄存器输入的数据为高位数据,本次时钟周期过程中上一级触发器的寄存器输入的数据为低位数据,在时钟的下一个下降沿或上升沿,触发器的寄存器中的两位数据输出到判决单元;

b5.由判决单元依据判决表对最后一个时钟周期过程中触发器的寄存器输出的两位数据进行判断,在时钟周期结束时,寄存器输出的两位数为“10”,则表示主控制器选中该地址;

b6.将csa设置为高电平。

c.访问从设备1:cs_out拉低,同级设备被选中,从设备进入spi通讯状态。

具体实施案例3:

一种新型的spi总线系统,其包括:一个主控制器、100个节点选择逻辑模块、100个从设备和包含5根线缆的串行总线(时钟线clk、下行数据线mosi、上行数据线miso、片选控制线cs、地址选择线csa)。所述的主控制器通过接口连接在5根线缆的一端,所述的节点选择逻辑模块采用t型方式接入cs线、cas线、clk线、mosi线,所述的从设备采用t型方式接入clk线、miso线缆,与主控制器相连的mosi线采用菊花链拓扑连接方式,mosi线经过本级节点选择逻辑模块连接到下一级节点选择逻辑模块和本级从设备,所述的从设备通过cs线连接到本级的节点选择逻辑模块,所述的从设备采用t型方式接入到本级节点选择逻辑模块和下级节点选择逻辑模块之间的miso线缆。

所述的主处理器中包括时钟发生器、发送寄存器、移位寄存器、接收寄存器、主模式控制器、io口控制器、i/o端口(mosi、miso、clk、cs、csa)。

所述的每个节点选择逻辑模块包括触发器单元、判决单元、通道选择单元、接口(mosi、miso、clk、cs)。

离主控制器最近的节点选择逻辑模块模块地址为1,下一级为2,以此类推,一直到最后一个节点选择逻辑模块的地址为100。

实施案例3选择地址68的通讯过程如下:

a初始化总线:

a1.主处理器初始化spi模块的各项配置参数,时钟设置为高电平有效,相位设置为下降沿采用,通讯数据位选择8bit,高位先出模式。

a2.主控制器将csa线缆设置为低电平,cs线缆设置为低电平,迫使挂接在此总线上的所有节点选择逻辑复位模块。

b.选择从设备地址:

b1.主控制器将cs设置为高电平;

b2.每个节点选择逻辑模块中模块级联为2个,假定需要访问的从设备的地址为a,另如果a<=16则c1=(2<<((a-1)*2))+(0xffffffff>>(32-(a-1)*2)),c2=0,c3=0,c4=0,c5=0,c6=0,c7=0否则如果a<=32则c1=0xffffffff,c2=(2<<((a-17)*2))+(0xffffffff>>(32-(a-17)*2)),c3=0,c4=0c5=0,c6=0,c7=0否则如果a<=48则c1=0xffffffff,c2=0xffffffff,c3=(2<<((a-33)*2))+(0xffffffff>>(32-(a-33)*2)),c4=0,c5=0,c6=0,c7=0否则如果a<=64则c1=0xffffffff,c2=0xffffffff,c3=0xffffffff,c4=(2<<((a-49)*2))+(0xffffffff>>(32-(a-49)*2)),c5=0,c6=0,c7=0,否则如果a<=80则c1=0xffffffff,c2=0xffffffff,c3=0xffffffff,c4=0xffffffff,c5=(2<<((a-65)*2))+(0xffffffff>>(32-(a-65)*2)),c6=0,c7=0,否则如果a<=96则c1=0xffffffff,c2=0xffffffff,c3=0xffffffff,c4=0xffffffff,c5=0xffffffff,c6=(2<<((a-81)*2))+(0xffffffff>>(32-(a-81)*2)),c7=0,否则c1=0xffffffff,c2=0xffffffff,c3=0xffffffff,c4=0xffffffff,c5=0xffffffff,c6=0xffffffff,c7=(2<<((a-97)*2))+(0xffffffff>>(32-(a-97)*2))。目前需要访问的地址为68,c1=0xffffffff,c2=0xffffffff,c3=0xffffffff,c4=0xffffffff,c5=0xbf,c6=0,c7=0则主控制器的寄存器通过mosi线发送给节点选择逻辑模块的触发器的数据为“1011111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111”。

b3.节点选择逻辑模块中触发器包含两位寄存器,在每一个时钟周期过程中,在时钟的下降沿,上一级触发器的两位寄存器的高位数传送给下一级触发器,同时每一个触发器的寄存器中的低位数向前移动一位,变为高位数。以此类推,一直到将主控制器的寄存器中的数据完全输出为止。

b4.在每一个时钟周期过程中,在时钟的下降沿,触发器中的寄存器用来记录上一次时钟周期过程中和本次时钟周期过程中上一级的触发器输入的数据,且上一次时钟周期过程中上一级触发器的寄存器输入的数据为高位数据,本次时钟周期过程中上一级触发器的寄存器输入的数据为低位数据,在时钟的下一个下降沿或上升沿,触发器的寄存器中的两位数据输出到判决单元;

b5.由判决单元依据判决表对最后一个时钟周期过程中触发器的寄存器输出的两位数据进行判断,在时钟周期结束时,寄存器输出的两位数为“10”,则表示主控制器选中该地址;

b6.将csa设置为高电平。

c.访问从设备68:cs_out拉低,同级设备被选中,从设备进入spi通讯状态。

从以上三个实施案例中,可以看出采用本发明的新型的spi总线,可以兼容标准的spi总线,兼容市场上多数的主控制器的spi模块。采用本发明的新型的spi总线,可以解决标准的spi总线在挂载多个从片时,对于主片的i/o接口的需求量过大,从而导致系统不足的问题。

以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对本发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1