一种PCIE扩展系统的制作方法

文档序号:14745663发布日期:2018-06-19 23:56阅读:169来源:国知局
一种PCIE扩展系统的制作方法

本实用新型涉及接口扩展技术领域,尤其涉及一种PCIE扩展系统。



背景技术:

随着科学技术的发展和大数据时代的来临,人们对计算机设备和移动设备功能的要求越来越高,特别是在一些大型的视频处理系统或者大数据存储系统中,需要设备能够支持高帧率和高速的数据传送。

常见的PCIE卡有PCIE显卡、PCIE网卡或者PCIE声卡等。然而,一个PCIE卡仅仅具有显卡功能、网卡功能或者声卡功能,且一个PCIE卡需要通过主板上的一个插槽与计算机的CPU相连,不仅占据了计算机设备较多的空间,而且需要在计算机主板上设置多个插槽,使得计算机主板的结构设计和占用空间设计也相对复杂。



技术实现要素:

针对现有处理机制存在的不足,本实用新型提供一种PCIE扩展系统。

一方面,本实用新型实施例提供一种PCIE扩展系统,包括电源模块、高速连接器模块、PCIE X16标准接口模块、PCIE转PCI模块、MINI PCIE模块和SATA模块,其中,

所述电源模块用于为所述PCIE扩展系统供电;

所述高速连接器模块用于接收来自CPU主板的PCIE信号、USB信号和SATA信号,并将所述PCIE信号发送至所述PCIE X16标准接口模块,将所述PCIE信号发送至所述PCIE转PCI模块,将所述SATA信号发送至所述SATA模块,将所述PCIE信号、所述USB信号和所述SATA信号发送至所述MINI PCIE模块;

所述PCIE X16标准接口模块用于将所述PCIE信号提供给PCIE X16设备;

所述PCIE转PCI模块用于将所述PCIE信号转换为PCI信号,并将所述PCI信号提供给PCI设备;

所述SATA模块用于将所述SATA信号提供给SATA设备;

所述MINI PCIE模块用于将所述PCIE信号、所述USB信号和所述SATA信号分别发送至WIFI设备、4G设备和MSATA设备。

在本实用新型提供的PCIE扩展系统中,所述CPU主板通过PCIE X16金手指向所述高速连接器模块传送信号。

在本实用新型提供的PCIE扩展系统中,所述电源模块包括外部电源转换单元和内部电源转换单元,所述外部电源转换单元用于将外部电压源转换为12伏电压;所述内部电源转换单元用于将来自CPU主板的电压源转换为扩展系统需要的电压。

在本实用新型提供的PCIE扩展系统中,所述外部电源转换单元包括第一三极管Q1、第三三极管Q3、第四三极管Q4、第一二极管D1、第二二极管Q2、第一电阻R1、第三电阻R3、第六电阻R6、第一电容C1、第二电容C2,其中,

所述第二二极管Q2的一端、所述第一电阻R1的一端、所述第一电容C1的一端、第一三极管Q1的基极连接外部电压源VDC;所述第二二极管Q2的另一端、所述第一电阻R1的另一端、所述第一电容C1的另一端、第一三极管Q1的发射极连接所述第三电阻R3的一端;所述第三电阻R3的另一端连接所述第三三极管Q3的集电极,所述第三三极管Q3的发射极接地,所述第六电阻R6的一端和所述第四三极管Q4的集电极极连接所述第三三极管Q3的基极,所述第六电阻R6的另一端接第一外部控制信号,所述第四三极管Q4的发射极接地,所述第四三极管Q4的基极接第二外部控制信号;所述第二电容C2和所述第一二极管D1组成的并联支路一端接地,另一端和第一三极管Q1的集电极连接作为电压输出端。

在本实用新型提供的PCIE扩展系统中,所述内部电源转换单元包括将来自CPU主板的电压源转换为第一电压值的第一转换子单元和将所述电压源转换为第二电压值的第二转换子单元。

在本实用新型提供的PCIE扩展系统中,所述第一转换子单元包括第一转换芯片U1、第四电容C4、第八电容C8、第九电容C9、第十电容C10、第二电阻R2、第四电阻R4、第五电阻R5、第七电阻R7,其中,

所述第一转换芯片U1的VCC引脚接来自CPU主板的第一电压源VCC5和第四电容C4的一端,所述第四电容C4的另一端接地;所述第一转换芯片U1的VIN引脚、所述第四电阻R4的一端和所述第八电容C8的一端接来自CPU主板的第二电压源VCC3P3,所述第八电容C8的另一端接地;所述第四电阻R4的另一端和所述第一转换芯片U1的EN引脚经由所述第十电容C10接地;所述第一转换芯片U1的PWRGD引脚经由所述第二电阻R2接第二电压源VCC3P3;所述第一转换芯片U1的VOUT引脚作为电压输出端接所述第五电阻R5的一端和所述第九电容C9的一端;所述第九电容C9的另一端接地;所述第五电阻R5的另一端接所述第一转换芯片U1的ADJ引脚和所述第七电阻R7的一端;所述第七电阻R7的另一端接地。

在本实用新型提供的PCIE扩展系统中,所述第二转换子单元包括第二转换芯片U2、第八电阻R8、第九电阻R9、第十电阻R10、第十一电阻R11、第十二电阻R12、第十一电容C11、第十二电容C12、第十五电容C15、第十六电容C16、第十七电容C17,其中,

所述第二转换芯片U2的VCC引脚和所述第十二电容C12的一端接来自CPU主板的第一电压源VCC5,所述第十二电容C12的另一端接地;所述第二转换芯片U2的VIN引脚、所述第十一电容C11的一端和所述第八电阻R8的一端接来自CPU主板的第二电压源VCC3P3,所述第十一电容C11的另一端接地,所述第八电阻R8的另一端和所述第十五电容C15的一端接所述第二转换芯片U2的EN引脚,所述第十五电容C15的另一端接地;所述第二转换芯片U2的PWRGD引脚经由所述第九电阻R9接第二电压源VCC3P3;所述第二转换芯片U2的VOUT引脚作为电压输出端接所述第十电阻R10的一端、所述第十二电阻R12的一端、所述第十六电容C16的一端和所述第十七电容C17的一端;所述第十电阻R10的另一端和所述第十一电阻R11的一端接所述第二转换芯片U2的ADJ引脚;所述第十一电阻R11的另一端、所述第十二电阻R12的另一端、所述第十六电容C16的另一端和所述第十七电容C17的另一端接地。

在本实用新型提供的PCIE扩展系统中,所述PCIE转PCI模块包括PCIE时钟信号产生单元,用于产生将所述PCIE信号转换为所述PCI信号的时钟控制信号。

实施本实用新型实施例,具有如下有益效果:本实用新型提供PCIE扩展系统,通过CPU主板的PCIE X16金手指获取扩展信号,将实现PCIE X16标准卡设备、MINI PCIE设备、PCI设备、以及SATA设备的功能。这些扩展来的设备将在高速数据的传输、数据的存储和4G,以及WIFI信号的传输等方面有着广泛的应用。

附图说明

为了更清楚地说明本实用新型实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1所示是本实用新型一实施例提供的PCIE扩展系统的原理图;

图2所示是图1所示的PCIE扩展系统的板卡结构设计图;

图3所示是本实用新型一实施例提供的电源模块的原理图;

图4所示是图3所示的外部电源转换单元的电路图;

图5所示是内部电源转换单元的第一转换子单元的电路图;

图6所示是内部电源转换单元的第二转换子单元的电路图;

图7所示是图1所示的高速连接器的信号分布图;

图8所示是PCIE时钟信号产生单元的电路图;

图9所示是SATA模块的引脚图。

具体实施方式

下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。

图1所示是本实用新型一实施例提供的PCIE扩展系统的原理图,图2所示是图1所示的PCIE扩展系统的板卡结构设计图。如图1和图2所示,本实用新型实施例提供的PCIE扩展系统包括电源模块10、高速连接器模块20、PCIE X16标准接口模块30、PCIE转PCI模块40、MINI PCIE模块50和SATA模块60,其中,

所述电源模块用于为所述PCIE扩展系统供电;

所述高速连接器模块用于接收来自CPU主板的PCIE信号、USB信号和SATA信号,并将所述PCIE信号发送至所述PCIE X16标准接口模块,将所述PCIE信号发送至所述PCIE转PCI模块,将所述SATA信号发送至所述SATA模块,将所述PCIE信号、所述USB信号和所述SATA信号发送至所述MINI PCIE模块;

所述PCIE X16标准接口模块用于将所述PCIE信号提供给PCIE X16设备;

所述PCIE转PCI模块用于将所述PCIE信号转换为PCI信号,并将所述PCI信号提供给PCI设备;

所述SATA模块用于将所述SATA信号提供给SATA设备;

所述MINI PCIE模块用于将所述PCIE信号、所述USB信号和所述SATA信号分别发送至WIFI设备、4G设备和MSATA设备。

具体地,电源模块为整个系统供电,CPU的PCIE 3.0X16信号、PCIE2.0X4信号和SATA3.0信号等,通过PCIE X16金手指接到高速连接器模块上,这些信号经过扩展可以满足PCIE X16标准卡设备的使用,MINI PCIE设备包括MSATA卡、WIFI卡或者4G模块卡设备的使用,PCI标准卡设备的使用,以及SATA硬盘设备的使用。

图3所示是本实用新型一实施例提供的电源模块的原理图。如图3所示,所述电源模块10包括外部电源转换单元110和内部电源转换单元120,所述外部电源转换单元用于将外部电压源转换为12伏电压;所述内部电源转换单元用于将来自CPU主板的电压源转换为扩展系统需要的电压。

具体地,在本实用新型中,提供了两种供电方式,一种直接来源于CPU主板,一种来源于外部开关电源的+12V供电。这是由于当客户需要接一些大功耗的设备时,比如高性能的显卡时,采用外部供电+12V的方式将会更好的发挥出此设备的性能。而此扩展卡其余的电压源来源于CPU主板,其通过高速连接器模块传递到扩展卡之上。但是,扩展卡的部分模块需要+VCC1P5V和+VCC1P05V的电压供电。因此,此本设计方案电源模块采用两颗RICHTEK RT9018B来实现+VCC1P5V和+VCC1P05V的电压供给。因此,所述内部电源转换单元包括将来自CPU主板的电压源转换为第一电压值的第一转换子单元和将所述电压源转换为第二电压值的第二转换子单元。

图4所示是图3所示的外部电源转换单元的电路图。如图4所示,所述外部电源转换单元包括第一三极管Q1、第三三极管Q3、第四三极管Q4、第一二极管D1、第二二极管Q2、第一电阻R1、第三电阻R3、第六电阻R6、第一电容C1、第二电容C2,其中,

所述第二二极管Q2的一端、所述第一电阻R1的一端、所述第一电容C1的一端、第一三极管Q1的基极连接外部电压源VDC;所述第二二极管Q2的另一端、所述第一电阻R1的另一端、所述第一电容C1的另一端、第一三极管Q1的发射极连接所述第三电阻R3的一端;所述第三电阻R3的另一端连接所述第三三极管Q3的集电极,所述第三三极管Q3的发射极接地,所述第六电阻R6的一端和所述第四三极管Q4的集电极极连接所述第三三极管Q3的基极,所述第六电阻R6的另一端接第一外部控制信号,所述第四三极管Q4的发射极接地,所述第四三极管Q4的基极接第二外部控制信号;所述第二电容C2和所述第一二极管D1组成的并联支路一端接地,另一端和第一三极管Q1的集电极连接作为电压输出端。

图5所示是内部电源转换单元的第一转换子单元的电路图。如图5所示,所述第一转换子单元包括第一转换芯片U1、第四电容C4、第八电容C8、第九电容C9、第十电容C10、第二电阻R2、第四电阻R4、第五电阻R5、第七电阻R7,其中,

所述第一转换芯片U1的VCC引脚接来自CPU主板的第一电压源VCC5和第四电容C4的一端,所述第四电容C4的另一端接地;所述第一转换芯片U1的VIN引脚、所述第四电阻R4的一端和所述第八电容C8的一端接来自CPU主板的第二电压源VCC3P3,所述第八电容C8的另一端接地;所述第四电阻R4的另一端和所述第一转换芯片U1的EN引脚经由所述第十电容C10接地;所述第一转换芯片U1的PWRGD引脚经由所述第二电阻R2接第二电压源VCC3P3;所述第一转换芯片U1的VOUT引脚作为电压输出端接所述第五电阻R5的一端和所述第九电容C9的一端;所述第九电容C9的另一端接地;所述第五电阻R5的另一端接所述第一转换芯片U1的ADJ引脚和所述第七电阻R7的一端;所述第七电阻R7的另一端接地。

图6所示是内部电源转换单元的第二转换子单元的电路图。如图6所示,所述第二转换子单元包括第二转换芯片U2、第八电阻R8、第九电阻R9、第十电阻R10、第十一电阻R11、第十二电阻R12、第十一电容C11、第十二电容C12、第十五电容C15、第十六电容C16、第十七电容C17,其中,

所述第二转换芯片U2的VCC引脚和所述第十二电容C12的一端接来自CPU主板的第一电压源VCC5,所述第十二电容C12的另一端接地;所述第二转换芯片U2的VIN引脚、所述第十一电容C11的一端和所述第八电阻R8的一端接来自CPU主板的第二电压源VCC3P3,所述第十一电容C11的另一端接地,所述第八电阻R8的另一端和所述第十五电容C15的一端接所述第二转换芯片U2的EN引脚,所述第十五电容C15的另一端接地;所述第二转换芯片U2的PWRGD引脚经由所述第九电阻R9接第二电压源VCC3P3;所述第二转换芯片U2的VOUT引脚作为电压输出端接所述第十电阻R10的一端、所述第十二电阻R12的一端、所述第十六电容C16的一端和所述第十七电容C17的一端;所述第十电阻R10的另一端和所述第十一电阻R11的一端接所述第二转换芯片U2的ADJ引脚;所述第十一电阻R11的另一端、所述第十二电阻R12的另一端、所述第十六电容C16的另一端和所述第十七电容C17的另一端接地。

进一步地,在内部电源转换单元中,通过RT9018B输出的电压可通过以下公式得到:

上式中Vref取值0.8。因此通过上式配置不同的电阻值,即可以实现需求电压的输出。

图7所示是图1所示的高速连接器的信号分布图。高速连接器模块实现CPU主板与扩展卡之间的信号连接。在本申请中,PCIE X16模块和SATA模块可分别支持PCIE 3.0和SATA 3.0信号,由于PCIE3.0信号的传输可达8GT/s,SATA3.0信号的传输可达6GT/s,此高速连接器模块将对信号传输起着很大的作用。因此,此高速连接器模块要保证PCIE3.0信号和SATA3.0信号等在传递的过程中要尽量的不损耗和失真。此外,根据PCIE3.0规范和SATA3.0规范要求,PCIE3.0和SATA3.0的信号需要通过此高速连接器传输,且需要在高速连接器端分别放置0.22U和0.01U的耦合电容。

在本实用新型中,PCIE X16模块采用标准PCIE X16卡槽设计,其输出信号为PCIE 3.0信号,可以满足高速数据信号的传输。比如,可以满足高性能的网卡、高性能的视频卡、以及高性能的存储卡设备。通过此模块,客户可以选择满足自己需要的设备,以实现客户的设计要求和实际需求。

在本实用新型中,在PCIE转PCI模块中,高速连接器上的一路PCIE 2.0信号经过IDT 89HPEB383转换IC可以实现PCI信号的输出,此PCI信号接到PCI标准卡槽上,就可满足标准PCI卡的使用,比如:PCI网卡、PCI显卡、PCI声卡等设备。此外,在此模块中,由于从高速连接器端输出的PCIE CLK信号有限,故所述PCIE转PCI模块包括PCIE时钟信号产生单元,用于产生将所述PCIE 2.0信号转换为所述PCI信号的时钟控制信号。具体地,通过IDT ICS9DB403CLK BUFFFER IC来产生该时钟控制信号。图8所示是PCIE时钟信号产生单元的电路图。

在本实用新型中,MINI PCIE模块的主要信号有三种,PCIE 2.0信号、SATA信号和USB信号。这三种信号分别实现的功能为:WIFI、MSATA和4G。这样,客户根据自己的需求以及产品特性可以选择适合自己的功能模块。

图9所示是SATA模块的引脚图。现在许多客户都需要存储大量的数据文件,在本实用新型中,SATA模块即为解决此类数据存储问题而设计。此SATA模块采用行业标准接口设计,可以支持3.5寸和2.5寸硬盘。此外,既支持机械硬盘,也支持固态硬盘。这对于客户使用何种规格的硬盘,以及何种类型的硬盘都有着广泛的选择。

本实用新型通过PCIE X16接口将一些非主板必需功能的设备扩展出来,既节省了CPU主板的空间,也简化了CPU主板的设计,而且可供客户有多种选择,方便客户的投资预算,具体可以实现以下技术效果:

1、实现CPU主板与扩展板之间的数据传输。

2、具有大数据存储和大数据传输的特性。

3、可以支持PCIE X16高性能视频卡、存储卡、网络卡等的使用。

4、可以支持MINI PCIE设备的使用,包括存储设备、WIFI设备和4G设备等。

5、可以支持PCI设备的使用,包括PCI网卡、PCI显卡、PCI声卡、PCI数据卡等。

6、可以支持大容量存储硬盘的使用,包括3.5寸和2.5寸机械硬盘和固态硬盘等。

以上所揭露的仅为本实用新型一种较佳实施例而已,当然不能以此来限定本实用新型之权利范围,本领域普通技术人员可以理解实现上述实施例的全部或部分流程,并依本实用新型权利要求所作的等同变化,仍属于实用新型所涵盖的范围。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1