外设部件互联总线的制作方法

文档序号:10488479阅读:290来源:国知局
外设部件互联总线的制作方法
【专利摘要】本发明公开了一种外设部件互联总线,属于通信技术领域,包括:用于与第一外设接口电路通信的印刷电路板表层和用于与第二外设接口电路通信的印刷电路板底层,所述印刷电路板表层包括被配比为符合第一外设接口电路差分阻抗的表层接触线,所述印刷电路板底层包括被配比为符合第二外设接口电路差分阻抗的底层接触线。通过将表层接触线和底层接触线配比为符合对应的接口电路差分阻抗,能够解决不同接口电路差分阻抗不同的问题,提高了数据传输的准确度。
【专利说明】
外设部件互联总线
技术领域
[0001]本发明涉及通信技术领域,尤其涉及一种外设部件互联总线。
【背景技术】
[0002]外设部件互连总线(PeripheralComponent Interconnect ,PCI)和PCI_E(PCIExpress)是将周边设备与处理器高速结合起来的总线结构,以便适应用户对于数据率越来越高的要求。使用PCI总线结构的设备,可以达到理论上峰值为132MbyteS/S的数据率。使用PCI总线一个突出的优点是CPU(中央处理器)占用率极低,它和存储器之间的交互基本上通过DMA方式,所以需要高数据率和低耗的场合,都可以使用PCI总线设备。
[0003]现有的PCI总线通常由一个PCI接口芯片和一个配置芯片构成。在实现本发明过程中,发明人发现现有技术中至少存在如下问题:,目前智能电视的设计趋向于扁平化,严重压缩了PCI总线的空间。如果将不同的外设接口电路通信的电路复合在同一个印刷电路板上,由于不同的外设接口电路所要求的差分阻抗不一致,会影响信号的完整性和时间延迟,进而降低通信质量。

【发明内容】

[0004]有鉴于此,本发明实施例提供一种外设部件互联总线及智能电视,以实现PCI总线复用的目的。
[0005]第一方面,本发明实施例提供了一种外设部件互联总线,包括:用于与第一外设接口电路通信的印刷电路板表层和用于与第二外设接口电路通信的印刷电路板底层,所述印刷电路板表层包括被配比为符合第一外设接口电路差分阻抗的表层接触线,所述印刷电路板底层包括被配比为符合第二外设接口电路差分阻抗的底层接触线。
[0006]进一步的,所述总线包括:还包括与所述印刷电路板配合的连接器插槽。
[0007]进一步的,所述表层接触线包括:第一预设长度的接触线,所述第一预设长度根据第一外设接口电路差分阻抗确定;
[0008]所述底层接触线包括:第二预设长度的接触线,所述预第二设长度根据第二外设接口电路差分阻抗确定。
[0009]进一步的,所述表层接触线包括:等间距设置的若干条接触线,所述间距根据第一外设接口电路差分阻抗确定;
[0010]所述底层接触线包括:等间距设置的若干条接触线,所述间距根据第二外设接口电路差分阻抗确定。
[0011]进一步的,所述表层接触线和/或底层接触线可根据预设长度在印刷电路板表层弯曲排列。
[0012]进一步的,所述印刷电路板表层包括:在所述表层接触线之间填充的第一材料,所述第一材料根据第一外设接口电路差分阻抗确定;
[0013]所述印刷电路板底层包括:在所述底层接触线之间填充的第二材料,所述第二材料根据第二外设接口电路差分阻抗确定,所述第二材料与第一材料不同。
[0014]进一步的,所述第一材料为塑料,所述第二材料为树脂。
[0015]进一步的,所述第一外设接口电路为USB接口电路。
[0016]更进一步的,所述第二外设接口电路为与高清晰度多媒体接口电路或UART接口电路。
[0017]本发明实施例提供的外设部件互联总线,通过将PCI总线的表层和底层分别与不同的外设接口连接,同一 PCI总线可以实现双接口复用的目的。此外,通过将表层接触线和底层接触线配比为符合对应的接口电路差分阻抗,能够解决不同接口电路差分阻抗不同的问题,能够有效提高通信质量。
【附图说明】
[0018]通过阅读参照以下附图所作的对非限制性实施例所作的详细描述,本发明的其它特征、目的和优点将会变得更明显:
[0019]图1是本发明实施例一提供的外设部件互联总线的示意图;
[0020]图1a是本发明实施例一提供的外设部件互联总线的印刷电路板表层的结构示意图;
[0021]图1b是本发明实施例一提供的外设部件互联总线的印刷电路板表层的结构示意图;
[0022]图2是本发明实施例二提供的外设部件互联总线中一条表层接触线的微观形状示意图;
[0023]图3是本发明实施例二提供的外设部件互联总线中一条底层接触线的微观形状示意图;
[0024]图4是本发明实施例三提供的外设部件互联总线中印刷电路板表层的示意图;
[0025]图5是本发明实施例三提供的外设部件互联总线中印刷电路板底层的示意图。
[0026]图中的附图标记所分别指代的技术特征为:
[0027]1、印刷电路板板;2、连接器插槽;3、表层接触线;4、底层接触线;
[0028]5、接触线。
【具体实施方式】
[0029]下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部内容。
[0030]在本发明实施例中,在未作相反说明的情况下,使用的方位词如“上、下、顶、底”通常是针对附图所示的方向而言的或者是针对竖直、垂直或重力方向上而言的各部件相互位置关系描述用词。
[0031 ] 实施例一
[0032]本发明实施例一提供了一种外设部件互联总线。图1是本发明实施例一提供的外设部件互联总线的示意图。如图1所示,外设部件互联总线包括:用于与第一外设接口电路通信的印刷电路板表层和用于与第二外设接口电路通信的印刷电路板底层,所述印刷电路板表层包括被配比为符合第一外设接口电路差分阻抗的表层接触线,所述印刷电路板底层包括被配比为符合第二外设接口电路差分阻抗的底层接触线。接口复用的外设部件互连总线PCI总线可以分为印刷电路板表层和印刷电路板底层。
[0033]如图1所示,外设部件互联总线包括:印刷电路板板I和连接器插槽2,在印刷电路板板上设有接触线5,印刷电路板板I通过接触线5和连接器插槽2配合连接。
[0034]图1a是本发明实施例一提供的外设部件互联总线的印刷电路板表层的结构示意图;图1b是本发明实施例一提供的外设部件互联总线的印刷电路板底表层的结构示意图。印刷电路板表层和印刷电路板底层可以分别包括绝缘基板、在绝缘基板上的导电图形层和各种集成芯片,其中印刷电路板表层上和印刷电路板底层上的导电图形层及集成芯片分别用于接收不同的外设接口所传输的信号。在印刷电路板表层的下方设有接触线5,所述接触线5由众多的导电触片组成。通过接触线传送信号。由于印刷电路板表层和印刷电路板底层分别与不同的外设接口通信。由于信号在传输信道传播时,因电磁耦合会对相邻的传输线产生影响。为了避免串扰影响,保证信号的完整性,需要保证差分阻抗的匹配和一直连续性。由于不同的外设接口所要求的差分阻抗不同,因此需要将表层接触线3和底层接触线4配比为符合对应的连接的外设接口的差分阻抗。相应的,所述印刷电路板表层包括被配比为符合第一外设接口电路差分阻抗的表层接触线3,所述印刷电路板底层包括被配比为符合第二外设接口电路差分阻抗的底层接触线4。此外,外设部件互联总线还包括与印刷电路板对应配合连接的连接器插槽2。通过连接器插槽2的针脚,将信号传输给相应的通道。
[0035]在本实施例的一个优选实施方式中,所述印刷电路板表层用于与通用串行总线USB接口连接,此外,所述印刷电路板底层用于与高清晰度多媒体接口 HDMI连接。USB接口和HDMI接口是智能电视中使用最为频繁的接口。通过外设部件互联总线可以实现PCI总线即可实现传输USB接口数据或HDMI接口数据的目的。此外,第二外设接口电路也可以为UART接口电路。具体的接口电路可根据设计目的进行调整,在此不做赘述。
[0036]实施例二
[0037]图2是本发明实施例二提供的外设部件互联总线中一条表层接触线的微观形状示意图;图3是本发明实施例二提供的外设部件互联总线中一条底层接触线的微观形状示意图。本实施例以上述实施例为基础,具体的,表层接触线3设定为第一预设长度的接触线,所述预设长度根据第一外设接口电路差分阻抗确定;将底层接触线4设定为第二预设长度的接触线,所述第二预设长度根据第二外设接口电路差分阻抗确定。由于接触线的长度能够影响到差分阻抗,可以根据符合外设接口差分阻抗值通过实验确定接触线的长度。由于符合第一外设接口电路差分阻抗与符合第一外设接口电路差分阻抗不同,表层接触线3的长度与底层接触线4的长度也不相同。由图2可以看出,表层接触线3的微观形状呈近似于“F”形,这是由于在引述电路板上接触线的区域的长度是固定的,为了满足表层接触线3的长度要求,表层接触线3按照第一预设长度在印刷电路板表层中接触线区域弯曲排列后形成。同理,由图3可以看出,底层接触线4设定为第二预设长度,其微观形状呈近似于“弓”字形。表层接触线3的长度小于底层接触线4的长度。这是因为表层连接USB接口,底层连接HDMI接口。而USB接口差分阻抗为90 Ω,HDMI接口差分阻抗为100 Ω。接触线的长度与差分阻抗成正比关系,根据接口的差分阻抗值经过试验可以确定在印刷电路板板I上接触线的长度。在印刷电路板上接触线的长度存在限制时,所述表层接触线3和/或底层接触线4可根据预设长度在印刷电路板表层弯曲排列。
[0038]实施例三
[0039]图4是本发明实施例三提供的外设部件互联总线中印刷电路板表层的示意图;图5是本发明实施例三提供的外设部件互联总线中印刷电路板底层的示意图。本实施例以上述实施例为基础,具体的所述表层接触线3包括:等间距设置的若干条接触线,所述间距根据第一外设接口电路差分阻抗确定;所述底层接触线4包括:等间距设置的若干条接触线,所述间距根据第二外设接口电路差分阻抗确定。由于接触线之间的间距能够影响到差分阻抗,可以根据符合外设接口差分阻抗值通过实验确定接触线的之间的间距。由于符合第一外设接口电路差分阻抗与符合第一外设接口电路差分阻抗不同,表层接触线3的间距与底层接触线4的间距也不相同。由图2和图3可以看出,表层接触线3的间距大于底层接触线4的间距。因为表层连接USB接口,底层连接HDMI接口。而USB接口差分阻抗为90 Ω,HDMI接口差分阻抗为100 Ω。间距的大小与差分阻抗成反比关系,根据接口的差分阻抗值经过试验可以确定在印刷电路板板I上接触线之间的间距。
[0040]此外,也可通过在接触线之间填充不同材料,实现调节差分阻抗的目的。具体的,可以在所述表层接触线3之间填充的第一材料,所述第一材料根据第一外设接口电路差分阻抗确定;所述印刷电路板底层包括:在所述底层接触线4之间填充的第二材料,所述第二材料根据第二外设接口电路差分阻抗确定,所述第二材料与第一材料不同。其中,所述第一材料为塑料,所述第二材料为树脂。由于不同的材料对电磁波的传播有不同的吸收系数,从而影响接触线之间的电磁耦合,进而影响差分阻抗,利用材料的电磁吸收特性也可实现对差分阻抗的调制,示例性的,可以通过试验测定不同材料在同一印刷电路板板I上对于差分阻抗的影响,进而选择在接触线之间填充材料。
[0041]此外,可以通过上述三种方式中的任意组合实现对差分阻抗的配比,例如调整接触线的长度,也调整接触线之间的间距,还同时在接触线之间填充材料。具体组合方式在此不做赘述。
[0042]注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
【主权项】
1.一种外设部件互联总线,其特征在于,包括:用于与第一外设接口电路通信的印刷电路板表层和用于与第二外设接口电路通信的印刷电路板底层,所述印刷电路板表层包括被配比为符合第一外设接口电路差分阻抗的表层接触线,所述印刷电路板底层包括被配比为符合第二外设接口电路差分阻抗的底层接触线。2.根据权利要求1所述的总线,其特征在于,还包括与所述印刷电路板配合的连接器插槽。3.根据权利要求1所述的总线,其特征在于,所述表层接触线包括:第一预设长度的接触线,所述预设长度根据第一外设接口电路差分阻抗确定; 所述底层接触线包括:第二预设长度的接触线,所述第二预设长度根据第二外设接口电路差分阻抗确定。4.根据权利要求3所述的总线,其特征在于,所述表层接触线和/或底层接触线可根据预设长度在印刷电路板表层弯曲排列。5.根据权利要求1所述的总线,其特征在于,所述表层接触线包括:等间距设置的若干条接触线,所述间距根据第一外设接口电路差分阻抗确定; 所述底层接触线包括:等间距设置的若干条接触线,所述间距根据第二外设接口电路差分阻抗确定。6.根据权利要求1所述的总线,其特征在于,所述印刷电路板表层包括:在所述表层接触线之间填充的第一材料,所述第一材料根据第一外设接口电路差分阻抗确定; 所述印刷电路板底层包括:在所述底层接触线之间填充的第二材料,所述第二材料根据第二外设接口电路差分阻抗确定,所述第二材料与第一材料不同。7.根据权利要求6所述的总线,其特征在于,所述第一材料为塑料,所述第二材料为树脂。8.根据权利要求1-7任一所述的总线,其特征在于,所述第一外设接口电路为USB接口电路。9.根据权利要求1-7任一所述的总线,其特征在于,所述第二外设接口电路为与高清晰度多媒体接口电路或UART接口电路。
【文档编号】G06F1/18GK105843338SQ201610196167
【公开日】2016年8月10日
【申请日】2016年3月31日
【发明人】常琪
【申请人】乐视控股(北京)有限公司, 乐视致新电子科技(天津)有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1