一种cpu供电电路的制作方法

文档序号:9014856阅读:385来源:国知局
一种cpu供电电路的制作方法
【技术领域】
[0001]本实用新型属于电源电路技术领域,涉及一种CPU供电电路。
【背景技术】
[0002]自从市面上出现通用可编程DSP芯片以来,DSP技术得到了突飞猛进的发展,但DSP的电源设计始终是DSP应用系统设计的一个重要的组成部分,DSP—般要求有独立的内核电源和1电源,由于DSP在系统中要承担大量的实时数据计算,因为在其CPU内部,部件的频率开关转换会使系统功耗大大增加,所以,降低DSP内部CPU供电电压无疑是降低系统功耗最有效的方法之一。如TMS320F2812 DSP的核电压为1.9V,1电压为3.3V ;因此,传统的线性稳压器(如78XX系列)已经不能满足要求。
【实用新型内容】
[0003]本实用新型的目的是针对现有技术存在的上述问题,提出了一种能够满足市面上大部分DSP工作条件的CPU供电电路。
[0004]本实用新型的目的可通过下列技术方案来实现:一种CPU供电电路,包括第一电源、第二电源、数字接地端、模拟接地端和双路低压差电源调整器,所述双路低压差电源调整器的引脚3、4、10均与数字接地端相连,所述双路低压差电源调整器的引脚5、6、11、12均与第一电源相连,所述双路低压差电源调整器的引脚9串接第一电容后与第一电源相连,所述第一电源和数字接地端之间通过第二电容相连,所述双路低压差电源调整器的引脚22,28串接第一电阻后与第二电源相连,双路低压差电源调整器的引脚22、28串接第三电容后与数字接地端相连,所述双路低压差电源调整器的引脚17、18、19均与第二电源相连,所述第二电源与数字接地端之间连接有第九电容和第十电容。
[0005]在上述的CPU供电电路中,还包括第一输出电源,所述双路低压差电源调整器的引脚23、24均与第一输出电源相连,所述双路低压差电源调整器的引脚25串接第二电阻后与第一输出电源相连,所述双路低压差电源调整器的引脚25串接第三电阻后与数字接地端相连,所述第一输出电源与数字接地端之间连接有第四电容和第五电容。
[0006]在上述的CPU供电电路中,还包括第二输出电源,所述第二输出电源通过第一电感与第一输出电源相连,所述第二输出电源与模拟接地端之间连接有第六电容、第七电容和第八电容。
[0007]在上述的CPU供电电路中,还包括第三输出电源,所述第三输出电源通过第二电感与第二电源相连,所述第三输出电源和数字接地端之间连接有第十一电容和第十二电容。
[0008]在上述的CPU供电电路中,还包括第四输出电源,所述第四输出电源通过第三电感与第二电源相连,所述第四输出电源与模拟接地端之间连接有第十三电容、第十四电容和第十五电容。
[0009]与现有技术相比,本实用新型的有益效果为:通过采用双路低压差电源调整器作为本实用新型的核心器件,其能够实现两路电压的输出,一路固定输出电压为3.3V,另一路输出电压在1.5-5.5V之间可调,且每路的输出电流范围为0-1A,从而能够满足市面上大部分DSP的工作条件,同时双路低压差电源调整器具有功耗低的优点,为DSP的低功耗运行提供了保障。
【附图说明】
[0010]图1为本实用新型的电路原理图。
[0011]图中,5V、第一电源;3.3V、第二电源;1.8V、第一输出电源;1.8VA、第二输出电源;
3.3VFL、第三输出电源;3.3VA、第四输出电源;DGND、数字接地端;AGND、模拟接地端;R68、第一电阻;R205、第二电阻;R206、第三电阻;R220、第一电感;R222、第二电感;R221、第三电感;C80、第一电容;C90、第二电容;C74、第三电容;C78、第四电容;C79、第五电容;C75、第六电容;C76、第七电容;C77、第八电容;C91、第九电容;C92、第十电容;C93、第^^一电容;C94、第十二电容;C87、第十三电容;C88、第十四电容;C89、第十五电容;U15、双路低压差电源调整器。
【具体实施方式】
[0012]以下是本实用新型的具体实施例并结合附图,对本实用新型的技术方案作进一步的描述,但本实用新型并不限于这些实施例。
[0013]如图1所示,一种CPU供电电路,包括第一电源5V、第二电源3.3V、数字接地端DGND、模拟接地端AGND和双路低压差电源调整器,双路低压差电源调整器的引脚3、4、10均与数字接地端DGND相连,双路低压差电源调整器的引脚5、6、11、12均与第一电源5V相连,双路低压差电源调整器的引脚9串接第一电容C80后与第一电源5V相连,第一电源5V和数字接地端DGND之间通过第二电容C90相连,双路低压差电源调整器的引脚22、28串接第一电阻R68后与第二电源3.3V相连,双路低压差电源调整器的引脚22、28串接第三电容C74后与数字接地端DGND相连,双路低压差电源调整器的引脚17、18、19均与第二电源3.3V相连,第二电源3.3V与数字接地端DGND之间连接有第九电容C91和第十电容C92。
[0014]进一步,还包括第一输出电源1.8V,双路低压差电源调整器的引脚23、24均与第一输出电源1.8V相连,双路低压差电源调整器的引脚25串接第二电阻R205后与第一输出电源1.8V相连,双路低压差电源调整器的引脚25串接第三电阻R206后与数字接地端DGND相连,第一输出电源1.8V与数字接地端DGND之间连接有第四电容C78和第五电容C79。
[0015]进一步,还包括第二输出电源1.8VA,第二输出电源1.8VA通过第一电感R220与第一输出电源1.8V相连,第二输出电源1.8VA与模拟接地端AGND之间连接有第六电容C75、第七电容C76和第八电容C77。
[0016]进一步,还包括第三输出电源3.3VFL,第三输出电源3.3VFL通过第二电感R222与第二电源3.3V相连,第三输出电源3.3VFL和数字接地端DGND之间连接有第i^一电容C93和第十二电容C94。
[0017]进一步,还包括第四输出电源3.3VA,第四输出电源3.3VA通过第三电感R221与第二电源3.3V相连,第四输出电源3.3VA与模拟接地端AGND之间连接有第十三电容C87、第十四电容C88和第十五电容C89。
[0018]本文中所描述的具体实施例仅仅是对本实用新型精神作举例说明。本实用新型所属技术领域的技术人员可以对所描述的具体实施例做各种各样的修改或补充或采用类似的方式替代,但并不会偏离本实用新型的精神或者超越所附权利要求书所定义的范围。
【主权项】
1.一种CPU供电电路,其特征在于:包括第一电源、第二电源、数字接地端、模拟接地端和双路低压差电源调整器,所述双路低压差电源调整器的引脚3、4、10均与数字接地端相连,所述双路低压差电源调整器的引脚5、6、11、12均与第一电源相连,所述双路低压差电源调整器的引脚9串接第一电容后与第一电源相连,所述第一电源和数字接地端之间通过第二电容相连,所述双路低压差电源调整器的引脚22、28串接第一电阻后与第二电源相连,双路低压差电源调整器的引脚22、28串接第三电容后与数字接地端相连,所述双路低压差电源调整器的引脚17、18、19均与第二电源相连,所述第二电源与数字接地端之间连接有第九电容和第十电容。2.根据权利要求1所述的一种CPU供电电路,其特征在于:还包括第一输出电源,所述双路低压差电源调整器的引脚23、24均与第一输出电源相连,所述双路低压差电源调整器的引脚25串接第二电阻后与第一输出电源相连,所述双路低压差电源调整器的引脚25串接第三电阻后与数字接地端相连,所述第一输出电源与数字接地端之间连接有第四电容和第五电容。3.根据权利要求2所述的一种CPU供电电路,其特征在于:还包括第二输出电源,所述第二输出电源通过第一电感与第一输出电源相连,所述第二输出电源与模拟接地端之间连接有第六电容、第七电容和第八电容。4.根据权利要求1所述的一种CPU供电电路,其特征在于:还包括第三输出电源,所述第三输出电源通过第二电感与第二电源相连,所述第三输出电源和数字接地端之间连接有第i^一电容和第十二电容。5.根据权利要求1所述的一种CPU供电电路,其特征在于:还包括第四输出电源,所述第四输出电源通过第三电感与第二电源相连,所述第四输出电源与模拟接地端之间连接有第十三电容、第十四电容和第十五电容。
【专利摘要】本实用新型属于电源电路技术领域,提供了一种CPU供电电路,包括第一电源、第二电源、数字接地端、模拟接地端和双路低压差电源调整器,所述双路低压差电源调整器的引脚3、4、10均与数字接地端相连,所述双路低压差电源调整器的引脚5、6、11、12均与第一电源相连,所述双路低压差电源调整器的引脚9串接第一电容后与第一电源相连,所述第一电源和数字接地端之间通过第二电容相连,所述双路低压差电源调整器的引脚22、28串接第一电阻后与第二电源相连;通过采用双路低压差电源调整器作为本实用新型的核心器件,从而能够满足市面上大部分DSP的工作条件,同时双路低压差电源调整器具有功耗低的优点,为DSP的低功耗运行提供了保障。
【IPC分类】G06F1/26, G05F1/46
【公开号】CN204667330
【申请号】CN201520392580
【发明人】陈建波
【申请人】宁波兴泰机械有限公司
【公开日】2015年9月23日
【申请日】2015年6月9日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1