一种通用串行总线端口功能的扩展装置的制造方法

文档序号:10118467阅读:403来源:国知局
一种通用串行总线端口功能的扩展装置的制造方法
【技术领域】
[0001]本实用新型涉及终端机通用串行总线通信技术领域,尤其涉及一种终端机通用串行总线端口功能的扩展装置。
【背景技术】
[0002]目前通用串行总线技术广泛应用在消费类电子产品中,为人们的日常生活带来便捷,但是伴随着大数据量交换时代的到来,消费类电子产品原有通用串行总线的数量明显不足。
[0003]以金融系统为例,银行终端平台的使用过程中需要接入大量外设,如身份识别终端,密码输入终端,指纹采集终端,词条卡划卡器终端,扫描仪终端,打印机终端,无线路由终端等,这些外设均使用通用串行总线进行连接。然而银行终端平台通用串行总线资源却是有限的,在平台的使用中必然出现拔掉某根通信线缆的端口,而接入另一根通信线缆端口供其使用,这必将影响平台的使用效率,给操作平台的工作人员带来了不便。

【发明内容】

[0004]为了克服【背景技术】中的不足,本实用新型提供一种终端机通用串行总线端口功能的扩展装置。
[0005]为了实现上述发明目的,本实用新型采用如下技术方案:
[0006]一种通用串行总线端口功能扩展装置,包括:高速USB2.0集线控制器1、ESD保护电路2,所述高速USB2.0集线控制器1的输入端通过ESD保护电路2与电连接串行总线的一组USB2.0接口的信号线缆相连,高速USB2.0集线控制器1的若干数据分配端线缆③分别通过ESD保护电路2与对应的若干组USB2.0接口的信号线缆相连,所述的高速USB2.0集线控制器的若干控制端线缆②与对应的电源分配开关3输入端相连,电源分配开关3的电源端与5V直流电源线缆①相连,电源分配开关3的若干输出端分别通过供电线缆④与连接输出高速USB2.0端口的ESD保护电路2的电源端相连。
[0007]一种通用串行总线端口功能扩展装置,所述高速USB2.0集线控制器,由FE2.1集成电路U1、时钟源电路⑤和滤波电路⑥组成,所述时钟源电路⑤是由频率为12MHz石英晶体谐振器Y1与并联接8pF的陶瓷电容C3和电容C4组成,石英晶振两端分别对电源地;
[0008]所述滤波电路⑥包括:电源滤波网路、输入信号杂波滤除电路,电源滤波网路由电解电容E3和E4分别组成了 3.3V直流电源和1.8V直流电源的电源滤波网路组成;输入信号杂波滤除电路由电阻R4和电容C15组成。
[0009]一种通用串行总线端口功能扩展装置,所述ESD保护电路由集成模块PRTR5V0U2X与外围电路组成,外围电路由退耦合电路⑦a、滤波电路⑦b组成,所述的PRTR5V0U2X集成电路的4脚与滤波电路⑦b相连连接电源,集成电路D11的2脚和3脚分别接入高速数据或者高频率信号线,所述滤波电路⑦b另一端与集成电路D11的1脚连接接地;所述滤波电路⑦b是由电解电容E12与陶瓷电容C13并联组成的滤波电路;所述集成电路PRTR5V0U2X是一款超低容值轨对轨静电放电保护二极管。
[0010]一种通用串行总线端口功能扩展装置,所述电源分配开关3由集成电路U4和其外围电路组成,所述集成电路U4是高边沿型快速M0SFET双通道电源分配开关,每组单通道均支持连续电流500mA,型号为MIC2026 ;
[0011]所述MIC2026集成电路的外围电路由滤波电路⑧和通信线阻抗匹配电路⑨组成,所述滤波电路⑧是用于滤除5V直流电源中的无用信号滤波电路,由电解电容E11和陶瓷电容C12组成;所述通信线缆阻抗匹配电路⑨由,其并接在电源与数据线之间的电阻R7构成。
[0012]由于采用如上述的技术方案,本实用新型具有如下优越性:
[0013]本实用新型解决了通用串行总线端口数量不足的问题,由一组通用串行总线端口扩展为六组通用串行总线,为人们的日常生活带来便捷。以金融系统为例,银行终端平台的使用过程中需要接入大量外设均可以接入所述通用串行总线端口功能扩展设备中。保证通用串行总线端口通信质量和通信速率,提高了通用串行总线自供电能力。为操作平台的工作人员提供了方便。
【附图说明】
[0014]图1是一种通用串行总线端口扩展方法结构框图。
[0015]图2是高速USB2.0极线控制器及其外围电路电路图
[0016]图3是ESD保护电路和电源分配开关及其外围电路电路图
[0017]图4是PRTR5V0U2X内部结构示意图。
【具体实施方式】
[0018]如图1至4所示,一种通用串行总线端口功能扩展装置,包括:高速USB2.0集线控制器1、ESD保护电路2、,所述高速USB2.0集线控制器1的输入端通过ESD保护电路2与电连接串行总线的一组USB2.0接口的信号线缆相连,高速USB2.0集线控制器1的若干数据分配端线缆③分别通过ESD保护电路2与对应的若干组USB2.0接口的信号线缆相连,所述的高速USB2.0集线控制器的若干控制端线缆②与对应的电源分配开关3输入端相连,电源分配开关3的电源端与5V直流电源线缆①相连,电源分配开关3的若干输出端分别通过供电线缆④与连接输出高速USB2.0端口的ESD保护电路2的电源端相连。即由一组USB2.0接口,将通用串行总线电气连接到高速USB2.0集线控制器,为满足ESD国际标准,在USB2.0信号输入线缆中并接由ESD保护电路,所述高速USB2.0集线控制器在多样任务译码技术的支持下对输入信号进行译码,利用状态机控制技术将数据分配到六组USB2.0通道中有需求的通道数据分配端线缆③上,同时所述的高速USB2.0集线控制器控制相应的电源分配开关动作,为对应通道提供5V直流电源,满足USB2.0协议自供电的要求,同样输出六组高速USB2.0端口,也增添有ESD保护集成电路。
[0019]所述高速USB2.0极线控制器,由FE2.1集成电路U1及其外围电路组成,支持多任务译码,最大可支持六组数据传输,整个集成电路根据状态机控制原理,可降低通信延时,保证高品质、高速率、最大频率480MHz。所述的FE2.1集成芯片使用0.18um制造工艺和综合电源/时钟管理机制,可以最大限度降低整个电路功耗。
[0020]所述的FE2.1集成电路的外围电路,包括时钟源电路⑤和滤波电路⑥,所述时钟源电路⑤是由频率为12MHz石英晶体谐振器Y1、陶瓷电容C3和C4组成,石英晶体谐振器Y1两端分别对电源地,并联接8pF的陶瓷电容C3和C4
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1