短路检测电路、短路检测模块以及电子装置的制造方法

文档序号:10282642阅读:776来源:国知局
短路检测电路、短路检测模块以及电子装置的制造方法
【技术领域】
[0001] 本披露总体上设及触敏显示器,并且具体地设及检测电容式传感器触摸屏中的短 路。
【背景技术】
[0002] 触敏玻璃显示面板或触摸屏是如智能电话、平板计算机、用户界面面板等移动电 子装置的常用元件。触摸屏依赖于电容式传感器W感测用户使用手指或触控笔来触摸触摸 屏上的特定位置。嵌入在触摸屏中的在用户与之交互的玻璃表面下面的是导线矩阵。该矩 阵是由叠置按行安排的多条电力线路的按列安排的多条感测线路组成。感测线路和电力 线路驻留在触摸屏的由绝缘薄膜分开的不同层中。相邻感测线路或相邻电力线路之间、或 感测线路与电力线路之间的短路引起触摸屏发生故障。因此,通常有利的是电气地监测触 摸屏W检测短路的存在。现有的用于触摸面板的短路检测模块的一个示例在授予卡西兰 Kasillan)等人并且转让给本专利申请的受让人的美国专利号8, 604, 798 (下文为' 798专 利)中进行了描述,并且通过引用W其全文结合于此。 【实用新型内容】
[0003] 本实用新型的第一方面提供了一种短路检测电路,包括:第一上拉/下拉级;禪接 至所述第一上拉/下拉级的第二上拉/下拉级,所述第一和第二上拉/下拉级被禪接W接 受输入信号并且在接收到使能信号时生成输出驱动信号;W及比较器级,所述比较器级被 禪接W接受所述输入信号和所述输出驱动信号并且在接收到所述使能信号时基于所述输 出驱动信号是否与所述输入信号基本上处于相同的逻辑状态来产生错误信号,所述错误信 号指示是否存在短路。
[0004] 根据一个实施例,所述短路检测电路进一步包括将所述第一上拉/下拉级禪接至 所述第二上拉/下拉级的电阻器。
[0005] 根据一个实施例,所述电阻器是可变电阻器,并且相关联的短路阔值由所述可变 电阻器来确定,所述阔值为所述短路检测电路提供灵敏度调整。
[0006] 根据一个实施例,所述比较器级包括异或逻辑口,所述短路检测电路的所述输入 信号和所述输出信号被禪接至所述异或逻辑口。
[0007] 根据一个实施例,所述比较器级错误输出的可用性由所述使能信号来选通。
[000引根据一个实施例,所述第一上拉/下拉级包括禪接至NMOS晶体管的与口 W及禪接 至PMOS晶体管的与非口。
[0009] 根据一个实施例,所述第二上拉/下拉级包括禪接至NMOS晶体管的与口 W及禪接 至PMOS晶体管的或口。
[0010] 根据一个实施例,所述电阻器被禪接于所述第一上拉/下拉级与所述输出信号之 间,从而使得所述第一上拉/下拉级弱于所述第二上拉/下拉级。
[0011] 根据一个实施例,错误检测由使能信号来选通。
[0012] 本公开的第二方面提供了一种短路检测模块,所述短路检测模块包括多个短路检 测电路,每个短路检测电路被禪接至电容式感测矩阵中的不同的线路上,所述短路检测模 块可操作用于检测在所述电容式感测矩阵内的任何线路之间短路的存在。
[0013] 根据一个实施例,能够由所述短路检测电路检测的短路包括对地短路、对电源的 短路、所述电容式感测矩阵中相邻线路之间的短路中的一种或多种;W及在所述电容式感 测矩阵的不同导电层中所形成的多条正交线路之间的短路。
[0014] 根据一个实施例,所述短路检测模块进一步可操作用于检测在所述电容式感测矩 阵内存在的短路的位置。
[0015] 根据一个实施例,所述短路检测模块进一步可操作用于在所述电容式感测矩阵内 存在的不同类型的短路之间进行区分。
[0016] 本公开的第=方面提供了一种电子装置,包括如第一方面所述的短路检测电路, 其中,所述电子装置包括移动电话、智能电话、膝上计算机、平板计算机、桌上计算机、交互 式屏幕、车辆仪表板显示器、器具控制面板、广告牌、监视器、或电视中的一个或多个。
[0017] 披露了一种微电子短路检测模块,该微电子短路检测模块可W对在装备有触摸屏 面板的电子装置中发生的不同类型的短路进行检测并且在其间进行区分。一旦检测到短路 的存在和/或类型,该短路检测模块可W继续测试W确定该短路的位置。指示短路的存在、 位置、和类型的错误代码可W驻留在其中部署有短路检测模块的电子装置的固件中。如果 期望的话,可W向用户提供带有短路信息的警报。
[0018] 该短路检测模块包括多个单独的短路检测电路,每个检测电路禪接至贯穿触摸面 板矩阵的一条不同的电力或感测线路上。在一个实施例中,每个短路检测电路包括第一上 拉/下拉级、第二上拉/下拉级、和比较器。短路检测电路被插入在驱动信号(或输入)与 被驱动的电力或感测线路之间,从而使得该短路检测电路的输出被禪接至该电力或感测线 路。触摸屏面板中的相邻感测线路和相邻电力线路通常具有相反的逻辑状态。因此,如果 由特定检测电路所驱动的电力/感测线路对相邻线路短路,其逻辑状态将被短路破坏并且 将被保持在与预期的输入信号的值相反的值上。因此,对检测电路的输入逻辑状态与输出 逻辑状态进行比较提供了对影响检测电路所禪接至的对应的电力/感测线路的短路的指 示物。因此,如果输入(IN)和输出(OUT)不在相同的逻辑状态下(IN声OUT),指示短路。 比较器采用异或狂OR)逻辑口来比较IN和OUT W检测对电容式感测矩阵内的其他线路的 短路,同时,运些上拉/下拉级被接合W检测短路是否被禪接至电源或地。短路阔值电阻器 RT可W被改变W调整检测器的灵敏度。通过W串行方式来操作各个短路检测电路,可W对 短路的位置进行标识。
【附图说明】
[0019] 在运些附图中,相同的参考号标识相似的元件。未必按比例绘制附图中的元件的 尺寸和相对位置。
[0020] 图1是根据在此所描述的一个实施例的短路检测模块的框图,该短路检测模块被 禪接W检测电容式感测矩阵中的短路。
[0021] 图2是根据在此所描述的一个示例性实施例的短路检测电路的示意图。
[0022] 图3是图2的短路检测电路的示意图,示出为在短路测试期间使用,在该短路测试 中,待测负载对电源短路。
[0023] 图4是图2的短路检测电路的示意图,示出为在短路测试期间使用,在该短路测试 中,待测负载对地短路。
[0024] 图5是展示在图1中所示出的示例性电力/感测短路电路的电路示意图。
[0025] 图6是图5中所示出的短路检测电路在短路测试期间的详细示意图,在该短路测 试中,短路检测电路的输入被设置为'0'。
[0026] 图7是图5中所示出的短路检测电路在短路测试期间的示意图,在该短路测试中, 短路检测电路的输入被设置为'1'。
[0027] 图8是根据在此所描述的一个实施例的示出检测线矩阵中的短路的示例性方法 中的一系列步骤的流程图。
【具体实施方式】
[0028] 在W下说明中,陈述了某些具体细节W便提供对所披露的主题的不同方面的全面 理解。然而,所披露的主题可W在没有运些具体细节的情况下实施。在一些实例中,尚未对 包括在此所披露的主题的实施例的众所周知的电子装置测试结构和方法进行详细描述W 避免模糊本披露的其他方面的描述。
[0029] 除非上下文另有要求,否则贯穿说明书和所附权利要求书包括(comprise)"- 词及其多种变体(诸如,"包括(comprises)"和"包括(comprising)")将W-种开放式 的和包含性的意义来进行解释,也就是作为"包括,但不限于(including, but not limited to)"。
[0030] 贯穿本
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1