一种无线遥控解码装置的制造方法

文档序号:9106565阅读:319来源:国知局
一种无线遥控解码装置的制造方法
【技术领域】
[0001]本实用新型涉及一种无线遥控解码装置。
【背景技术】
[0002]随着无线通信产品的蓬勃发展,像PT2260、PT2262、PT2264、EV1527、PT2240等编码芯片种类越来越多,PT2260、PT2262、PT2264这类编码芯片对应的解码芯片需要人工焊接对应的地址,生产复杂,效率低下。而EV1527、PT2240这类芯片,常规的解码电路要用到运放、MCU、E2PR0M,需要增加大量时间进行代码调试,增加了开发成本,降低了产品利润率。
【实用新型内容】
[0003]本实用新型的主要目的在于针对现有技术的不足,提供一种无线遥控解码装置,不需要人工焊接对应的地址,降低PCB复杂度和生产复杂度,从而降低系统成本,提高生产效率。
[0004]为实现上述目的,本实用新型采用以下技术方案:
[0005]—种无线遥控解码装置,包括振荡电路、放大电路、比较电路、逻辑控制电路、存储器以及逻辑输出电路,所述振荡电路与所述逻辑控制电路相连,所述放大电路的输出端与所述比较电路的输入端相连,所述比较电路的输出端与所述逻辑控制电路的输入端相连,所述存储器与所述逻辑控制电路相连,所述逻辑控制器的输出端与逻辑输出电路的输入端相连。
[0006]所述振荡电路用于提供系统时钟,所述放大电路的输入端用于输入由外部射频接收模块传输的信号,将信号放大后输出到所述比较电路,所述比较电路用于对信号进行整形,并将整形后的信号输出到所述逻辑控制电路,所述存储器用于保存预先学习好的编码器地址,所述逻辑控制电路用于将输入信号的地址与所述存储器中存储的预先学习的编码器地址进行匹配,并根据匹配结果产生输出信号至所述逻辑输出电路,所述逻辑输出电路通过其引脚进行输出。
[0007]进一步地:
[0008]所述无线遥控解码装置设置成S0P8型封装的集成电路。
[0009]所述存储器为MTPROM存储器。
[0010]所述存储器具有能够存储至少四个编码器地址的空间配置。
[0011 ] 所述无线遥控解码装置还包括学习触发端,所述学习触发端连接所述逻辑控制器,所述学习触发端用于根据外部信号指示所述逻辑控制器进入或停止编码器地址学习状
??τ O
[0012]所述引脚包括一个高低电平输出引脚和两个信号数据位引脚。
[0013]本实用新型的有益效果:
[0014]本实用新型可以根据需求选择解码ΡΤ2260、ΡΤ2260、ΡΤ2264等类型芯片或解码EV1527、ΡΤ2240等类型芯片,可以学习记忆多路不同的编码器地址,无需人工焊接地址,无需增加运放、MCU、E2PR0M等外围硬件,提高生产效率,降低开发成本,提高产品利润率。本实用新型的装置可用于实现芯片带按键学习功能的遥控设备如电视机遥控装置,而无需人工焊接芯片地址;由于内部带放大电路,其接收距离远,体积小,PCB设计简单,产品生产简单,降低了系统生产成品,提高生产效率。
【附图说明】
[0015]图1是本实用新型无线遥控解码装置实施例的结构示意图;
[0016]图2是本实用新型无线遥控解码装置封装成一种芯片的引脚示意图。
【具体实施方式】
[0017]以下对本实用新型的实施方式作详细说明。应该强调的是,下述说明仅仅是示例性的,而不是为了限制本实用新型的范围及其应用。
[0018]参阅图1和图2,在一种实施例中,一种无线遥控解码装置,包括振荡电路、放大电路、比较电路、逻辑控制电路、存储器以及逻辑输出电路。所述振荡电路与所述逻辑控制电路相连,所述放大电路的输出端与所述比较电路的输入端相连,所述比较电路的输出端与所述逻辑控制电路的输入端相连,所述存储器与所述逻辑控制电路相连,所述逻辑控制器的输出端与逻辑输出电路的输入端相连。所述振荡电路用于提供系统时钟,包括逻辑控制电路和逻辑输出电路所需的基本时钟。所述放大电路的输入端接输入引脚即DIN脚,用于输入由外部射频接收模块传输的信号。放大电路将从DIN脚输入的信号放大后输出到所述比较电路。所述比较电路用于对信号进行整形,并将整形后的信号输出到所述逻辑控制电路。所述存储器可以是MTPROM存储器或其他类型的存储器。存储器用来保存芯片学习的编码器地址信息和寄存器的配置信息。所述逻辑控制电路用于将输入信号的地址与所述存储器中存储的预先学习的编码器地址进行匹配,并根据匹配结果产生输出信号至所述逻辑输出电路,由所述逻辑输出电路通过其输出引脚VT、D0、D1进行输出。工作时,逻辑控制电路将处理后的结果输出到逻辑输出电路进行处理结果的输出。所述的振荡电路、逻辑控制电路、逻辑输出电路、MTPROM存储器、放大电路、比较电路均可以根据经典电路设计制作。
[0019]在优选的实施例中,所述无线遥控解码装置设置成S0P8型封装的集成电路。采用S0P8型封装,有利于进一步降低生产成本及减小体积,实现高性价比。
[0020]所述存储器优选为MTPROM存储器。所述存储器优选具有能够存储四个或更多个编码器地址的空间配置。
[0021]在优选的实施例中,所述无线遥控解码装置还包括学习触发端即如图2所示的ST脚,所述学习触发端连接所述逻辑控制器,所述学习触发端用于根据外部信号指示所述逻辑控制器进入或停止编码器地址学习状态。
[0022]在优选的实施例中,所述逻辑输出电路的输出引脚包括一个高低电平输出引脚VT和两个信号数据位引脚D0、D1。
[0023]参阅图2,该无线遥控解码装置封装成一个集成电路芯片,芯片的DIN脚接射频接收模块输出端,DIN脚将收到的遥控器信号传输到芯片内的放大电路,对收到的小信号进行放大,然后将放大后信号给比较电路,对信号进行整形,在将整形后的信号输入到逻辑控制电路,由逻辑控制电路对信号进行处理,判断MTPROM存储器里是否已经存有此信号的地址,如果已经有此信号的地址,则通过逻辑输出电路作出反应,VT脚输出高电平,DO、Dl脚根据信号的数据位输出相应的电平。ST脚作为学习触发端,当为高电平的时间超过2S后,芯片进入学习模式,逻辑控制电路接收来自比较电路的信号,学习编码器地址并存入MTPROM存储器。例如,逻辑控制电路检测信号码流的正确性,如连续接收两个正确的码流,则学习成功,并将学习所获得的地址存入MTPROM存储器,VT脚会变成高电平。ST脚悬空后,则退出学习模式,进入正常工作模式。在一种实施例中,芯片的存储空间能学习四个地址,如果需要学习第五个地址,可将最先学习的第一个地址覆盖掉,其他依此类推。除了前面提到的引脚之外,芯片通常还具有VCC脚、GND脚以及OSCI脚。
[0024]以上内容是结合具体/优选的实施方式对本实用新型所作的进一步详细说明,不能认定本实用新型的具体实施只局限于这些说明。对于本实用新型所属技术领域的普通技术人员来说,在不脱离本实用新型构思的前提下,其还可以对这些已描述的实施方式做出若干替代或变型,而这些替代或变型方式都应当视为属于本实用新型的保护范围。
【主权项】
1.一种无线遥控解码装置,其特征在于,包括振荡电路、放大电路、比较电路、逻辑控制电路、存储器以及逻辑输出电路,所述振荡电路与所述逻辑控制电路相连,所述放大电路的输出端与所述比较电路的输入端相连,所述比较电路的输出端与所述逻辑控制电路的输入端相连,所述存储器与所述逻辑控制电路相连,所述逻辑控制器的输出端与逻辑输出电路的输入端相连,所述振荡电路用于提供系统时钟,所述放大电路的输入端用于输入由外部射频接收模块传输的信号,将信号放大后输出到所述比较电路,所述比较电路用于对信号进行整形,并将整形后的信号输出到所述逻辑控制电路,所述存储器用于保存预先学习好的编码器地址,所述逻辑控制电路用于将输入信号的地址与所述存储器中存储的预先学习的编码器地址进行匹配,并根据匹配结果产生输出信号至所述逻辑输出电路,所述逻辑输出电路通过输出引脚进行输出。2.如权利要求1所述的无线遥控解码装置,其特征在于,所述无线遥控解码装置设置成S0P8型封装的集成电路。3.如权利要求1所述的无线遥控解码装置,其特征在于,所述存储器为MTPROM存储器。4.如权利要求1所述的无线遥控解码装置,其特征在于,所述存储器具有能够存储至少四个编码器地址的空间配置。5.如权利要求1所述的无线遥控解码装置,其特征在于,还包括学习触发端,所述学习触发端连接所述逻辑控制器,所述学习触发端用于根据外部信号指示所述逻辑控制器进入或停止编码器地址学习状态。6.如权利要求1至5任一项所述的无线遥控解码装置,其特征在于,所述输出引脚包括一个高低电平输出引脚和两个信号数据位引脚。
【专利摘要】一种无线遥控解码装置,包括振荡电路、放大电路、比较电路、逻辑控制电路、存储器以及逻辑输出电路,所述振荡电路与所述逻辑控制电路相连,所述放大电路的输出端与所述比较电路的输入端相连,所述比较电路的输出端与所述逻辑控制电路的输入端相连,所述存储器与所述逻辑控制电路相连,所述逻辑控制器的输出端与逻辑输出电路的输入端相连。该装置可用于实现芯片带按键学习功能的遥控设备如电视机遥控装置。
【IPC分类】G08C17/02
【公开号】CN204759719
【申请号】CN201520417465
【发明人】张羽
【申请人】深圳市菉华半导体有限公司
【公开日】2015年11月11日
【申请日】2015年6月16日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1