应用于可程序化电阻式存储材料的感测电路的制作方法

文档序号:6776973阅读:152来源:国知局
专利名称:应用于可程序化电阻式存储材料的感测电路的制作方法
技术领域
本发明是关于根据可程序化电阻式存储材料的高密度存储装置的读取/感测电
路,包含类似以硫属化物为基础的材料及其它材料的相变化材料,及此电路的操作方法。
背景技术
例如硫属化物材料及相似材料的相变化材料的可程序化电阻式存储材料,能由适用于集成电路实施程度的电流的施加,引起非晶态与结晶态之间的相变化。 一般非晶态的特征为具有较一般结晶态高的电阻,其可轻易感知以指示资料。所述特性有益于使用可程序化电阻材料以形成非挥发性存储器电路,其可随机存取及写入。 此处称为重置或程序化的自非晶态变化至结晶态通常是一较低电流操作,其中电
流会加热该材料而引起状态间的转换。此处称为重置的自结晶态变化至较高度的非晶态一
般是一较高电流操作,其包含一短高电流密度脉冲以熔化或崩溃结晶结构,其后该相变化
材料快速冷却,冷却相变化程序及使至少一部份相变化材料在非晶态中稳定化。 相变化存储器中,资料是由引起非晶态与结晶态之间的相变化材料的主动区中的
转换而储存。图1是具有低电阻设定(程序化)状态100及高电阻重置(擦除)状态102
的两个状态的一的存储单元的图,其中两者之间具有非重叠的电阻范围。 低电阻设定状态100的最高电阻&与高电阻重置状态102的最低电阻R2之间的
差异是定义用于区分在设定状态100与重置状态102的单元的读取界限101。由决定存储
单元是否具有对应于低电阻状态100或高电阻状态102的一电阻,可决定储存在存储单元
中的资料,例如由量测存储单元的电阻是否高于或低于读取界限101中的临界电阻Rsa103。
为了能可靠地区分重置状态102与设定状态100,维持一相对大的读取界限101是重要的。 传统决定存储单元的电阻及由此而得储存在存储单元的资料值的方法,包含将存
储单元的电压或电流响应与一参考值作比较。然而,在材料、工艺以及操作环境方面的差
异,会导致包含与存储单元的阵列中的每一资料值相关的存储材料的电阻的差异的不同程
序化特征。这些差异会使由将存储单元的响应与一参考值比较,难以准确地感测存储单元
的电阻状态,造成可能的位错误。 因此,期望提供支持高密度装置的感测电路,其能准确读取程序化电阻式存储单元的电阻状态,以及操作此电路的方法。

发明内容
此处描述的存储单元的感测方法是包含选择一存储单元。施加至存储单元的一第一偏压以诱发存储单元中的第一反应。施加至存储单元的一第二偏压以诱发存储单元中的第二反应,该第二偏压是与第一偏压不同。该方法包含根据该第一及第二反应之间的差值与一预定参考值,决定一储存在存储单元的资料值。 此处描述的存储装置包含一存储单元。该装置包含施加至存储单元的一第一偏压的电路,其中该第二偏压与该第一偏压不同。该装置还包含感测放大器电路,响应该第一及第二反应之间的差值与一预定参考值,以产生指示储存在该存储单元中的资料值的输出信号。 如上述,横跨一阵列的差值会使由将存储单元的响应与一参考值比较,难以准确地感测存储单元的电阻状态,造成可能的位错误。本发明由此处描述的根据该第一及第二反应之间的差值与一预定参考值决定储存资料值的感测方法,可解决此一困难。


本发明其它态样及目的可由阅读以下的附图、及详细说明更为明了,
其中 图1是具有低电阻设定状态及高电阻重置状态的两个状态之一的存储单元的图,其中两者具有非重叠的电阻范围。 图2是一集成电路200的简化方块图,其中可实施本发明。
图3是例示存储单元阵列的一部份,其中可实施本发明。 图4是例示用于相变化存储单元的范例电流_电压(IV)曲线。 图5是例示图3的IV曲线,其中第一及第二电压是施加至该存储单元。 图6是用于实施此处所描述决定储存在一选定存储单元中的资料值的感测方法
的架构的简示图。 图7是一用于操作图6的架构的时序图。
具体实施例方式
以下有关本发明的描述是参照特定结构的实施例及方法,将为我们所了解的是,未有意图将本发明限制于该特定揭露的实施例及方法,而是可使用其它特征、元件、方法及实施例实施本发明。描述较佳实施例以说明本发明,而非限制其定义在申请专利范围的主张的范围。具有该领域的通常知识者将可明了依照本说明的各种不同的均等变化。各种不同的实施例的相同元件通常是使用相同的元件符号。 图2是一集成电路200的简化方块图,其中可实施本发明。集成电路200包含一存储阵列205,其是使用包含可程序化电阻式存储材料的存储单元(未显示)实施,以下将更充分讨论。 一字符线译码器210与多条字符线215电性连接。 一位线译码器220与多条位线225电性连接以自阵列205中的存储单元(未显示)读取资料或写入资料。地址是经由总线260而传送到字符线译码器210以及位线译码器220。在方块230中的感测放大器以及资料输入结构,是经由资料总线235而耦合到位线译码器220。资料是经由资料输入线240而从集成电路200中的输入/输出端口、或从集成电路200的其它内部或外部来源,传送到方块230中的资料输入结构。其它电路265可被包含于集成电路200上,诸如一泛用目的处理器或特殊目的应用电路,或是提供由阵列205支持的系统单芯片功能性的模块的组合。资料是经由资料输出线245而从方块230中的感测放大器传送到集成电路200的输入/输出端口、或传送到其它位于集成电路200内部或外部的资料目的地。
在本实施例中,使用偏压调整状态机构的一控制器250,是控制所施加的偏压调整
5供应电压255,例如读取、程序化、擦除、擦除确认、与程序化确认电压。此控制器250可使用在此领域中所周知的特定目的逻辑电路而实施。在一替代实施例中,此控制器250包括一泛用目的处理器,此泛用目的处理器可安排于同一集成电路上,而此集成电路是执行一计算机程序以控制此元件的操作。在另一实施例中,可使用特定目的逻辑电路与泛用目的处理器的结合,以实施此控制器250。 如图3所示,阵列205的每一存储单元包含一存取晶体管(或其它存取装置诸如二极管),其的四个是如存储单元330、332、334及336所示及分别包含存储元件346、348、350及352。例示在图3的阵列部份是表示一可包含数百万存储单元的阵列的一小区段。
存储单元330、332、334及336的每一存取晶体管的源极是共同连接至源极线354,其是终止于诸如接地端的源极线终端电路355。于另一实施例,存取晶体管的源极线并不是电性连接的,而是独立控制的。 一些实施例中,源极线终端电路355可包含诸如电压源及电流源的偏压电路,以及用于施加除了接地的外的偏压调整至源极线254的译码电路。
包含字符线356、358的多条字符线215沿第一方向平行延伸。字符线356、358是与字符线译码器210电性连接。存储单元330、334的存取晶体管的栅极是共同连接至字符线356,以及存储单元332、336的存取晶体管的栅极是共同连接至字符线358。
包含位线360、362的多条位线225沿第二方向平行延伸。存储元件346、348将位线360耦接至存储单元330、332的存取晶体管的个别的漏极。存储单元350、352将位线362耦接至存储单元334、336的存取晶体管个别的漏极。 感测放大器电路230可包含多个感测放大器(未直接显示),每一感测放大器是经由位线译码器220连接至对应位线360、362。或者,该感测放大器电路230可包含一单一感测放大器及电路,以选择性地将该感测放大器连接至对应的位线。感测放大器电路230可操作,以侦测到一被选定的存储单元中的第一电流与第二电流之间的差值,以响应至施加该被选定的存储单元的电压差值,第一电流与第二电流之间的差值是指示储存在该被选定存储单元的资料值。感测放大器电路中的感测放大器的实施例是相关于图6及图7,更详细描述如下。 应了解的是,存储阵列205并非限制于图3所例示的阵列组态,也可以使用其它阵列组态。此外,在一些实施例,双极晶体管或二极管可代替MOS晶体管作为存取装置。
存储单元的实施例包含用于存储元件的硫属化物为基础的材料以及其它材料。硫族元素(Chalcogens)包含任何四个元素的一氧(oxygen,O),硫(sulfur,S),硒(selenium,Se),以及碲(tellurium, Te),形成周期表的VIA族的部分。硫属化物包含一硫族元素与一更为正电性的元素或自由基的化合物。硫属化物合金包含硫属化物与其它材料如过渡金属的结合。 一硫属化物合金通常包含一或多个选自元素周期表IVA族的元素,例如锗(Ge)以及锡(Sn)。通常,硫属化物合金包含组合一或多个锑(Sb)、镓(Ga)、铟(In)、以及银(Ag)。许多相变化为基础的存储材料已经被描述于技术文件中,包括下列合金镓/锑、铟/锑、铟
/硒、锑/碲、锗/碲、锗/锑/碲、铟/锑/碲、镓/硒/碲、锡/锑/碲、铟/锑/锗、银/铟/锑/碲、锗/锡/锑/碲、锗/锑/硒/碲、以及碲/锗/锑/硫。在锗/锑/碲合金家族中, 一大范围的合金合成物是可行的。该合成物可以表示为TeaGebSb1Q。—(a+b),其中a及b表示组成元素的原子总计为100%的原子百分比。一位研究员描述了最有用的合金为,在沉积材料中所包含的平均碲浓度是远低于70%,典型地是低于60%,并在一般型态合金中的碲
6含量范围从最低23%至最高58%,且最佳是介于48%至58%的碲含量。锗的浓度是高于约5%,且其在材料中的平均范围是从最低8%至最高30%,一般是低于50%。最佳地,锗的浓度范围是介于8%至40%。在此合成物中所剩下的主要组成元素为锑。上述百分比是为原子百分比,其为所有组成元素加总为100%。 (0vshinsky'112专利,栏10-11)由另一研究者所评估的特殊合金包括Ge2Sb2Tes、GeSb2Te4、以及GeSb4Te7。 (Noboru Yamada,"Potential ofGe_Sb_TePhase_change Optical Disks for High_Data_Rate Recording", SPIEv. 3109,pp. 28-37(1997))更一般地,一过渡金属如铬(Cr)、铁(Fe)、镍(Ni)、铌(Nb)、钯(Pd)、铂(Pt)、以及上述的混合物或合金,可与锗/锑/碲结合以形成一相变化合金其具有可程序化的电阻特性。有用的存储材料的特殊范例,是如Ovshinsky ' 112专利中栏11-13所述,其范例在此是列入参考。 在一些实施例中,硫属化物及其它相变化材料掺杂杂质来修饰导电性、转换温度、
熔点及使用在掺杂硫属化物存储器元件的其它特性。使用在掺杂硫属化物代表性的杂质包
含氮、硅、氧、二氧化硅、氮化硅、铜、银、金、铝、氧化铝、钽、氧化钽、氮化钽、钛、氧化钛。可参
见美国专利第6, 800, 504号专利及美国专利申请案第2005/0029502号。 相变化合金可由施加一电脉冲而从一种相态切换至另一相态。先前观察指出,一
较短、较大幅度的脉冲倾向于将相转换材料的相态改变成大体为非晶态,及被称为重置脉
冲。 一较长、较低幅度的脉冲倾向于将相转换材料的相态改变成大体为结晶态,及被称为程
序化脉冲。在较短、较大幅度脉冲中的能量,够大因此足以破坏结晶结构的键结,同时时间
够短,因此可以防止原子再次排列成结晶态。合适的脉冲曲线可由经验决定而无须过度实
验,特别适合一特定的相变化材料及装置结构。 下列是简要描述四种型态电阻式存储器材料的整理。 1.硫属化物材料 GexSbyTez x : y : z = 2 : 2 : 5 或其它合成物具有x :0-5 ;y :0-5 ;z :0-10 GeSbTe具有掺杂,例如N-, Si-, Ti-,或也可使用其它元素掺杂。 形成方法由使用氩(Ar),氮(N》,以及/或氦(He)等等反应气体的物理气相沉
积(PVD)溅镀或磁电管溅镀方式,在1毫托耳-100毫托耳的压力下。该沉积通常在室温的
下完成。 一具有外观比例l-5的准直器(collimater)可以被用来改善填入的效能。为了
改善该填入的效能,使用数十至数百伏的一直流偏压。另一方面,直流偏压和准直器的组合
可以同时搭配使用。 在一真空或一氮气环境的一后沉积退火处置,可以被选择性的执行以改善硫属化物材料的结晶状态。该退火温度通常介于摄氏100至400度之间,以及少于30分钟的退火时间。 硫属化物材料的厚度是由单元结构的设计所决定。通常,一硫属化物材料具有厚度大于8纳米会有一相变化的特征,使得该材料呈现至少两种稳定的电阻状态。
2.巨大磁组(CMR)材料
PrxCayMn03 x : y = 0. 5 : 0. 5,或其它合成物具有x :0-1 ;y :0-1
包含Mn氧化物的另一 CMR材料也可使用 形成方法由使用氩(Ar),氮(N2),氧(02),以及/或氦(He)等等反应气体的物理气相沉积(PVD)溅镀或磁电管溅镀方式,在1毫托耳-100毫托耳的压力下。该沉积通常介于室温与摄氏600度之间,依据后沉积处置条件。 一具有外观比例1-5的准直器可以被用来改善填入的效能。为了改善该填入的效能,使用数十至数百伏的一直流偏压。另一方面,直流偏压和准直器的组合可以同时搭配使用。 一数十高斯至io,ooo高斯的磁场可以被施加以改善该电磁结晶相。 在一真空或一氮气环境或氧气/氮气混合环境之一后沉积退火处置,可以被选择性的使用以改善CMR材料的结晶状态。该退火温度通常介于摄氏400至600度之间,以及少于2小时的退火时间。 CMR材料的厚度是由单元结构的设计所决定。该厚度10nm至200nm的CMR材料可以被用来当核心材料。 —YBC0(YBaCu03是一种高温超导材料)的缓冲层,可以被用来改善CMR材料的结晶状态。该YBCO的沉积是在CMR材料的沉积的前。YBCO的厚度是介于30nm至200nm之间。 3.两元素的化合物 NixOy ;TixOy ;AlxOy ;WxOy ^n^y ^l^y ^UxOy ;等等 x : y = 0. 5 : 0. 5 其它合成物具有X :0-1 ;y :0-1 形成方法 1.沉积由使用反应气体氩(Ar),氮(N2),氧(02),以及/或氦(He)等等的物理气相沉积(PVD)溅镀或磁电管溅镀方式,在1毫托耳-100毫托耳的压力下,使用一金属氧化
物的标革巴,例如NixOy ;TixOy ;AlxOy ;Zn^y ^r^y fl^Oy ;等等。该沉积通常是在室温下完
成。 一具有外观比例l-5的准直器可以被用来改善填入的效能。为了改善该填入的效能,
使用数十至数百伏的一直流偏压。如果需要,直流偏压和准直器的组合可以同时搭配使用。 在一真空或一氮气环境或氧气/氮气混合环境的一后沉积退火处置,可以被选择性的执行以改善金属氧化物的氧气的分布。该退火温度通常介于摄氏400至600度之间,以及少于2小时的退火时间。 2.反应性沉积由使用反应气体Ar/02,Ar/N2/02,纯氧(02) , He/02, He/N2/02等等的PVD溅镀或磁电管溅镀方式,在1毫托耳-100毫托耳的压力下,使用一金属氧化物的标靶,例如Ni, Ti, Al, W, Zn, Zr或Cu等等。该沉积通常是在室温下完成。 一具有外观比例1_5的准直器可以被用来改善填入的效能。为了改善该填入的效能,使用数十至数百伏的一直流偏压。如果需要,直流偏压和准直器的组合可以同时搭配使用。 在一真空或一氮气环境或氧气/氮气混合环境的一后沉积退火处置,可以被选择性的执行以改善金属氧化物的氧气的分布。该退火温度通常介于摄氏400至600度之间,以及少于2小时的退火时间。 3.氧化由使用一高温氧化系统,例如一火炉或是一快速热脉冲(RTP)系统。该温度介于摄氏200至700度,从数毫托耳至一大气压力,在纯氧或氮气/氧气混合气体。时间从数分钟至数小时。其它的氧化方法是等离子体氧化。 一射频或一直流源具有纯氧或Ar/02混合气体或Ar/N2/(^混合气体,在1毫托耳至100毫托耳的压力下被用来氧化金属的表
面,例如Ni, Ti, Al, W, Zn, Zr或Cu等等。该氧化时间从数秒至数分钟。该氧化温度从室温
至摄氏300度,依据等离子体氧化的程度而定。 4.聚合物材料 掺杂有Cu、 C6。、 Ag等等的TCNQ PCBM-TCNQ混合聚合物 形成方法 1.蒸发由使用热蒸发,电子束蒸发,或分子束外延(MBE)系统。 一固态TCNQ以及掺杂物药丸在一单独密闭空间共同蒸发。该固态TCNQ以及掺杂物药丸是被放置于一W-舟或一 Ta-舟或一陶磁舟。 一高电流或一电子束被施加以熔化该来源,如此该物质被混合和沉积在晶片上。没有反应的化学物或气体。反应是在10—4至10—"的托耳压力下完成。晶片的温度是自室温至摄氏200度。 在一真空或一氮气环境的一后沉积退火处置,可以被选择性的执行以改善聚合物材料的成份分布。该退火温度通常介于室温至摄氏300度之间,以及少于1小时的退火时间。 2.旋转涂布法由使用一有TCNQ掺杂溶液的旋转涂布器,在小于1000rpm的旋
转。在旋转涂布的后,该晶片保持(通常是在室温或是在温度小于摄氏200度) 一足够时
间以使固态形成。该保持时间从数分钟到数天,由温度和成型的情况来决定。 再次参考图3,操作时每一存储单元346、348、350、352具有与储存在对应的存储
单元中的资料值相关连的电阻范围。 因此,阵列205的存储单元的读取或写入可由以下方法达成,施加适当电压至字符线358、356其中之一及耦合位线360、362其中之一至一电压源,如此电流可流过该选定的存储元件。例如,通过一选定存储单元(此范例中是选定存储单元332与对应的存储元件348)的电流路径380是由以下方法建立,施加足够的电压至位线360、字符线358及源极线354以开启该存储单元332的存取晶体管及路径380的诱发电流自位线360流至源极线354,或反的亦然。所施加电压的大小与持续时间是视所进行的操作而定,例如一读取或写入操作。 在一包含有相变化材料的存储单元332的重置(或擦除)操作,字符线译码器210有助于提供字符线358适当的电压脉冲,以开启存储单元332的存取晶体管。位线译码器220有助于供应一电压脉冲至位线360适当的大小及持续时间,以诱发流过存储元件348的电流,该电流引起至少主动区域的温度高于存储元件348的相变化材料的转换温度,及也高于熔化温度,以使至少主动区域为液态。接着终止电流,例如藉由终止位线360及字符线358上的电压脉冲,造成相当快速的冷却时间,当主动区域快速冷却以稳定化至一非晶相。重置操作也可包含超过一个脉冲,例如使用成对的脉冲。 在一包含有相变化材料的存储单元332的设定(或程序化)操作,字符线译码器210用来提供字符线358适当的电压脉冲,以开启存储单元332的存取晶体管。位线译码器220用来供应一电压脉冲至位线360适当的大小及持续时间,以诱发一电流脉冲,足以引起相变化材料的一部份主动区域的温度高于转换温度,及引起一部份主动区域自非晶相转换成结晶相,此一转换降低存储元件348的电阻,以及将存储单元332设定至所期望的状态。
在一包含有相变化材料的存储单元332的读取(或感测)操作,字符线译码器210用来提供字符线358适当的电压脉冲,以开启存储单元332的存取晶体管。位线译码器220用来供应一电压至位线360适当的大小及持续时间,以诱发流过存储元件348的电流。位线360上以及流过存储元件348的电流是取决于其的电阻,及因此资料状态与存储单元332的存储元件348相关连。 然而,在材料、工艺以及操作环境方面的差异,将会导致横跨储存有一给定资料值的存储单元的阵列的多个存储元件的电阻的差异。这些差异会造成一与给定的电阻状态相关连的电流值分布。因此,假如一选定的存储单元中的电流是与该阵列中的另一存储单元的参考电流或电压比较,或是与一已知的电阻比较,电流值分布会使得难以准确地感测存储单元的电阻状态,以及因此所选定的存储单元的资料值。 本发明由此处所描述的感测方法有助于解决此一困难,该感测方法包含施加一第一电压脉冲横跨一选定的存储单元,以诱发该存储单元中的一第一电流,以及施加一第二电压脉冲横跨该选定的存储单元,以诱发该存储单元中的一第二电流,该第二电压脉冲与第一电压脉冲不同。接着,根据该第一与第二电流的差值决定储存在该选定存储单元中的资料值。 图4例示用于相变化存储单元的范例电流_电压(IV)曲线。图4中,曲线400表示存储单元在高电阻重置(擦除)状态的行为,以及曲线410表示存储单元在低电阻设定(程序化)状态的行为。 图4也包含表示自重置状态400至程序化状态410的转换的曲线415。应了解的是,曲线415只是例示性的,及曲线415的真实形状是视存储单元的的性质、施加至存储单元的电压及电流的态样,以及相变化化材料加热与冷却而定。 如图4所示,程序化临界电压Vth表示自重置状态400至程序化状态410的转换开始时的电压。因为存储单元由于存储元件的相变化材料的加热而进行一相变化,将了解的是程序化临界电压Vth是与包含存储单元结构、存储单元材料的热及电性质及施加电流与电压的脉冲形状的存储单元实施相关。 由于重置状态400与程序化状态410的电阻的差值,所以存储单元处于程序化状态410时相较于该存储单元处于重置状态400时,一横跨存储单元的施加电压的给定差值将会导致电流的更大的差值。 图5例示图4的IV曲线,其中第一及第二电压是施加至该存储单元。
横跨一选定的存储单元施加的第一电压K诱发该存储单元的一第一电流I"可由图5看出,假如该选定的存储单元是在重置状态400,第一电流将会是1/ ,而假如该选定的存储单元是在程序化状态410,第一电流将会是1/'。与横跨该选定的存储单元施加的第一电压K不同的第二电压V2诱发该存储单元的一第二电流12。假如该选定的存储单元是在重置状态400,第二电流将会是12',而假如该选定的存储单元是在程序化状态410,第二电流将会是12"。 因此,关于横跨该选定的存储单元所施加一给定电压差值AV = V厂K,假如该选定的存储单元是在重置状态400,对应电流差值将会是AI' = 12' -I/,而假如该选定的存储单元是在程序化状态410,对应电流差值将会是AI"= I2"-I/'。因此,该选定的存储单元的电阻状态可根据电流的差值是AI"或是AI'而决定。
图6是用于实施此处所描述的感测方法的架构的简示图,其是根据由横跨该选定的存储单元332所施加的第一与第二电压诱发的第一与第二电流之间的差值而决定储存在一选定的存储单元332的资料值。 在图6的简要方块示意图,存储单元332的模型是由存取晶体管600及一用于相变化元件348的可变电阻器所组成。位线360的模型是由所示的电阻器/电容器网络构成。位线译码器220是可操作以响应地址信号,而将该选定的位线360耦接至节点605。字符线译码器210是可操作以响应地址信号,而将该选定的字符线358耦接至一偏压电压(未图标)而足以开启晶体管600。 电压箝位电路610是耦接至节点605,以提供一电压(以下将参考图7更详细描述)至该选定存储单元332,在存储单元332状态的感测(读取)操作期间,由感测放大器电路620诱发存储单元332中的电流IPEC。将参考图7更详细描述,感测放大器电路620是根据由于第一与第二电压V工与V2的选定存储单元332中的电流之间的差值,决定储存在选定存储单元332中的资料值。感测放大器电路620也产生一代表储存在选定存储单元332中的资料值的输出信号V。ut。 图7是一用于操作第6图的架构的时序图。将了解的是,图7的时序图是经简化及未必成比例。 参考图6及图7,决定该选定存储单元332在时间1\的第一电流-电压操作点。一位线地址信号是供应至位线译码器120以将该选定存储单元332的位线360耦接至节点605,一字符线地址信号是供应至字符线358,足以开启存取晶体管600,及电压箝位电路610是响应至一第一箝位电压V。lamp而供应一第一电压K至节点605,该第一电压K是根据存储元件348的电阻,诱发通过存储单元332的电流IPEC。假如存储元件348是在该高电阻重置状态400,通过存储单元332的电流IPEC将会是1/ ,而假如存储元件348是在该低电阻设定状态410,通过存储单元332的电流IPEe将会是1/'。 致能信号en2开启传输门640将节点660耦接至感测节点650,致能信号enl开启传输门641将串接排列的电压Vbiasl与电阻负载元件RlMd耦接至节点650,导致一电流Isre由电压箝位电路610提供至感测放大器电路620。在该例示实施例,RlMd显示如一电阻器,虽然在一些实施例,一主动负载诸如连接晶体管的二极管可替代使用。
由该电压箝位电路610提供的电流I^大小是与电流IpK大小相关,及因而与存储元件348的电阻相关。在该例示实施例,电压箝位电路610包含操作放大器611与晶体管612,如此1^与1^大小实质相等,虽然将了解的是本发明并非限制于如此。例如,替代性实施例中,该电压箝位电路610可被实施,使得Isre大小为IPEC大小的函数,例如成正比或成反比。 电流1^设定感测节点650上的一电压,信号Sl被设定至一高状态以开启晶体管642,及将电容器Cl的一第一节点661耦合至感测节点650,以及致能信号en3开启传输门643以将电压Vbi^耦接至电容器Cl的第二节点662而提供等效路径,由此设定根据感测节点650的电压的节点662与661之间的电容器Cl的电压。在该例示实施例,电压Vbias2实质上与电压Vbiasl相等,虽然其它包含接地的偏压电压可替代使用。 由于感测节点650上的电压是与存储元件348的电阻有关,而横跨节点662与661之间的电容器C1的电压亦与存储元件348的电阻有关。
其次,决定该选定存储单元332在时间T2的第二电流_电压操作点。 一位线地址信号是供应至位线译码器120,以将该选定存储单元332的位线360耦接至节点605, 一字符线地址信号是供应至字符线358,足以开启存取晶体管600,及电压箝位电路610是响应至一第二箝位电压V。lamp而供应一第二电压V2至节点605,该第二电压V2是根据存储元件348的电阻,诱发通过存储单元332的电流IPEC。假如存储元件348是在该高电阻重置状态400,通过存储单元332的电流IPEC将会是12',而假如存储元件348是在该低电阻设定状态410,通过存储单元332的电流Im将会是I2"。 致能信号en2开启传输门640,以将节点660耦接至感测节点650,致能信号enl开启传输门641将串接排列的电压Vbiasl与电阻负载元件RlMd耦接至节点650,导致一第二电流ISK由电压箝位电路610提供至感测放大器电路620。 电流1^设定感测节点650上的一电压,信号SI被设定至一高状态以开启晶体管644,及将电容器C2的一第一节点663耦合至感测节点650,以及致能信号en4开启传输门645,以将电压Vbias3耦接至电容器C2的第二节点664而提供等效路径,由此设定根据感测节点650的电压的节点664与663之间的电容器C2的电压。在该例示实施例,电压Vbias3实质上与电压Vbiasl相等,虽然其它包含接地的偏压电压可替代使用。 如上述,在决定存储单元332的第一及第二操作点期间,感测节点650上的电压是根据存储单元332的电流IPEC。由于在程序化410及重置状态400的电阻的差值会导致电流IPEe更大的差值,假如存储单元332是在程序化状态410( A I")较假如存储单元332在重置状态400(AI'),此AI"与AI'之间的差值将导致根据存储单元332的电阻状态的第一及第二操作点的感测节点650对应的电压差值。因此,在节点662与661之间的电容器CI的电压与在节点664与663之间的电容器C2的电压的结果差值可被感测,以指示储存在选定的存储单元332中的资料值。 在时间l,信号SI与信号S2是设定至一高状态,以将电容器CI的节点661耦接至电容器C2的节点663,致能信号en5开启传输门646,以将电容器C2的节点664耦接至一参考电压Vbi^,及致能信号en5开启传输门647,以将节点662耦接至感测放大器680的一第一输入681。 Vbias4是一预定电压,及在一些实施例可以是一接地。
如上述,在节点662与661之间的电容器Cl的电压与在节点664与663之间的电容器C2的电压的差值是与存储元件348的电阻相关。因此,第一输入681与偏压电压Vbias4之间的电压结果差值是第一及第二电容器Cl 、 C2的电压差额,及指示该选定的存储单元332的电阻状态。因此,第一输入681上的电压可被感测,以指示存储元件348的电阻状态。 感测放大器680是响应至该第一输入681上的电压与一在第二输入上的预定参考电压Vref的差异,及产生一指示存储元件348的电阻状态的输出信号V。UT。图7中,假如存储单元332是在程序化状态,V。UT是一沿着曲线770的第一电压,以及假如存储单元332是在重置状态,则是一沿着曲线780的第二电压。 虽然本发明是参考以上详述的较佳实施例及范例而揭示,但应了解所述范例是意图以例示性而非限制性方式。已知熟习本项技术的人士可依据本发明所述的实例在不脱离本发明精神和范围的所做的各种改变及组合,所述改变及组合将落入本发明的精神及权利要求范围内。
权利要求
一种存储单元的感测方法,该方法包含选择一存储单元;施加至存储单元的一第一偏压以诱发存储单元中的一第一反应;施加至存储单元的一第二偏压以诱发存储单元中的一第二反应,该第二偏压与第一偏压不同;及根据该第一及第二反应之间的差值与一预定参考值,决定一储存在存储单元的资料值。
2. 如权利要求l所述的存储单元的感测方法,其中,该施加一第一偏压包含施加一第一电压至该存储单元以诱发存储单元中的一第一电流;该施加一第二偏压包含施加一第二电压至该存储单元以诱发存储单元中的一第二电流,该第二电压与第一电压不同;及该决定储存在存储单元的资料值包含根据该第一及第二反应之间的一差值与一预定参考值来决定该资料值。
3. 如权利要求2所述的存储单元的感测方法,其中该决定储存在存储单元中的资料值,还包含根据该存储单元中的该第一电流,设定一感测节点至一第一感测电压;及根据该存储单元中的该第二电流,设定该感测节点至一第二感测电压。
4. 如权利要求3所述的存储单元的感测方法,其中该设定一感测节点至一第一感测电压的步骤包含电性耦接一串联安排的一第三电压及一 电阻负载元件至该感测节点,及根据该存储单元中的该第一 电流提供一第三电流通过该串联安排;及该设定该感测节点至一第二感测电压的步骤包含电性耦接串联安排的一第三电压及一电阻负载元件至该感测节点,及经由根据该存储单元中的该第二电流提供一第四电流通过该串联安排。
5. 如权利要求4所述的存储单元的感测方法,其中该第三电流与该第一电流成比例;及该第四电流与该第二电流成比例。
6. 如权利要求3所述的存储单元的感测方法,其中该决定在存储单元中的资料值,还包含根据该第一感测电压设定一电压于一第一电容器;根据该第二感测电压设定一电压于一第二电容器;根据设定于该第一 电容器的电压与设定于该第二电容器的电压之间的差值耦接一 电压至一感测放大器的一第一输出;及根据该感测放大器的该第一输出的该电压与一施加至该感测放大器的一第二输出的预定参考电压之间的差值产生该感测放大器的一输出信号,该输出信号是指储存在该存储单元中的该资料值。
7. 如权利要求6所述的存储单元的感测方法,其中假如该存储单元是在一程序化状态,则该感测放大器的该输出信号包含一第一输出电压,及假如该存储单元是在一重置状态,则该感测放大器的该输出信号包含一第二输出电压,该第一输出电压与该第二输出电压不同。
8. 如权利要求6所述的存储单元的感测方法,其中该设定一电压于一第一电容器,包含电性耦接该第一电容器的一第一节点至该感测节点,当该感测节点上的电压是该第一感测电压,及电性耦接该第一电容器的一第二节点至一第四电压;该设定一电压于该第二电容器,包含电性耦接该第二电容器的一第一节点至该感测节点,当该感测节点上的电压是该第二感测电压,及电性耦接该第二电容器的一第二节点至一第五电压;及该耦接一电压至感测放大器的第一输出,包含电性耦接该第一电容器的该第一节点至该第二电容器的该第一节点;电性耦接该第二电容器的该第二节点至一第六电压;及电性耦接该第一电容器的该第二节点至该感测放大器的该第一输出。
9. 一种存储装置,包含一存储单元;施加至该存储单元的一第一偏压以诱发存储单元中的一第一反应及施加至存储单元的一第二偏压以诱发该存储单元中的一第二反应的电路,其中该第二偏压与该第一偏压不同;及一感测放大器电路,响应该第一及第二反应之间的差值与一预定参考值,以产生指示储存在该存储单元中的一资料值的一输出信号。
10. 如权利要求9所述的存储装置,其中该第一偏压包含一第一电压,其施加至该存储单元以诱发存储单元中的一第一电流;该第二偏压包含一第二电压,其施加至该存储单元以诱发存储单元中的一第二电流;及该感测放大器电路是响应该第一及第二电流之间的差值与该预定参考值,以产生指示储存在该存储单元中的该资料值的一输出信号。
11. 如权利要求io所述的存储装置,其中该感测放大器电路包含一感测节点与串联安排的一第三电压及电阻负载元件选择性地耦接至该感测节点,且还包含一电路,根据该存储单元中的该第一电流提供一第三电流通过该串联安排,以及该电路也根据该存储单元中的该第二电流提供一第四电流通过该串联安排。
12. 如权利要求11所述的存储装置,其中该感测放大器电路还包含第一及第二电容器,该感测放大器电路用于根据第一感测电压设定于第一电容器的电压;根据第二感测电压设定于第二电容器的电压;以及响应至第一及第二电容器的电压差,以产生储存在该存储单元中的该资料值的一信号输出。
13. 如权利要求12所述的存储装置,其中假如该存储单元是在程序化状态,则该感测放大器的输出信号包含一第一输出电压,及假如该存储单元是在重置状态,则该感测放大器的输出信号包含一第二输出电压,该第一输出电压与该第二输出电压不同。
全文摘要
本发明揭露的存储单元感测方法是包含选择一存储单元。施加至存储单元的一第一偏压诱发存储单元中的第一反应。施加至存储单元的一第二偏压诱发存储单元中的第二反应,该第二偏压是与第一偏压不同。该方法包含根据该第一及第二反应之间的差值与一预定参考值,以决定储存在存储单元的资料值。
文档编号G11C16/26GK101777384SQ20091016915
公开日2010年7月14日 申请日期2009年9月11日 优先权日2008年9月12日
发明者马克·拉莫瑞, 龙翔澜 申请人:旺宏电子股份有限公司;国际商用机器公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1