金属浮栅在非易失性存储器中的集成的制作方法

文档序号:14959351发布日期:2018-07-18 00:12阅读:251来源:国知局

本专利申请要求2015年11月3日提交的美国临时专利申请no.62/250,002的权益,并且该专利申请以引用方式并入本文。

本发明涉及非易失性存储器单元以及它们的制造。



背景技术:

非易失性存储器器件在本领域中是公知的。例如,美国专利7,868,375(出于所有目的以引用方式并入本文)公开了具有浮栅、选择栅、擦除栅和控制栅的存储器单元。这些导电栅由多晶硅形成。当此类存储器单元与逻辑器件形成在同一晶圆上时,需要降低该存储器单元的总高度,使得该存储器单元的高度更好地匹配该逻辑器件的较低高度(即,该存储器单元和它们的形成与该逻辑器件和它们的形成更加相容)。因此,不断努力缩小存储器堆叠的高度(其包括浮栅和控制栅)。然而,对这些多晶硅栅极的尺寸进行缩小可能是有问题的。例如,缩小多晶硅浮栅的厚度可以导致在编程和/或擦除操作期间电子通过浮栅并进入多晶硅层间电介质的弹道传输,从而引起可靠性问题。



技术实现要素:

上述问题和需求通过一种非易失性存储器单元来处理,其包括硅衬底、形成在该硅衬底中的源极区和漏极区(其中该衬底的沟道区被限定在该源极区与该漏极区之间)、设置在该沟道区的第一部分上方并且与沟道区的第一部分绝缘的金属浮栅、设置在该金属浮栅上方并且与金属浮栅绝缘的金属控制栅、设置在该源极区上方并且与源极区绝缘的多晶硅擦除栅以及设置在该沟道区的第二部分上方并且与沟道区的第二部分绝缘的多晶硅字线栅。

一种形成非易失性存储单元的方法,包括:在硅衬底中形成源极区和漏极区,其中该衬底的沟道区限定在该源极区与该漏极区之间;在该衬底上形成第一绝缘层;在该第一绝缘层上和该沟道区的第一部分上方形成金属浮栅;在该金属浮栅上形成第二绝缘层;在该第二绝缘层上和该金属浮栅上方形成金属控制栅;在该源极区上方形成并且与源极区绝缘的多晶硅擦除栅;并且在该沟道区的第二部分上方形成并且与沟道区的第二部分绝缘的多晶硅字线栅。

通过查看说明书、权利要求书和附图,本发明的其他目的和特征将变得显而易见。

附图说明

图1至图11为示出形成本发明的非易失性存储器单元的步骤的侧面剖视图。

具体实施方式

本发明提供以降低通过浮栅的弹道传输的方式缩小存储器单元高度的能力。图1示出了形成该存储器单元的工艺的开端。从硅衬底10开始,通过在衬底10上方形成氧化物层16以及在氧化物层16上方形成氮化物层18,从而在该衬底中形成隔离区12(其间限定有源区14)。除了保留暴露的隔离区12之外,使用光刻掩模步骤来覆盖具有光致抗蚀剂的结构,由此氧化物、氮化物和衬底硅被蚀刻以形成向下延伸到衬底10中的沟槽20。这些沟槽然后通过氧化物沉积和氧化物cmp(化学机械抛光)和氧化物退火而填充有氧化物22,如图1所示。这种形成sti(浅沟槽隔离)氧化物的隔离区的技术在本领域中是公知的,并且不会进一步讨论。

下面讨论的存储器单元的形成在相邻sti隔离区12之间的有源区14中执行。在移除氮化物18和氧化物16之后,在衬底10上方形成浮栅(fg)绝缘层24。绝缘层24可以是sio2、sion、高k电介质(即,介电常数k大于氧化物的绝缘材料,氧化物诸如hfo2、zro2、tio2、ta2o5、al2o3、氮化处理的氧化物或其他适当的材料等)或il/hk堆叠(其中该界面层(il)是设置在该衬底上的薄氧化硅层,并且hk层设置在该il层上)。使用il/hk堆叠将抑制从浮栅到沟道的隧穿泄漏,并且从而提高数据保留性能。然后在绝缘层24上沉积浮栅(fg)金属层26。该金属层26可以是具有接近硅导带的功函数wf的任何类型的金属/合金。用于金属层26的优选材料的示例包括tan、tasin、tin/tial/tin(即tin、tial和tin的子层)、tin/aln/tin(即tin、aln和tin的子层)等。当il/hk用于绝缘层24时,由于工艺兼容性,tin对于金属层26是优选的。金属层26的厚度可以约为100a以获得更好的wf稳定性和工艺控制。金属层26不含多晶硅。所得结构(在有源区14中)示于图2中。

应当指出的是,tin具有适用于pmos(4.4ev)的有效wf(ewf)。然而,随着铝(al)掺入tin层,ewf可以降低。可以引入钛铝(tial)、al和一层或多层aln以降低ewf。例如,用于tin/tial/tin的ewf可以降低至约1ev。aln/tin也可以将ewf降低至约0.5ev。tan具有约3.75ev的有效wf,其更适合nmos,并且可通过掺入al来调整。

然后在金属层26上方形成栅极间电介质(igd)层28。igd层28可以使用一种或多种高k电介质材料,因为这将有效地降低弹道泄漏电流和相关的可靠性问题。高kigd层28也将增加控制栅(cg)至浮栅(fg)的耦合比率以改善该程序性能。igd层28的厚度可以约为100a-200a。可以施加后沉积rtp退火来使膜致密化,以改善其质量并改善可靠性。三子层igd层28(即,hfo2/al2o3/hfo2)是优选的,因为如果随后的退火温度高于其结晶温度,则仅使用hfo2可能具有较高的泄漏电流。然后在igd层28上方沉积控制栅(cg)金属层30。cg金属层30可以是诸如tan、tasin、tin/tial/tin、tin/aln/tin、w等的n种类型的一种或多种金属的任何类型。cg金属层30的厚度可以约为200a。gc金属层30不含多晶硅。硬掩模层(hm)32然后形成在cg金属层30上。hm层32可以是氮化物、氮化物/氧化物/氮化物三层堆叠或任何其他适当的绝缘体。在cg/igd/fg堆叠蚀刻期间,层32将防止干蚀刻损失。所得结构示于图3中。

执行光刻掩模步骤以在该结构上方形成光致抗蚀剂,并且选择性地移除该光致抗蚀剂以使下面hm层32的部分暴露。执行蚀刻工艺以移除hm层32和cg金属层30的暴露部分。对于氮化物hm层32,该蚀刻可以使用氮化物和金属tan的蚀刻配方,使用igd层28作为蚀刻停止层。然后通过定时干蚀刻移除igd层28的暴露部分(hk或ono)。所得结构示于图4中(在移除光致抗蚀剂之后)。该结构包括成对的存储器堆叠结构s1和s2。

氧化物和氮化物沉积在该结构上,之后进行氧化物和氮化物蚀刻以移除这些材料,除了沿着堆叠s1和s2的侧面的间隔物34之外。沿间隔物34形成牺牲间隔物36(例如,通过teos氧化物沉积和各向异性蚀刻),如图5所示。光致抗蚀剂38然后形成在堆叠s1与s2之间的区域(在此称为内叠层区域)中,并且部分地在堆叠s1和s2本身上方延伸。在堆叠s1和s2之外的那些区域(本文称为外堆叠区域)被光致抗蚀剂38保留暴露。然后执行wlvt注入,之后进行氧化物蚀刻,以移除外部堆叠区域中的牺牲间隔物36,如图6所示。在移除光致抗蚀剂38之后,执行金属蚀刻以移除fg金属层26的那些暴露部分(即,未被堆叠s1和s2保护的那些部分)。然后优选通过hto沉积、退火和蚀刻在堆叠s1和s2的侧面上形成氧化物间隔物40,如图7所示。可以在此时执行用于在同一晶圆上形成低压和高压(lv和hv)逻辑器件的工序。例如,可以使用掩模步骤来用光致抗蚀剂覆盖存储器单元区域和lv逻辑器件区域,同时保持hv逻辑器件区域的开放。然后可以执行rto氧化物、hto沉积、逻辑阱注入和lv阱激活步骤。

在外部堆叠区域上方然后形成光致抗蚀剂,并部分地在堆叠s1和s2上方形成光致抗蚀剂,以使内部堆叠区域保留暴露。然后对该内部堆叠区域执行hvii注入以形成源极区44(源极线sl)。然后使用氧化物蚀刻以从内部堆叠区域移除氧化物间隔物40和氧化物间隔物36以及氧化物层24。在移除光致抗蚀剂之后,然后执行hvii注入退火以完成源极区44的形成。通过在整个结构上沉积氧化物,如图8所示(其增加了间隔物40和氧化物层24的厚度),然后在内部堆叠区域和堆叠s1和s2上形成隧道氧化物层46。可以在此时执行用于形成lv和hv逻辑器件的附加工序。例如,可以执行掩模步骤和栅极氧化物层形成步骤,以在lv和hv逻辑器件区域中形成不同厚度的氧化物的层,从而准备形成逻辑栅。

在该结构上方沉积厚的多晶硅层(多晶硅)48,之后进行化学机械抛光以降低多晶硅层48到堆叠s1和s2的顶部的高度。使用进一步的多晶硅回蚀刻降低堆叠s1和s2顶部下方的多晶硅层48的高度。然后在该结构上沉积硬掩模(如,氮化物)层50,如图9所示。执行一系列掩模步骤以选择性地暴露逻辑区域中的氮化物和多晶硅的部分,之后进行氮化物/多晶硅蚀刻以形成导电多晶硅逻辑栅,并且选择性地暴露外部堆叠区域的部分,之后进行氮化物/多晶硅蚀刻以移除hm层50和多晶硅48的暴露部分,其限定最终将成为字线(wl)的其余多晶硅块48a的外边缘,如图10所示。移除光致抗蚀剂之后,执行mcel掩模步骤,之后进行注入步骤。

通过氧化物和氮化物的沉积和蚀刻,在存储器区域中的结构旁边形成间隔物52。执行掩模和注入步骤以在存储器堆叠s1和s2的任一侧面上形成漏极区(也称为位线接触区)54。最终结构示于图11中。存储器单元成对形成,并且共享单一源极区44。每个存储器单元包括衬底10中的源极区44和漏极区54(其间限定沟道区56),设置在该沟道区的第一部分上方的金属浮栅26,设置在该源极区44上方并且与该源极区绝缘的多晶硅擦除栅48b,设置在该浮栅26上方并且与之绝缘的金属控制栅30,以及设置在该沟道区的第二部分上方并且与该沟道区的第二部分绝缘的多晶硅字线栅48a。通过使用金属浮栅和控制栅26/30来降低堆叠s1和s2的总高度,单元高度可以从大约1200a降低到大约600a-700a。

应当理解,本发明不限于上述和本文所示的一个或多个实施方案。例如,本文中对本发明的提及并不旨在限制任何权利要求或权利要求术语的范围,而是仅参考可由一项或多项权利要求涵盖的一个或多个特征。上文所述的材料、工艺和数值的示例仅为示例性的,而不应视为限制权利要求。此外,并非所有方法步骤都需要以所示出的确切顺序来执行,而是可按允许恰当形成本发明的存储器单元的任何顺序来执行。有些方法步骤可能会被忽略。控制栅可替代地由多晶硅而不是金属形成。最后,单个材料的层可以被形成为多个此类或类似材料的层,反之亦然。

应当指出,如本文所用,术语“在…上方”和“在…上”两者包容地包含“直接在…上”(之间未设置中间材料、元件或空间)和“间接在…上”(之间设置有中间材料、元件或空间)。类似地,术语“相邻”包括“直接相邻”(之间没有设置中间材料、元件或空间)和“间接相邻”(之间设置有中间材料、元件或空间),“安装到”包括“直接安装到”(之间没有设置中间材料、元件或空间)和“间接安装到”(之间设置有中间材料、元件或空间),并且“电耦合至”包括“直接电耦合至”(之间没有将元件电连接在一起的中间材料或元件)和“间接电耦合至”(之间有将元件电连接在一起的中间材料或元件)。例如,“在衬底上方”形成元件可包括在之间没有中间材料/元件的情况下在衬底上直接形成元件,以及在之间有一个或多个中间材料/元件的情况下在衬底上间接形成元件。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1