移位寄存器、包括其的图像显示器及其驱动方法与流程

文档序号:14680817发布日期:2018-06-12 22:13
移位寄存器、包括其的图像显示器及其驱动方法与流程

本发明涉及一种移位寄存器,更具体地,涉及一种为内嵌式触摸面板提供的移位寄存器、包括该移位寄存器的图像显示器以及驱动该移位寄存器的方法。



背景技术:

近来,触摸型显示器广泛应用于移动设备等。在这种触摸型显示器中,通过用手指或触笔触摸来选择屏幕上的特定对象或区域。

用于感测触摸的触摸面板主要用于平板显示器,诸如液晶显示器及有机发光二极管显示器。

包括触摸面板的液晶显示器可分为外嵌式液晶显示器和内嵌式液晶显示器。在外嵌式液晶显示器中,触摸面板附着于液晶面板的上表面;在内嵌式液晶显示器中,触摸面板的两个电极形成在构成液晶面板的TFT基板上。

除了多个触摸电极之外,内嵌式液晶显示面板还包括彼此相交的多条栅极线和数据线以及由直角相交的栅极线和数据线限定的像素区域。进一步,液晶面板还包括像素电极和公共电极,以将电场施加至每一像素区域。

用于驱动内嵌式液晶显示面板的驱动电路包括:用于驱动栅极线的栅极驱动器、用于驱动数据线的数据驱动器、以及提供用于控制栅极驱动器和数据驱动器的控制信号的时序控制器。栅极驱动器顺序地将扫描脉冲提供给栅极线,从而可以逐行顺序驱动液晶面板的液晶盒。于是,栅极驱动器包括移位寄存器来顺序输出扫描脉冲。移位寄存器包括输出扫描脉冲的多个级,每一级将扫描脉冲一一对应地提供至相应栅极线。这里,每次扫描脉冲被提供到栅极线之一时,数据驱动器向每条数据线提供像素电压。

对于内嵌式液晶显示面板,每一帧周期被时分为多个图像显示周期和多个触摸感测周期以执行交替驱动。具体地,在每一帧周期期间,扫描脉冲被顺序提供至栅极线一段预定时间,然后停止供应扫描脉冲并且在触摸感测周期中感测触摸。然后,在再次输出扫描脉冲之后,停止输出扫描脉冲并执行感测触摸的操作。每一帧周期中多次重复该过程。

在每一帧周期期间,移位寄存器的特定级在每个触摸感测周期保持使能状态,因而不可避免地劣化。特别地,在每一触摸感测周期,由于仅有相同的级重复保持使能状态,所以级的重复劣化引起相应水平线中的水平线缺陷或类似情况。这种水平线缺陷或异常屏幕会导致显示器故障,从而引起产品可靠度恶化。



技术实现要素:

本发明意在解决或处理现有技术中的这些问题并且目的在于例如提供一种移位寄存器,其包括置于多个级中一对相邻级之间的多个桥级,所述多个级是根据图像显示周期和触摸感测周期而划分的,以允许即使在触摸感测周期期间也能够彼此相关联地驱动所述多个级,从而防止特定级劣化。另外,本发明的目的在于提供一种包括该移位寄存器的显示器以及驱动该移位寄存器的方法。

具体地,本发明的一个方面是提供一种移位寄存器,其包括:多个块区域,所述多个块区域是根据图像显示周期和触摸感测周期而划分的并且包括分别对应于多条栅极线的级;和置于每一对相邻块区域之间的第一和第二桥级。在移位寄存器中,每一块区域的最后一级将进位脉冲提供至第一桥级,以使其失能。然后,每一块区域的第一级由来自第二桥级的进位脉冲使能,从而可以彼此相关联地顺序驱动移位寄存器的各级。

本发明的另一方面是提供一种包括上述移位寄存器的显示器以及一种驱动该移位寄存器的方法。

根据本发明的一个方面,移位寄存器具有非独立地彼此连接的多个级,并且包括:在多个块区域中的每一块区域中非独立地彼此连接的第一至第n级,所述多个块区域是根据在每一帧周期期间多次交替的图像显示周期和触摸感测周期而划分的,其中n是大于等于2的正整数;和置于每一对相邻块区域之间的第一和第二桥级。

根据本发明的另一方面,一种图像显示器包括:图像显示面板,其具有图像显示区域以显示图像;栅极驱动器,其驱动在图像显示区域中平行布置的多条栅极线;多个数据驱动器,其驱动多条数据线;和时序控制器,其控制栅极驱动器和数据驱动器的驱动时序,其中,栅极驱动器包括上述移位寄存器,以将多个扫描脉冲顺序提供至与多个块区域对应的多条栅极线,所述多个块区域是根据在每一帧周期期间多次交替的图像显示周期和触摸感测周期而划分的。

根据本发明的再一方面,一种驱动具有非独立地彼此连接的多个级的移位寄存器的方法包括:在每一块区域中顺序驱动非独立地彼此连接的第一至第n级,所述块区域是根据在每一帧周期期间多次交替的图像显示周期和触摸感测周期而划分的;驱动置于每一对相邻块区域之间的第一桥级;以及驱动置于每一对相邻块区域之间的第二桥级。

根据本发明的实施方式的移位寄存器、包括该移位寄存器的图像显示器以及驱动该移位寄存器的方法可以实现以下效果:

根据本发明的实施方式,移位寄存器包括在根据图像显示周期和触摸感测周期划分的多个级之中的一对相邻级之间的多个桥级,以允许甚至在触摸感测周期期间也能够彼此相关联地驱动所述多个级,从而防止特定级劣化。

相应地,根据本发明的实施方式的移位寄存器可以防止图像显示面板中的异常屏幕(诸如水平线缺陷),降低缺陷率,并提高顾客满意度,从而改进产品可靠性。

附图说明

由以下结合附图对实施方式的详细说明,可以明了本发明的上述及其他方面、特征和优点,附图中:

图1是根据本发明的一个实施方式的移位寄存器的框图;

图2是图1的块区域之一中的第一桥级和第n级的框图;

图3是一时序图,显示了提供至图1的每一级的信号的波形的例子;

图4是一时序图,显示了图2的第n级和第一桥级的设置节点电压的波形的例子;

图5是扫描脉冲输出的例子的时序图,显示了从图1和2的每一块区域中的各级输出的扫描脉冲如何彼此相关联;

图6是图1的第n-1级和第n级的电路图的例子;

图7是图1和2的第一桥级的电路图的例子;和

图8是图像显示器的框图,其包括根据本发明的一个例子的移位寄存器。

具体实施方式

由以下结合附图对实施方式的详细说明,可以明了本发明的上述及其他方面、特征和优点。应当理解,本发明不限于以下实施方式,而是可以不同方式实施,并且实施方式用于完成公开以及本领域技术人员对于本发明的透彻理解。省略了将不必要地使本发明的主题模糊的对已知功能及结构的描述。下面,参考附图详细描述本发明的实施方式。

图1是根据本发明的一个实施方式的移位寄存器的框图。该移位寄存器优选地提供给图像显示设备的内嵌式触摸面板;然而,其他类型的触摸面板或显示设备中也可以提供该移位寄存器。根据本发明的所有实施方式的移位寄存器、触摸面板和图像显示设备的所有部件可操作性地耦接及构造。

参考图1,根据本发明的一个实施方式的移位寄存器包括:在根据图像显示周期和触摸感测周期而划分的多个块区域中的每一块区域中非独立地彼此连接的n个级ST1至STn;以及置于每一对相邻块区域之间的第一和第二桥级BST1、BST2。这里,n大于等于2。优选地,n是大于等于2的正整数。

具体地,在每一帧周期中的图像显示周期期间,第一块区域中的第一至第n级ST1至STn顺序输出一个进位脉冲和一个扫描脉冲Vout1至Voutn。每一级同时输出进位脉冲和扫描脉冲。

换言之,第一块区域中的第一级ST1同时输出进位脉冲和第一扫描脉冲Vout1,然后第二级ST2输出进位脉冲和第二扫描脉冲Vout2。然后,第三极ST3输出进位脉冲和第三扫描脉冲Vout3……,最后,第n级STn输出进位脉冲和第n扫描脉冲Voutn。

在第一块区域中,直至从对应于最后一级的第n级STn输出第n扫描脉冲,第一图像显示周期才结束,并且在第一图像显示周期之后立即开始触摸感测周期。

在触摸感测周期期间,挨着第一块区域的第一桥级BST1接收来自第n级STn的第n进位脉冲并输出第一桥脉冲BR1。这里,第一桥脉冲BR1提供给第n级STn,以令第n级失能。

在触摸感测周期期间,触摸感测信号施加于图像显示面板的图像显示单元的触摸电极,以检测触摸的存在。

之后,当图像显示周期再次开始时,第二桥级BST1将第二桥脉冲BR2提供给下一块区域中的第一级ST1。于是,下一块区域中的第一级ST1同时输出进位脉冲和第一扫描脉冲Vout1,然后第二级ST2输出进位脉冲和第二扫描脉冲Vout2。然后,第三极ST3输出进位脉冲和第三扫描脉冲Vout3……,最后,对应于该块区域中的最后一级的第n级STn输出进位脉冲和第n扫描脉冲Voutn。

当图像显示周期结束且触摸感测周期再次开始时,挨着该块区域的第一桥级BST1接收来自第n级STn的第n进位脉冲并输出第一桥脉冲BR1。这里,第一桥脉冲BR1提供给第n级STn,以令第n级失能。

以这种方式,图像显示周期和触摸感测周期在每一帧周期中交替多次,并且每一块区域中的第一至第n级ST1至STn顺序操作。由于第一和第二桥级BST1、BST2置于每一对相邻块区域之间,所以第一至第n级ST1至STn全在相同周期中被使能以输出扫描脉冲,从而可防止对应于最后一级的第n级劣化。

图2是在图1的块区域之一中的第一桥级和第n级的框图。

由于图1的级ST1至STn具有相同的结构,所以描述第n级STn作为例子。另外,由于第一和第二桥级BST1、BST2具有相同的结构,所以描述第一桥级BST1作为例子。

参考图2,第n级包括:节点控制器NC1;进位输出单元CC1,其连接至节点控制器NC1的设置节点Q以及第一和第二复位节点QB1、QB2;和扫描脉冲输出单元VC1,其连接至设置节点Q以及第一和第二复位节点QB1、QB2。

进位输出单元CC1可将进位信号CR分别提供至前序级中预定的一个以及后序级中预定的一个(例如,第n-3级和第n+3级)。这里,进位输出单元CC1可以与扫描脉冲输出单元VC1具有相同结构。

节点控制器NC1控制设置节点Q以及第一和第二复位节点QB1、QB2的逻辑状态(使能或失能)。

扫描脉冲输出单元VC1包括第一上拉开关器件VT1、第一下拉开关器件VT2和第二下拉开关器件VT3。当设置节点Q为逻辑高状态时,第一上拉开关器件VT1接通,以输出第n时钟脉冲作为第n扫描脉冲Voutn。当第一和第二复位节点QB1、QB2每一个都为逻辑高状态时,第一和第二下拉开关器件VT2、VT3每一个都被接通,以输出低电势电压源VSS作为栅极低电压。

进位输出单元CC1也可包括第一上拉开关器件CT1、第一下拉开关器件CT2和第二下拉开关器件CT3,以输出进位脉冲CR。第一上拉开关器件CT1、第一下拉开关器件CT2和第二下拉开关器件CT3以分别与扫描脉冲输出单元VC1的第一上拉开关器件VT1、第一下拉开关器件VT2和第二下拉开关器件VT3相同的方式操作。

如上所述,节点控制器NC1控制设置节点Q以及第一和第二复位节点QB1、QB2的逻辑状态。具体地,响应于来自前序级之一(例如,第n-3级)的第一和第二启始脉冲或扫描脉冲,节点控制器NC1令设置节点Q进入逻辑高设置状态,同时令第一和第二复位节点QB1、QB2进入逻辑低复位状态。

当设置节点Q为逻辑高状态时,扫描脉冲输出单元VC1输出第n时钟脉冲作为第n扫描脉冲Voutn,并将第n扫描脉冲提供至第n栅极线。类似地,进位输出单元CC1将进位脉冲提供至前序级之一。

第一桥级BST1包括节点控制器NC1和进位输出单元CC1,其中进位输出单元CC1连接至节点控制器NC1的设置节点Q以及第一和第二复位节点QB1、QB2。

第一桥级BST1的节点控制器NC1控制设置节点Q以及第一和第二复位节点QB1、QB2的逻辑状态(使能或失能)。

响应于来自前序级之一(例如,第n-3级或前一级)的一个时钟脉冲以及进位脉冲,第一桥级BST1的节点控制器NC1令设置节点Q为逻辑高设置状态,同时令第一和第二复位节点QB1、QB2为逻辑低复位状态。

当设置节点Q根据来自第n-3级或前一级的进位脉冲而为逻辑高状态时,进位输出单元CC1输出第n+1时钟脉冲作为第一桥脉冲BR1,并将第一桥脉冲BR1提供至第一桥级之前的第n级STn。这里,第n+1时钟脉冲可以是第5时钟脉冲C5或第6时钟脉冲C6。

在输出第n扫描脉冲Voutn之后,第n级STn接收来自第一桥级BST1的第一桥脉冲BR1作为失能信号,并令设置节点Q为逻辑低设置状态,以保持失能状态。

图3是时序图,示出提供给图1中的每一级的信号的波形。

参考图3,具有不同相位的多个时钟脉冲(例如,第1至第10时钟脉冲C1至C10)被提供至每一块区域的第一至第n级ST1至STn以及第一和第二桥级BST1、BST2。

第1至第10时钟脉冲C1至C10被轮流提供至移位寄存器,从而生成相邻时钟脉冲的时钟脉冲对,使其同时保持有效(即,高状态)一段预定时间长度。

具体地,第1至第10时钟脉冲C1至C10具有相同的脉宽和相同的占空比,并且每一第1至第10时钟脉冲保持有效(即,高状态)5个水平周期(5H)。另外,相邻时钟脉冲的时钟脉冲对重叠4个水平周期(4H)。

例如,第二时钟脉冲C2被生成为相位延迟第一时钟脉冲C1的脉宽的1/5;第三时钟脉冲C3被生成为相位延迟第二时钟脉冲C2的脉宽的1/5;以及第四时钟脉冲C4被生成为相位延迟第三时钟脉冲C3的脉宽的1/5。相应地,一对相邻时钟脉冲同时保持高状态一段预定时间(例如,4H周期)。换言之,每一对中的相邻时钟脉冲彼此重叠对应于4/5脉宽的时间段。

另外,每一块区域中的第一至第n级ST1至STn以及第一和第二桥级BST1、BST2还接收至少一个预定电平的高电势电压源VDD和不同电平的低电势电压源VSS。

图4是时序图,示出图2的第n级和第一桥级的设置节点电压的波形。

参考图2、3和4,当第1至第10时钟脉冲C1至C10被提供至第一至第n级ST1至STn以及第一和第二桥级BST1、BST2时,第n级STn如下操作:

首先,当施加对应于第n-1时钟脉冲的第9时钟脉冲C9时,第n级STn的设置节点Q进入逻辑高状态,复位节点QB进入逻辑低状态。结果,栅极端连接至设置节点Q的第一上拉开关器件VT1、CT1都接通。于是,对应于第n时钟脉冲的第10时钟脉冲C10输入第n级并通过接通的第一上拉开关器件VT1而作为第n扫描脉冲Vout输出。当第10时钟脉冲C10被提供至第一上拉开关器件VT1的源级端时,由于源级端和栅极端之间的耦合现象(即,发生初级自举),第一上拉开关器件VT1的栅极端的电压上升。也就是说,随着第10时钟脉冲C10上升至逻辑高电平,栅极端的电压也与之同步上升。由于栅极端连接至设置节点Q,发生自举,即,设置节点Q的电压也上升。

当4个水平周期(4H)之后第10时钟脉冲C10切换至逻辑低电平时,设置节点Q的电压与第10时钟脉冲C10的逻辑低电平同步下降。

响应于来自第n-3级或前一级的进位脉冲,第一桥级BST1令设置节点Q进入逻辑高设置状态,同时令第一和第二复位节点QB1、QB2进入逻辑低复位状态。当设置节点Q由来自第n-3级或前一级的进位脉冲而进入逻辑高状态时,进位输出单元CC1输出第5时钟脉冲C5或第6时钟脉冲C6作为第一桥脉冲BR1,并将第一桥脉冲BR1提供至第一桥级之前的第n级。

在输出第n扫描脉冲Voutn之后,第n级STn从第一桥级BST1接收第一桥脉冲BR1作为失能信号,并令设置节点Q进入逻辑低设置状态,以保持失能状态。

具体地,第n级STn在输出第n扫描脉冲Voutn之后由第一桥脉冲BR1失能。这里,第n级STn的设置节点Q被来自第一桥级BST1的第一桥脉冲BR1切换至逻辑低电平,该第一桥脉冲BR1在第n扫描脉冲Vout的输出之后输入。第一和第二复位节点QB1、QB2被与第10时钟脉冲C10反相的第7时钟脉冲C7或第8时钟脉冲C8设置为逻辑高状态。结果,每一块区域中的第n栅极线的电压保持为低电平。

图5是扫描脉冲输出的时序图,显示了从图1和2的每一块区域中的各级输出的扫描脉冲如何彼此关联。

参考图5,直到对应于一个块区域中的最后一级的第n级输出第n扫描脉冲Voutn,图像显示周期才结束。然后,开始触摸感测周期。

在触摸感测周期期间,挨着该块区域的第一桥级BST1输出第n+1时钟脉冲作为第一桥脉冲BR1,并将第一桥脉冲BR1提供给第一桥级之前的第n级。这里,第n+1时钟脉冲可以是第5时钟脉冲C5或第6时钟脉冲C6。第一桥脉冲BR1被提供至第n级STn,以令第n级STn失能。

在触摸感测周期期间,触摸感测信号被施加于图像显示面板的图像显示单元的触摸电极,以检测触摸的存在。

之后,当图像显示周期再次开始时,顺序提供第一和第二启始脉冲Vst1、Vst2和第1至第10时钟脉冲C1至C10。此时,使能第二桥级BST2,以将第二桥脉冲BR2提供至下一块区域中的第一级ST1。

第二桥级BST2接收来自第一桥级BST1的第一桥脉冲BR1,以被使能。另外,第二桥级BST2可接收第n+1时钟脉冲(例如,第1时钟脉冲C1或第6时钟脉冲C6)并输出第n+2时钟脉冲作为第二桥脉冲BR2。第二桥脉冲BR2被提供给下一块区域中的第一级,以令下一块区域中的第一级使能。

于是,下一块区域中的第一级ST1同时输出进位脉冲和第一扫描脉冲Vout1,并且之后第二级ST2输出进位脉冲和第二扫描脉冲Vout2……,以及最后,操作第n级。

这样,从第一块区域中的第一级到最后块区域中的第n级STn之中的所有级彼此相关联地顺序操作。

最后块区域中的第n级STn接收来自最后的第一桥级BST1的第一桥脉冲BR1,以被失能。

图6是图1的第n-1级和第n级的电路图。

参考图6,第n-1级STn-1和第n级STn可被构造为共享设置节点Q以及第一和第二复位节点QB1、QB2。这样,具有不同相位的时钟脉冲被提供至两个相邻的级。例如,第n-1时钟脉冲被提供至第n-1级,而第n时钟脉冲被提供至第n级,如图1所示。

第n-1级STn-1的节点控制器NC包括第一至第十二开关器件Tr1至Tr12。

第一开关器件Tr1由来自第n-2级STn-2的进位脉冲CR-2接通/关断。当接通时,第一开关器件将高电势电压源VDD连接至第n-1级STn-1的设置节点Q。代替高电势电压源VDD,进位脉冲CR-2可从第n-2级提供至第n-1级STn-1的第一开关器件Tr1的漏极(或源极)。

第二开关器件Tr2由来自后序级之一的至少一个时钟脉冲或进位脉冲接通/关断。当接通时,第二开关器件Tr2将低电势电压源VSS连接至第n-1级STn-1的设置节点Q。

第三开关器件Tr3由第一复位节点QB1的电压接通/关断。当接通时,第三开关器件将低电势电压源VSS连接至第n-1级STn-1的设置节点Q。

第四开关器件Tr4由第二复位节点QB2的电压接通/关断。当接通时,第四开关器件将低电势电压源VSS连接至第n-1级STn-1的设置节点Q。

第五开关器件Tr5由第n级STn的设置节点Q的电压接通/关断。当接通时,第五开关器件将低电势电压源VSS连接至第n-1级STn-1的第一复位节点QB1。

第六开关器件Tr6由来自第n-2级STn-2的进位脉冲接通/关断。当接通时,第六开关器件将低电势电压源VSS连接至第n级STn和第n-1级STn-1各自的第一复位节点QB1。

第七开关器件Tr7由一个时钟信号或使能控制信号接通/关断。当接通时,第七开关器件将一个时钟信号或使能控制信号施加于第n-1级STn-1的公共节点CN。

第八开关器件Tr8由第n-1级STn-1的公共节点CN的电压接通/关断。当接通时,第八开关器件将一个时钟信号或使能控制信号提供至第一复位节点QB1。

第九开关器件Tr9由第n-1级STn-1的设置节点Q的电压接通/关断。当接通时,第九开关器件将低电势电压源VSS连接至第n-1级STn-1的公共节点CN。

第十开关器件Tr10由第n级STn的设置节点Q的电压接通/关断。当接通时,第十开关器件将低电势电压源VSS连接至第n-1级STn-1的公共节点CN。

第十一开关器件Tr11由独立的复位信号或一个时钟信号接通/关断。当接通时,第十一开关器件将低电势电压源VSS连接至第n-1级STn-1的公共节点CN。

第十二开关器件Tr12由来自前序级的时钟脉冲接通/关断。当接通时,第十二开关器件将低电势电压源VSS连接至第n-1级STn-1的设置节点Q。

第n级STn的节点控制器NC也包括第一至第十二开关器件Tr1至Tr12。

第一开关器件Tr1由来自第n-1级STn-1的进位脉冲CR-1接通/关断。当接通时,第一开关器件将高电势电压源VDD连接至第n级STn的设置节点Q。代替高电势电压VDD,来自第n-1级的进位脉冲CR-1可提供至第n级STn的第一开关器件Tr1的漏极(或源极)。

第二开关器件Tr2由来自后序级之一的至少一个时钟脉冲或进位脉冲接通/关断。当接通时,第二开关器件Tr2将低电势电压源VSS连接至第n级STn的设置节点Q。

第三开关器件Tr3由第一复位节点QB1的电压接通/关断。当接通时,第三开关器件将低电势电压源VSS连接至第n级STn的设置节点Q。

第四开关器件Tr4由第二复位节点QB2的电压接通/关断。当接通时,第四开关器件将低电势电压源VSS连接至第n级STn的设置节点Q。

第五开关器件Tr5由第n级STn的设置节点Q的电压接通/关断。当接通时,第五开关器件将低电势电压源VSS连接至第n级STn的第一复位节点QB1。

第六开关器件Tr6由来自第n-1级STn-1的进位脉冲接通/关断。当接通时,第六开关器件将低电势电压源VSS连接至第n级STn的第一复位节点QB1。

第七开关器件Tr7由一个时钟信号或使能控制信号接通/关断。当接通时,第七开关器件将一个时钟信号或使能控制信号提供至第n级STn的公共节点CN。

第八开关器件Tr8由第n级STn的公共节点CN的电压接通/关断。当接通时,第八开关器件将一个时钟信号或使能控制信号提供至第一复位节点QB1。

第九开关器件Tr9由第n级STn的设置节点Q的电压接通/关断。当接通时,第九开关器件将低电势电压源VSS连接至第n级STn的公共节点CN。

第十开关器件Tr10由第n-1级STn-1的设置节点Q的电压接通/关断。当接通时,第十开关器件将低电势电压源VSS连接至第n级STn的公共节点CN。

第十一开关器件Tr11由独立的复位信号或一个时钟信号接通/关断。当接通时,第十一开关器件将低电势电压源VSS连接至第n级STn的公共节点CN。

第十二开关器件Tr12由来自前序级的时钟脉冲接通/关断。当接通时,第十二开关器件将低电势电压源VSS连接至第n-1级STn-1的设置节点Q。

图7是图1和图2的第一桥级的电路图。

参考图7,第一桥级的节点控制器NC包括第一至第十五开关器件Tr1至Tr15。

第一开关器件Tr1由来自前序级之一的时钟脉冲或启始脉冲或者来自前序级之一的扫描脉冲Voutn接通/关断。当接通时,第一开关器件将高电势电压源VDD连接至第一桥级的设置节点Q。

第二开关器件Tr2由至少一个时钟脉冲或来自后序级的时钟脉冲接通/关断。当接通时,第二开关器件Tr2将低电势电压源VSS连接至设置节点Q。

第三开关器件Tr3由第一复位节点QB1的电压接通/关断。当接通时,第三开关器件将低电势电压源VSS连接至设置节点Q。

第四开关器件Tr4由第二复位节点QB2的电压接通/关断。当接通时,第四开关器件将低电势电压源VSS连接至设置节点Q。

第五开关器件Tr5由设置节点Q的电压接通/关断。当接通时,第五开关器件将低电势电压源VSS连接至第一复位节点QB1。

第六开关器件Tr6由来自后序级之一的一个时钟脉冲或进位脉冲接通/关断。当接通时,第六开关器件将低电势电压源VSS连接至第一复位节点QB1。

第七开关器件Tr7形成为高电势电压源VDD中的二极管以保持接通状态,并将高电势电压源VDD提供至第一公共节点。

第八开关器件Tr8由第一公共节点的电压接通/关断。当接通时,第八开关器件将高电势电压源VDD提供至第一复位节点QB1。

第九开关器件Tr9由设置节点Q的电压接通/关断。当接通时,第九开关器件将低电势电压源VSS连接至第一公共节点。

第十开关器件Tr10由来自前序级的进位脉冲接通/关断。当接通时,第十开关器件将低电势电压源VSS连接至设置节点Q。

第十一开关器件Tr11形成为高电势电压源VDD中的二极管以保持接通状态,并将高电势电压源VDD提供至第二公共电极。

第十二开关器件Tr12由前序级的设置节点Q的电压接通/关断。当接通时,第十二开关器件将低电势电压源VSS连接至第二公共节点。

第十三开关器件Tr13由第二公共节点的电压接通/关断。当接通时,第十三开关器件将高电势电压源VDD提供至第二复位节点QB2。

第十四开关器件Tr14由前序级的设置节点Q的电压接通/关断。当接通时,第十四开关器件将低电势电压源VSS连接至第二复位节点QB2。

第十五开关器件Tr15由前序级的一个启始脉冲或时钟脉冲接通/关断。当接通时,第十五开关器件将低电势电压源VSS连接至第二复位节点QB2。

在根据本发明的移位寄存器中,即使在触摸感测周期期间也可以彼此相关联地驱动移位寄存器的各级,从而防止特定级的劣化。也就是,多个桥级置于根据图像显示周期和触摸感测周期划分的多个级之中的一对相邻级之间,以允许即使在触摸感测周期期间也可以彼此相关联地驱动所述多个级,从而防止特定级的劣化。

图8是图像显示器的框图,其包括根据本发明的一个例子的移位寄存器。

尽管图8中将图像显示器示出为液晶显示器,但应当理解,本发明不限于此,图像显示器可以包括有机发光二极管显示器、场发射显示器、等等。

根据图8,包括根据本发明的移位寄存器的液晶显示器包括:液晶面板PA,其包括布置在图像显示区域AD中的多个液晶盒以显示图像;栅极驱动器3,其驱动图像显示区域AD中平行布置的多条栅极线GL1至GLn;多个数据驱动器4a、4b,其驱动多条数据线DL1至DLm;和时序控制器8,其控制栅极驱动器3和数据驱动器4a、4b。

液晶面板PA由图像显示区域AD和非图像显示区域ND构成。图像显示区域AD中布置有多个液晶盒,以显示图像;非图像显示区域ND附着有数据电路薄膜6a、6b或者其中具有栅极驱动器3。

具体地,在图像显示区域AD中,液晶盒形成在由多条栅极线GL1至GLn和多条数据线DL1至DLm限定的矩阵区域中。这里,每一像素盒包括薄膜晶体管(TFT)和连接至TFT的液晶电容CLc。液晶电容CLc由连接至TFT的像素电极和面向像素电极的公共电极构成,在像素电极和公共电极之间有液晶。TFT响应于来自每一栅极线GL1至GLn的扫描脉冲而将来自每一数据线DL1至DLm的图像信号提供至像素电极。液晶电容CLc被提供至像素电极的图像信号与提供至公共电极的公共电压之间的电压差充电,并且根据该电压差改变液晶分子的排列,以调节透光率,从而实现渐变。

数据驱动器4a、4b分别置于液晶面板PA的两侧和至少一个源印刷电路板8a、8b之间,并且包括集成电路,以驱动数据线DL1至DLm。另外,每一数据驱动器4a、4b使用来自时序控制器8的数据控制信号将从时序控制器8提供的图像数据转换为模拟电压,即图像信号,并输出该图像信号。

栅极驱动器3包括上面参考图1至7描述的根据本发明的移位寄存器,以将扫描脉冲或栅极电压顺序提供至栅极线GL1至GLn。移位寄存器在液晶面板PA的非图像显示区域ND中与液晶面板PA一体地形成,并且通过时序控制器8输入的栅极控制信号(例如,第一和第二启始脉冲Vst1、Vst2、至少一个电平的高电势电压源VDD、以及不同电平的低电势电压源VSS)而操作。栅极驱动器包括根据本发明的实施方式的移位寄存器,以将多个扫描脉冲顺序提供至对应于多个块区域的多条栅极线,所述多个块区域是根据一个帧周期期间多次交替的图像显示周期和触摸感测周期而划分的。由于已经参考图1至7描述了移位寄存器,所以省略对其详细描述。

如上所示,根据本发明的实施方式的移位寄存器包括在根据图像显示周期和触摸感测周期划分的多个级之中的一对相邻级之间的多个桥级,以允许甚至在触摸感测周期期间也能够彼此相关联地驱动所述多个级,从而防止特定级劣化。特别地,根据本发明的实施方式的移位寄存器可以防止图像显示面板中的异常屏幕(诸如水平线缺陷),降低缺陷率,并提高顾客满意度,从而改进产品可靠性。

尽管这里描述了一些实施方式,但应当理解,这些实施方式仅用于说明而不构成对本发明的限制,本领域技术人员在不脱离本发明的精神及范围的前提下,可以做出多种改动、变化、修改及等效实施方式。本发明的保护范围由所附权利要求及其等同物限定。

再多了解一些
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1