一种半导体存储器的存储单元电路及设计方法与流程

文档序号:15837095发布日期:2018-11-07 07:59阅读:912来源:国知局
一种半导体存储器的存储单元电路及设计方法与流程

本发明涉及一种存储器,具体涉及一种半导体存储器的存储单元电路及设计方法。

背景技术

存储器是现代信息技术中用于保存信息的记忆设备。存储器的主要功能是存储程序和各种存储器数据,并能在计算机运行过程中高速、自动地完成程序或数据的存取。存储器是具有“记忆”功能的设备,它采用具有两种稳定状态的物理器件来存储信息。这些器件也称为记忆元件。在计算机中采用只有两个数码“0”和“1”的二进制来表示数据。记忆元件的两种稳定状态分别表示为“0”和“1”。构成存储器的存储介质,存储元,它可存储一个二进制代码。由若干个存储元组成一个存储单元,然后再由许多存储单元组成一个存储器。



技术实现要素:

本发明提供了一种半导体存储器的存储单元电路及设计方法,可用在动态存储中,其线路简单易于集成,存储信号稳定。

本发明通过下述技术方案实现:

一种半导体存储器的存储单元电路,包括若干个存储元电路,所述存储元电路包括n沟增强型场效管m1、锁存器d、p沟增强型场效管m2,所述场效管m1的漏极作为存储元电路的数据输入端,场效管m1的源极连接锁存器d的输入端,所述锁存器d1的置零端连接电路信号b,锁存器d的正向输出端q连接场效管m2的源极,锁存器d的反向输出端q’连接场效管m2栅极,场效管m2的漏极端作为存储元电路的输出端;所述场效管m1与场效管m2都是增强型场效管;所述输出端与下一个存储元电路的数据输入端相连,形成若干个存储元电路串联,将存储元电路从第一个进行标号,第一个存储元电路为u1,第二个存储元电路为u2,第n个为存储元电路为un,因此,形成奇数位标号的存储元电路为u1、u3、u(2n+1)以及偶数位标号的u2、u4、u(2n),所述奇数位标号存储元电路u1、u3、u(2n+1)的场效管m1的栅极连接导线a,所述奇数位标号存储元电路u1、u3、u(2n+1)的锁存器置零端连接导线d,所述偶数位标号存储元电路u2、u4、u(2n)的场效管m1的栅极连接导线c,所述偶数位标号存储元电路u2、u4、u(2n)的锁存器置零端连接导线b;工作过程中,依次向导线a、b、c、d通入周期性的电信号。通过使用器进行数据存储,数据存储稳定,方便写入和读出,通过交流电频率决定写入速度,可提高存储速度,使用晶体管组成方便集成,通过奇数列与偶数列交替,锁存器通过重复的数据存入,转移,清零,再存入,实现了数据的写入存储与读出使得数据存储稳定。

进一步的,周期性的电信号是将正弦交流电的上半周期正电和下半周期负电用二极管单向导流把正负电分离出来,然后将上半周期的正电与下半周期的负电分成两个部分,使得一个周期的的正弦交流分成四个部分,将四个部分的电按时间顺序依次接入四根导线a、b、c、d。

进一步的,将上半周期的正电与下半周期的负电分成两个部分是用稳压二极管分成。

一种半导体存储器的存储单元电路的设计方法,包括多个存储元电路,所述存储元电路包括存储元以及开关控制电路,所述存储元的输入端和输出都设置有开关控制电路,所述开关控制电路控制存储元的信号输入以及输出,所述存储元电路进行串联,将奇数列存储元输入端的开关电路控制端连接在同一导线a,将奇数列存储元的置零端连接在同一跟导线d,将偶数列存储元输入端的开关电路控制端连接在同一导线c,将偶数列存储元的置零端连接在同一跟导线b,工作时依次向导线a、b、c、d通入周期性的电信号。

进一步的,存储元是锁存器。

本发明具有如下的优点和有益效果:

1、本发明通过使用器进行数据存储,数据存储稳定,方便写入和读出,通过交流电频率决定写入速度,可提高存储速度,使用晶体管组成方便集成;

2、本发明通过奇数列与偶数列交替,锁存器通过重复的数据存入,转移,清零,再存入,实现了数据的写入存储与读出使得数据存储稳定;

3、本发明电路简单电路简单,存储稳定,集成时更节约空间。

附图说明

此处所说明的附图用来提供对本发明实施例的进一步理解,构成本申请的一部分,并不构成对本发明实施例的限定。在附图中:

图1为本发明的电路图。

具体实施方式

为使本发明的目的、技术方案和优点更加清楚明白,下面结合实施例和附图,对本发明作进一步的详细说明,本发明的示意性实施方式及其说明仅用于解释本发明,并不作为对本发明的限定。

实施例1

如图1所示,一种半导体存储器的存储单元电路,包括若干个存储元电路,所述存储元电路包括n沟增强型场效管m1、锁存器d、p沟增强型场效管m2,所述场效管m1的漏极作为存储元电路的数据输入端,场效管m1的源极连接锁存器d的输入端,所述锁存器d1的置零端连接电路信号b,锁存器d的正向输出端q连接场效管m2的源极,锁存器d的反向输出端q’连接场效管m2栅极,场效管m2的漏极端作为存储元电路的输出端;所述场效管m1与场效管m2都是增强型场效管;所述输出端与下一个存储元电路的数据输入端相连,形成若干个存储元电路串联,将存储元电路从第一个进行标号,第一个存储元电路为u1,第二个存储元电路为u2,第n个为存储元电路为un,因此,形成奇数位标号的存储元电路为u1、u3、u(2n+1)以及偶数位标号的u2、u4、u(2n),所述奇数位标号存储元电路u1、u3、u(2n+1)的场效管m1的栅极连接导线a,所述奇数位标号存储元电路u1、u3、u(2n+1)的锁存器置零端连接导线d,所述偶数位标号存储元电路u2、u4、u(2n)的场效管m1的栅极连接导线c,所述偶数位标号存储元电路u2、u4、u(2n)的锁存器置零端连接导线b;工作过程中,依次向导线a、b、c、d通入周期性的电信号;周期性的电信号是将正弦交流电的上半周期正电和下半周期负电用二极管单向导流把正负电分离出来,然后将上半周期的正电与下半周期的负电分成两个部分,使得一个周期的的正弦交流分成四个部分,将四个部分的电按时间顺序依次接入四根导线a、b、c、d;将上半周期的正电与下半周期的负电分成两个部分是用稳压二极管分成。实施时,场效管m1的衬底连接场效管m1的源极,所述场效管m2的衬底连接场效管m2的源极,衬底连接源极实现开关作用;最开始将所有的锁存器的输出端q置零,存入的数据以q为准,将被存入数据信号频率与正弦交流电频率同步,首先a导线通电,奇数列场效管m1打开,被存入的数据从场效管m1对锁存器d触发,如果数据是0则q为0,如果数据是1则q为1;然后b导线通电,将偶数列的锁存器置零;然后c导线通电,偶数列场效管m1打开,由于锁存器得到信号后,输出端与反向输出端形成电压,使得场效管m2打开,m1打开后,数据信号从奇数列的锁存器d转移到偶数列的锁存器d;然后d导线通电,将奇数列的锁存器置零,这样信息就从第一个存储元电路传递到第二个存储元电路中,到下一个正弦交流电周期时,a导线再次通电,对其奇数列锁存器进行触发,由此重复,数据就不断的从输入端进入,锁存器通过重复的数据存入,转移,清零,再存入,实现了数据的写入存储与读出。场效管m2的作用是时当q为1,q’为零时,场效管m2打开;当q为零,q’为1时,场效管m2为关闭状态,对后面锁存器不产生影响,因此,数据为零时,场效管m2为关闭状态,下一锁存器得到默认数据零,不影响数据读入。

一种半导体存储器的存储单元电路的设计方法,包括多个存储元电路,所述存储元电路包括存储元以及开关控制电路,所述存储元的输入端和输出都设置有开关控制电路,所述开关控制电路控制存储元的信号输入以及输出,所述存储元电路进行串联,将奇数列存储元输入端的开关电路控制端连接在同一导线a,将奇数列存储元的置零端连接在同一跟导线d,将偶数列存储元输入端的开关电路控制端连接在同一导线c,将偶数列存储元的置零端连接在同一跟导线b,工作时依次向导线a、b、c、d通入周期性的电信号;述存储元是锁存器。

以上所述的具体实施方式,对本发明的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本发明的具体实施方式而已,并不用于限定本发明的保护范围,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1