移位寄存单元及驱动方法、栅极驱动电路和触控显示装置的制造方法

文档序号:9922724阅读:396来源:国知局
移位寄存单元及驱动方法、栅极驱动电路和触控显示装置的制造方法
【技术领域】
[0001]本发明涉及显示技术领域,具体地,涉及一种移位寄存单元、该移位寄存单元的驱动方法、一种栅极驱动电路和一种包括该栅极驱动电路的触控显示装置。
【背景技术】
[0002]目前,触控显示面板已经成为主流显示终端配置,电容式触摸屏占绝对优势。为减小盒厚,电容式触摸屏通过采用嵌入式(In Cell),使得触控面板与显示面板一体化。
[0003]通常,利用分时驱动的方法驱动所述触控显示装置进行显示。分时驱动是指在一帧画面时间内,显示阶段和触控扫描阶段交替扫描的方法。在使用栅极驱动电路的阵列基板制作内嵌式触摸屏时,为提高触控效果,将显示装置的一帧时间分为多个交替进行的显示时间段和触控时间段,提高触控的报点率。在触控扫描阶段中,显示驱动暂停,暂停的那一级移位寄存单元的第一节点,在前一级预充电后一直处于高电平,由于与第一节点相连的放电模块存在固有的漏电流1ff,在触控扫描阶段,第一节点会通过放电模块漏电,无法保持高电平状态。在其恢复显示阶段时,此级移位寄存单元的第一节点(例如,上拉节点)电压比其他级的第一节点电压要低,会导致该级栅极驱动电路输出的信号电压比其他级要低,在显示时会产生一条暗线。在整个触控显示过程中有多次显示阶段与触控扫描阶段交替暂停的时间,在显示屏上会出现多条暗线,造成显示效果的下降甚至显示故障。
[0004]因此,如何避免显示时出现暗线成为本领域亟待解决的技术问题。

【发明内容】

[0005]本发明的目的在于提供一种移位寄存单元、一种栅极驱动电路、一种包括该栅极驱动电路的触控显示装置和一种移位寄存单元的驱动方法。所述触控显示装置在显示时不会出现暗线。
[0006]为了实现上述目的,作为本发明的一个方面,提供一种移位寄存单元,所述移位寄存单元用于触控显示装置中,其中,所述移位寄存单元包括第一信号输入端、第二信号输入端、输入及复位模块、上拉模块、下拉模块、下拉控制模块、时钟信号输入端、第一电平输入端、第二电平输入、第一电压端、第二电压端、信号输出端、放电模块和漏电抑制模块,
[0007]所述输入及复位模块的第一控制端与所述第一信号输入端相连,所述输入及复位模块的第二控制端与所述第二信号输入端相连,所述输入及复位模块的第一输入端与所述第一电压端相连,所述输入及复位模块的第二输入端与所述第二电压端相连,所述输入及复位模块的输出端与第一节点电连接,所述第一信号输入端接收到有效电压信号且所述第二信号输入端接收到无效电压信号时,所述第一电压端与所述输入及复位模块的输出端导通,所述第一信号输入端接收到无效电压信号且所述第二信号输入端接收到有效电压信号时,所述第二电压端与所述输入及复位模块的输出端导通;
[0008]所述上拉模块的输入端与所述时钟信号输入端相连,所述上拉模块的输出端与所述信号输出端相连,所述上拉模块的控制端与所述第一节点相连,当所述上拉模块的控制端接收到所述第一节点的有效电压信号时,所述上拉模块的输入端与所述信号输出端导通;
[0009]所述下拉模块的输入端与所述第二电平输入端相连,所述下拉模块的输出端与所述信号输出端相连,所述下拉模块的控制端与第二节点相连,当所述下拉模块的控制端接收到所述第二节点的有效电压信号时,所述下拉模块的输入端与所述下模块的输出端导通;
[0010]所述下拉控制模块的控制端与所述第一节点相连,所述下拉控制模块的输出端与所述第二节点相连,所述下拉控制模块的第一输入端与所述第一电平输入端相连,所述下拉控制模块的第二输入端与所述第二电平输入端相连,当所述下拉控制模块的控制端接收到有效电压信号时,将所述第二电平输入端与所述下拉控制模块的输出端导通,当所述下拉控制模块的控制端接收到无效电压信号时,将所述第一电平输入端与所述下拉控制模块的输出端导通;
[0011]所述放电模块的输出端与所述第一节点相连,所述放电模块的控制端与所述第二节点相连,所述放电模块的输入端与所述漏电抑制模块的输出端相连,当所述放电模块的控制端接收到有效电压信号时,所述放电模块的输入端与所述放电模块的输出端导通;
[0012]所述漏电抑制模块能够在所述放电模块的控制端接收到无效电压信号时,向所述放电模块的输入端提供有效电压信号,并且所述漏电抑制模块能够在所述放电模块的控制端接收到有效电压信号时向所述放电模块的输入端提供无效电压信号。
[0013]优选地,所述放电模块包括放电晶体管,所述放电晶体管的栅极形成为所述放电模块的控制端,所述放电晶体管的第一极形成为所述放电模块的输入端,所述放电晶体管的第二极形成为所述放电模块的输入端。
[0014]优选地,所述漏电抑制模块包括第一漏电抑制晶体管,所述第一漏电抑制晶体管的栅极与所述第一电压端相连,所述第一漏电抑制晶体管的第一极形成为所述漏电抑制模块的输出端,所述第一漏电抑制晶体管的第二极与所述第二电压端相连。
[0015]优选地,所述漏电抑制模块还包括第二漏电抑制晶体管,所述第二漏电抑制晶体管的栅极与所述第二电压端相连,所述第二漏抑制电晶体管的第一极与所述放电模块的输入端相连,所述第二漏电抑制晶体管的第二极与所述第一电压端相连。
[0016]优选地,所述上拉模块包括上拉晶体管和存储电容,所述上拉晶体管的栅极形成为所述上拉模块的控制端,所述上拉晶体管的第一极形成为所述上拉模块的输入端,所述上拉晶体管的第二极形成为所述上拉模块的输出端,所述存储电容的第一端与所述第一节点相连,所述存储电容的第二端与所述上拉模块的输出端相连。
[0017]优选地,所述下拉模块包括下拉晶体管,所述下拉晶体管的栅极形成为所述下拉模块的控制端,所述下拉晶体管的第一极形成为所述下拉模块的输出端,所述下拉晶体管的第二极形成为所述下拉模块的输入端。
[0018]优选地,所述下拉控制模块包括第一控制晶体管、第二控制晶体管、第三控制晶体管和第四控制晶体管,所述第一控制晶体管的栅极和第一极与所述第一电平输入端相连,所述第一控制晶体管的第二极与所述第二控制晶体管的栅极相连,所述第二控制晶体管的第一极与所述第一电平输入端相连,所述第二控制晶体管的第二极形成为所述下拉控制模块的输出端,所述第三控制晶体管的栅极形成为所述下拉控制模块的控制端,所述第三控制晶体管的第一极与所述第一控制晶体管的第二极相连,所述第三控制晶体管的第二极与所述第二电平输入端相连,所述第四控制晶体管的栅极与所述第一节点相连,所述第四控制晶体管的第一极与所述第二节点相连,所述第四控制晶体管的第二极与所述第二电平输入端相连。
[0019]优选地,所述复位及输入模块包括第一复位及输入晶体管和第二复位及输入晶体管,所述第一复位及输入晶体管的栅极与所述第一电压端相连,所述第一复位及输入晶体管的第一极与所述第一电平输入端相连,所述第一复位及输入晶体管的第二极与所述第一节点相连,所述第二复位及输入晶体管的栅极与所述第二信号输入端相连,所述第二复位及输入晶体管的第一极与所述第一节点相连,所述第二复位及输入晶体管的第二极与所述第二电压端相连。
[0020]作为本发明的还一个方面,提供一种栅极驱动电路,所述栅极驱动电路包括级联的多级移位寄存单元,所述栅极驱动电路的工作周期包括交替进行的显示阶段和触控阶段,多级所述移位寄存单元被划分为多组,每组所述移位寄存单元包括N个移位寄存单元,每组所述移位寄存单元对应一个所述显示阶段,N为自然数,其中,至少从第二组所述移位寄存单元开始,每组所述移位寄存单元中的至少第一级移位寄存单元为本发明所提供的上述移位寄存单元。
[0021 ]作为本发明的再一个方面,提供一种触控显示装置,所述触控显示装置包括栅极驱动电路和触控驱动电路,所述触控驱动电路包括多个输出端,其中,所述栅极驱动电路为本发明所提供的上述栅极驱动电路,所述触控驱动电路的多个输出端被划分为多组,每组所述触控驱动电路包括M个输出端,M为自然数,每组所述输出端对应一个所述触控阶段。
[0022]作为本发明的又一个方面,提供一种移位寄存单元的驱动方法,其中,所述移位寄存单元包括本发明所提供的上述移位寄存单元,在执行正向扫描,所述驱动方法的每个周期都包括:
[0023]充电阶段:向所述第一信号输入端提供有效电压信号,向所述第二信号输入端提供无效电压信号,向所述第一电压端提供有效电压信号,向所述第二电压端提供无效电压信号,向所述时钟信号输入端提供无效电压信号;
[0024]在触控阶段:向所述第一信号输入端提供无效电压信号,向所述第二信号输入端提供无效电压信号,向所述第一电压端提供有效电压信号,向所述第二电压端提供有效电压信号,向所述时钟信号输入端提供无效电压信号;
[0025]在输出阶段:向所述第一信号输入端提供无效电压信号,向所述第二信号输入端提供无效电压信号,向所述第一电压端提供有效电压信号,向所述第二电压端提供无效电压信号,向所述时钟信号输入端提供有效电压信号;
[0026]在输出拉低阶段:向所述第二信号输入端提供有效电压信号,向所述第一信号输入端提供无效电压信号,向所述第一电压端提供有效电压信号,向所述第二电压端提供无效电压信号,向所述时钟信号输入端提供无效电压信号;或者
[0027]在执行反向扫描时,所述驱动方法的每个周期都包括:
[0028]充电阶段:向所述第一信号输入端提供无效电压信号,向所述第二信号输入端提供有效电压信号,向所述第一电压端提供无效电压信号,向所述第二电压端提供有效电压信号,向所述时钟信号输入端提供无效电压信号;
[0029]在触控阶段:向所述第一信号输入端提供无效电压信号,向所述第二信号输入端提供无效电压信号,向所述第一电压端提供有效电压信号,向所述第二电压端提供有效电压信号,向所述时钟信号输入端提供无效电压信号;
[0030]在输出阶段:向所述第一信号输入端提供无效电压信号,向所述第二信号输入端提供无效电压信号,向所述第一电压端提供无效电压信号,向所述第二电压端提供有效电压信号,向所述时钟信号输入端提供有效电压信号;
[0031]在输出拉低阶段:向所述第二信号输入端提供有效电压信号,向所述第一信号输入端提供无效电压信号,向所述第一电压端提供无效电压信号,向所述第二电压端提供有效电压信号,向所述时钟信号输入端提供无效电压信号。
[0032]在本发明中,漏电抑制模块在触控阶段向放电模块提供有效信号,且该有效信号被传递至第一节点,因此,在触控阶段,第一节点不会通过放电模块漏电,从而可以确保在触控阶段结束后的输出阶段能够将第一节点保持高电平,并进一步确保输出阶段可以正常的输出,从而可以避免在包括所述移位寄存单元的显示装置进行显示时出现暗线等缺陷。
【附图说明】
[0033]附图是用来提供对本发明的进一步理解,并且构成说明书的一部分,与下面的【具体实施方式】一起用于解释本发明,但并不构成对本发明的限制。在附图中:
[0034]图1是本发明所提供的移位寄存单元的模块示意图;
[0035]图2是本发明所提供的移位寄存单元的优选实施方式的示意图;
[0036]图3是图2中所述提供的移位寄存单元正向扫描时的信号时序图;
[0037]图4是图2中所提供的移位寄存单元反向扫描时的信号时序图;
[0038]图5是本发明所提供的栅极驱动电路的示意图;
[0039]图6是本发明所提供的栅极驱动电路的正向扫描时序图;
[0040]图7是本发明所提供的栅极驱动电路的反向扫描时序图。
[0041 ]附图标记说明
[004
当前第1页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1