静态随机存储器的制造方法

文档序号:10081227阅读:664来源:国知局
静态随机存储器的制造方法
【技术领域】
[0001]本实用新型涉及半导体集成电路制造技术领域,尤其涉及一种静态随机存储器。
【背景技术】
[0002]存储器件广泛用于电子装置中以存储数据,一般的,存储装置至少分为两类:动态随机存取存储器(DRAM)和静态随机存取存储器(SRAM)。DRAM—般通过向存储器中重新写入数据使其数据周期性刷新,以保持数据。相反,SRAM —般不需要这种刷新,SRAM器件广泛用于计算机和便携器材的高速缓冲存储器中。
[0003]现有技术中静态随机存储器单元通常形成6T的电路结构,参考图1所示,包括第一反相电路100和第二反相电路200,第一反相电路100和第二反相电路200以交叉连接方式连接,形成锁存电路,第一反相电路100包括一上拉晶体管(pull up)PU、一下拉晶体管(pull down)PD,同样的,第二反相电路200包括另一上拉晶体管PU、另一下拉晶体管H),一传输栅晶体管(pass gate) PG将第一反相电路100连接到位线BL,另一传输栅晶体管PG将第二反相电路200连接位线BLB,两个传输栅晶体管PG的栅极均连接字线WL。
[0004]现有技术中,存储器单元的版图设计参考图2所示,在衬底101中形成多个源区102、多个栅极103,多个源极102和多个栅极103分别交错设置,并且,在衬底101上形成鳍状结构(FIN) 104,并去除光阻105覆盖的部分鳍状结构104,形成图1中所示的6T的存储器单元。此外,为了提升存储器单元的读取(Read)速度,现有技术中将传输栅晶体管PG以及下拉晶体管ro制备为双鳍结构或三鳍结构,分别参考图3或图4中所示。当传输栅晶体管PG以及下拉晶体管采用的双鳍结构或三鳍结构时,SRAM存储器单元的面积随之增加,并且,将会影响存储器的噪声容限(static noise margin,SNM)。
[0005]对于单鳍结构、双鳍结构以及三鳍结构的三种不同的存储单元形成的不同的SRAM存储器进行测试时,需要不同器件结构的外围电路以匹配不同器件结构的传输栅晶体管PG以及下拉晶体管ro。例如,对于三种不同的存储器,字线结构相同,然而位线的宽度不同,从而测试电路需要匹配不同的位线宽度。
[0006]现有技术中,可以利用测试三鳍结构存储器的器件电路测试三种不同结构的存储器,也就是对三鳍结构的存储器器件进行刻蚀,参考图5所示,去除光阻106区域的覆盖的部分鳍状结构104,重新形成单鳍结构,同样的,还可以刻蚀形成双鳍结构,从而与三鳍结构的测试的器件电路进行匹配。然而,这种测试方法与实际使用的存储器的结构存在差异,难以保证测试的可靠性。
【实用新型内容】
[0007]本实用新型的目的在于,提供一种静态随机存储器,可用于同时测试不同单元结构形成的SRAM存储器。
[0008]为解决上述技术问题,本实用新型提供一种静态随机存储器,其特征在于,包括:
[0009]N条沿第一方向排列的字线;
[0010]Μ条沿第二方向排列的第一位线;
[0011 ] Μ条沿第二方向排列的第二位线,所述第一位线与所述第二位线交替排列;
[0012]依次沿第一方向排列的第一单元、第二单元以及第三单元,所述第一单元包括若干个阵列分布的第一晶胞,所述第二单元包括若干个阵列分布的第二晶胞,所述第三单元包括若干个阵列分布的第三晶胞,所述第一晶胞分别连接第η条字线、第i条第一位线以及第i条第二位线、所述第二晶胞分别连接第η条字线、第j条第一位线以及第j条第二位线,所述第三晶胞分别连接第η条字线、第k条第一位线以及第k条第二位线,其中,η =1,……,1且丨〈」〈1^彡1,队1均为正整数;
[0013]其中,所述第一晶胞、所述第二晶胞以及所述第三晶胞均为6Τ结构,所述第一晶胞包括两个第一传输栅晶体管,所述第二晶胞包括两个第二传输栅晶体管,所述第三晶胞包括两个第三传输栅晶体管;
[0014]其中,所述第一传输栅晶体管为单鳍结构,所述第二传输栅晶体管为双鳍结构,所述第三传输栅晶体管为三鳍结构;或
[0015]所述第一传输栅晶体管为双鳍结构,所述第二传输栅晶体管为单鳍结构,所述第三传输栅晶体管为三鳍结构;或
[0016]所述第一传输栅晶体管为双鳍结构,所述第二传输栅晶体管为三鳍结构,所述第三传输栅晶体管为单鳍结构。
[0017]可选的,所述第一晶胞中还包括两个第一上拉晶体管和两个第一下拉晶体管,两个所述第一传输栅晶体管、两个所述第一上拉晶体管以及两个所述第一下拉晶体管形成6Τ结构,两个所述第一上拉晶体管和两个所述第一下拉晶体管形成交叉连接的两个反相器电路,两个所述反相器电路的输出端分别连接两个所述第一传输栅晶体管的漏极,两个所述第一传输栅晶体管的栅极均连接所述字线,源极分别连接所述第一位线或所述第二位线。
[0018]可选的,所述第一单元包括第一方向排列32、64、128或256列的第一晶胞。
[0019]可选的,所述第二晶胞中还包括两个第二上拉晶体管和两个第二下拉晶体管。
[0020]可选的,所述第二单元包括第一方向排列的32、64、128或256列的第二晶胞。
[0021]可选的,所述第二晶胞中还包括两个第三上拉晶体管和两个第三下拉晶体管。
[0022]可选的,所述第三单元包括第一方向上排列的32、64、128或256列的第三晶胞。
[0023]可选的,Ν为 64、128、256 或 512。
[0024]可选的,所述第一方向与所述第二方向垂直。
[0025]可选的,第m条所述第一位线上连接一第一 PM0S晶体管的漏极,第m条所述第二位线上连接一第二 PM0S晶体管的漏极,第m条所述第一位线与第m条所述第二位线之间连接一第三PM0S晶体管,所述第一 PM0S晶体管的源极连接一工作电压,所述第二 PM0S晶体管的源极连接另一工作电压,所述第一PM0S晶体管的栅极、所述第二PM0S晶体管的栅极以及所述第三PM0S晶体管的栅极相连,并连接一电源电压,m= 1,……,M。
[0026]本实用新型提供的静态随机存储器,包括第一单元、第二单元、第三单元,其中,第一单元、第二单元、第三单元中分别包括单鳍结构、双鳍结构以及三鳍结构的传输栅晶体管,从而,可以在一个静态随机存储器上同时测试几种不同结构的存储单元,从而提高测试效率。
【附图说明】
[0027]图1为现有技术中的6T存储单元的电路结构图;
[0028]图2为现有技术中单鳍结构的传输栅晶体管的存储单元的版图设计;
[0029]图3为现有技术中双鳍结构的传输栅晶体管的存储单元的版图设计;
[0030]图4为现有技术中三鳍结构的传输栅晶体管的存储单元的版图设计;
[0031]图5为现有技术中三鳍结构的传输栅晶体管的存储单元形成双鳍结构的传输栅晶体管的版图设计;
[0032]图6为本实用新型中的静态随机存储器的结构示意图。
【具体实施方式】
[0033]下面将结合示意图对本实用新型的静态随机存储器进行更详细的描述,其中表示了本实用新型的优选实施例,应该理解本领域技术人员可以修改在此描述的本实用新型,而仍然实现本实用新型的有利效果。因此,下列描述应当被理解为对于本领域技术人员的广泛知道,而并不作为对本实用新型的限制。
[0034]本实用新型的核心思想在于,提供一种静态随机存储器,包括;N条沿第一方向排列的字线…条沿第二方向排列的第一位线…条沿第二方向排列的第二位线,所述第一位线与所述第二位线交替排列;依次沿第一方向排列的第一单元、第二单元以及第三单元,所述第一单元、所述第二单元以及所述第三单元分别包括若干个阵列分布的第一晶胞、第二晶胞以及第三晶胞,所述第一晶胞分别连接第η条字线、第i条第一位线以及第i条第二位线、所述第二晶胞分别连接第η条字线、第j条第一位线以及第j条第二位线,所述第三晶胞分别连接第η条字线、第k条第一位线以及第k条第二位线,其中,η < Ν,且i〈j〈k < Μ ;其中,所述第一晶胞、所述第二晶胞以及所述第三晶胞分别包括两个第一传输栅晶体管、两个第二传输栅晶体管以及两个第三传输栅晶体管;其中,所述第一传输栅晶体管为单鳍结构,所述第二传输栅晶体管为双鳍结构,所述第三传输栅晶体管为三鳍结构;或所述第一传输栅晶体管为双鳍结构,所述第二传输栅晶体管为单鳍结构,所述第三传输栅晶体管为三鳍结构;或所述第一传输栅晶体管为双鳍结构,所述第二传输栅晶体管为三鳍结构,所述第三传输栅晶体管为单鳍结构。本实用新型中,可以同时测试不同结构的存储单元,提高测试的效率。
[0035]下文结合图6对本实用新型的静态随机存储器进行具体说明。
[0036]Ν条沿第一方向(X方向)排列的字线WL ;
[0037]Μ条沿第二方向(Υ方向)排列的第一位线BL,其中,所述第一方向(X方向)与所述第二方向(Υ方向)垂直;
[0038]Μ条沿第二方向(Υ方向)排列的第二位线BLB,所述第一位BL线与所述第二位线BLB交替排列;
[0039]依次沿第一方向(X方向)排列的第一单元10、第二单元20以及第三单元30,所述第一单元10、所述第二单元20以及所述第三单元30分别包括若干个阵列分布的第一晶胞11、第二晶胞21以及第三晶胞31,所述第一晶胞11分别连接第η条字线WLn、第i条第一位线BLi以及第i条第二位线BLB1、其中,η = 1、……、N,i = l、……、M1。在本实用新型中,N为64、128、256或512,Ml为32、64、128或256,从而,所述第一单元10包括第一方向排列32、64、128或256列,64、128、256或512行的第一晶胞11,例如,可以形成512w*32b第一单元10的存储器。所述第二晶胞21分别连接第η条字线WLn、第j条第一位线BLj以及第j条第二位线BLBj,其中,η = 1、……、N,j=Ml+l、……、M2,从而,i〈j。在本实用新型中,N为64、128、256或512,(M2-M1)为32、64、128或256,从而,所述第二单元20包括第一方向排列32、64、128
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1