数据驱动器和使用该数据驱动器的有机发光显示装置的制作方法

文档序号:7212329阅读:206来源:国知局
专利名称:数据驱动器和使用该数据驱动器的有机发光显示装置的制作方法
技术领域
本发明涉及数据驱动器和使用该数据驱动器的有机发光显示装置,更具体地说,涉及功耗和布局面积都减小的数据驱动器和使用该数据驱动器的有机发光显示装置。
背景技术
有机发光显示装置是一种平板显示装置,它采用能基于电子空穴的再结合来发光的有机发光二极管来显示图像。有机发光显示装置具有相对快的响应时间和相对低的功耗。发光显示装置包括位于该有机发光显示装置的每个像素内的驱动薄膜晶体管(下文中称为“TFT”),并使用驱动晶体管向对应的有机发光二极管提供与数据信号相对应的电流,从而使得对应的有机发光二极管发光。
有机发光显示装置根据外部数据产生数据信号,并且把数据信号传送到有机发光显示装置的各个像素,从而显示具有期望亮度的图像。为了把外部数据转换为数据信号,有机发光显示装置使用了数据驱动器。

发明内容
本发明的目的在于提供一种功耗和布局面积都减小的数据驱动器和使用该数据驱动器的有机发光显示装置。
在本发明的示例性实施例中,数据驱动器包括适于提供采样信号的移位寄存部分;采样锁存部分,其包括适于响应采样信号来存储数据的采样锁存器;以及保持锁存部分,其包括适于响应外部提供的源输出使能信号来接收存储在所述采样锁存器内的数据的保持锁存器。每个采样锁存器都包括采样位存储器。每个采样位存储器都包括适于接收所述数据的特定位的第一输入单元;适于存储与从第一输入单元提供的特定位的逻辑信号相对应的电压的第一电容器;以及适于使存储在第一电容器内的逻辑信号反相的第一反相器。
根据本发明的实施例,采样位存储器包括用来存储k位数据的k个采样位存储器(k是自然数)。
根据本发明的实施例,第一输入单元包括适于在提供采样信号时导通并且适于向第一电容器提供所述特定位的第一晶体管;以及适于在从外部提供初始化信号时导通并且适于提供一定的电压以对第一电容器初始化的第二晶体管。
根据本发明的实施例,第一输入单元包括第一晶体管和第二晶体管。第一晶体管和第二晶体管以传输门的形式相连,并且在提供所述采样信号和反相的采样信号时,向第一电容器提供所述特定位。
根据本发明的另一实施例,有机发光显示装置包括适于驱动扫描线的扫描驱动器;适于向数据线提供数据信号的数据驱动器,该数据驱动器包括适于存储数据位的多个采样位存储器和多个保持位存储器;以及显示区,该显示区包括与扫描线和数据线相连并且适于对应于所述数据信号发光的多个像素。每个采样位存储器包括适于接收数据的特定位的第一输入单元;适于存储与从第一输入单元提供的所述特定位的逻辑信号相对应的电压的第一电容器;以及适于使存储在第一电容器内的逻辑信号反相的第一反相器。
根据本发明的实施例,第一输入单元包括适于在从位于数据驱动器内的移位寄存器提供采样信号时导通并且适于向第一电容器提供所述特定位的第一晶体管;以及适于在从外部源提供初始化信号时导通并且适于提供特定电压以对第一电容器初始化的第二晶体管。
根据本发明的实施例,第一输入单元包括第一晶体管和第二晶体管,其中第一晶体管和第二晶体管以传输门的形式相连,并且当从位于数据驱动器内的移位寄存器提供采样信号和反相采样信号时,向第一电容器提供所述特定位。
根据本发明的实施例,每个保持位存储器都包括适于从相连的采样位存储器接收所述特定位的第二输入单元;适于存储电压的第二电容器,该电压对应于从第二输入单元提供的所述特定位的逻辑信号;以及适于使存储在第二电容器内的逻辑信号反相的第二反相器。


以下附图和说明对本发明的示例性实施例进行了图示说明,这些附图和说明与以下描述一起用来说明本发明的原理。
图1示出了常规采样锁存部分和常规保持锁存部分;图2示出了常规采样位存储器和常规保持位存储器;图3是图2中反相器的内部结构的电路图;图4示出了根据本发明实施例的有机发光显示装置;图5示出了图4中的数据驱动电路;图6示出了根据本发明实施例的采样位存储器和保持位存储器;图7示出了采样信号、源输出使能信号以及初始化信号的波形;并且图8示出了根据本发明另一实施例的采样位存储器和保持位存储器。
具体实施例方式
在下列详细描述中,用示例的方式,示出和描述了本发明的特定示例性实施例。本领域的技术人员可以理解,在不偏离本发明的精神或者范围下,可以各种方式对所描述的示例性实施例进行修改。因此,这些附图和描述应该认为是示例性的,而不是限制性的。
图1示意性地示出了常规数据驱动器的采样锁存部分和保持锁存部分。
参照图1,常规采样锁存部分10存储与从移位寄存器(未示出)依次提供的采样信号相对应的数据。在这种情况下,采样锁存部分10包括用来存储i个数据Data的i个采样锁存器101-10i(i是自然数)。而且,采样锁存器101-10i中的每一个都提供有用来存储数据Data的数字值的采样位存储器。此处,每个采样位存储器都具有可以存储数据Data的1位的能力。因此,当数据Data为k位时(k是自然数),每个采样锁存器都提供有k个采样位存储器。
保持锁存部分20响应于从外部源提供的源输出使能信号SOE来接收和存储来自采样锁存部分10的数据Data。另外,保持锁存部分20向电平转换器(未示出)提供所存储的数据Data。与采样锁存部分10相似,保持锁存部分20包括i个保持锁存器201-20i。而且,保持锁存器201-20i中的每一个都提供有k个保持位存储器。
图2是常规采样位存储器和常规保持位存储器的电路图。
参照图2,采样锁存器101-10i中的每一个都包括多个采样位存储器101a。每个采样位存储器101a都适于存储数据Data的1位。为此,每个采样位存储器101a都包括第一反相器IN1、第二反相器IN2以及第三反相器IN3.
第一反相器IN1响应于采样信号SP和反相采样信号/SP,使数据Data的特定一位反相,并且向第二反相器IN2提供反相的数据Data。例如,当输入特定一位的逻辑信号“0”时,第一反相器IN1使该逻辑信号“0”反相为逻辑信号“1”,并且向第二反相器IN2提供逻辑信号“1”。
第二反相器IN2可使来自第一反相器IN1的逻辑信号反相。例如,在从第一反相器IN1接收到逻辑信号“1”时,第二反相器IN2使逻辑信号“1”反相为逻辑信号“0”。
第三反相器IN3响应于采样信号SP和反相采样信号/SP,把从第二反相器IN2输出的逻辑信号反馈给第二反相器IN2。也就是说,第三反相器IN3可使第二反相器IN2稳定地保持输出信号。
位于保持锁存器201-20i中的每一个内的保持位存储器201a暂时存储从采样位存储器101a提供的数据Data的1位,并且向电平转换器提供所存储的数据Data的1位。为此,保持位存储器201a包括第四反相器IN4、第五反相器IN5以及第六反相器IN6。
第四反相器IN4响应于源输出使能信号SOE和反相的源输出使能信号/SOE,使从采样位存储器101a提供的数据Data的1位反相,并且向第五反相器IN5提供反相的数据Data。例如,在从采样位存储器101a输出逻辑信号“0”时,第四反相器IN4使逻辑信号“0”反相为逻辑信号“1”,从而向第五反相器IN5提供逻辑信号“1”。
第五反相器IN5使从第四反相器IN4输出的逻辑信号反相,并且输出反相的逻辑信号。例如,第五反相器IN5接收逻辑信号“1”,输出逻辑信号“0”。
第六反相器IN6响应于源输出使能信号SOE和反相的源输出使能信号/SOE,把从第五反相器IN5输出的逻辑信号反馈给第五反相器IN5。也就是说,第六反相器IN6可使第五反相器IN5稳定地保持输出信号。
实际上,如图2所示,采样锁存器101-10i中的每一个和保持锁存器201-20i中的每一个分别包括用来存储k位数据的k个采样位存储器101a和k个保持位存储器201a。每个采样位存储器101a和每个保持位存储器201a重复上述操作,从而接收来自外部源的数据Data,并且向电平转换器提供所接收的数据Data。
然而,常规采样位存储器101a和常规保持位存储器201a都占用很大的布局面积,以致很难在一块板上安置它们。实际上,如图3所示,位于采样位存储器101a和保持位存储器201a内的第一反相器IN1、第三反相器IN3、第四反相器IN4以及第六反相器IN6都是用四个晶体管M1、M2、M3以及M4来实现的,所以制造采样位存储器101a和保持位存储器201a需要十个或更多个晶体管。因此,常规采样位存储器101a和常规保持位存储器201a的布局面积很大。而且,常规采样位存储器101a和常规保持位存储器201a分别采用第三反相器IN3和第六反相器IN6来反馈输出逻辑信号。因此,在输出逻辑信号分别反馈给常规采样位存储器101a和常规保持位存储器201a时,需要消耗额外的能量。
图4示出了根据本发明实施例的发光显示装置。
参照图4,根据本发明实施例的发光显示装置包括对应于多个像素340的显示区330,像素340形成于通过多个扫描线S1-Sn与多个数据线D1-Dm的交叉(或者相交)来限定的区域内;该发光显示装置还包括驱动扫描线S1-Sn的扫描驱动器310;驱动数据线D1-Dm的数据驱动器320;以及控制扫描驱动器310和数据驱动器320的定时控制器350。
扫描驱动器310响应于来自定时控制器350的扫描控制信号SCS,产生扫描信号,并且向扫描线S1-Sn提供(或者依次提供)扫描信号。而且,扫描驱动器310响应于扫描控制信号SCS,产生发射控制信号,并且向多个发射控制线E1-En提供(或者依次提供)这些发射控制信号。
数据驱动器320响应于来自定时控制器350的数据控制信号DCS,产生数据信号,并且向数据线D1-Dm提供数据信号。为此,数据驱动器320包括至少一个数据驱动(数据集成)电路(或多个数据驱动电路)322。数据驱动电路322把从外部源提供的数据Data转换(或者改变)为数据信号,并且向数据线D1-Dm提供数据信号。数据驱动电路322的结构将在下面进行更详细的描述。
定时控制器350响应于从外部源提供的同步信号,产生数据控制信号DCS和扫描控制信号SCS。由定时控制器350所产生的数据控制信号DCS和扫描控制信号SCS分别提供给数据驱动器320和扫描驱动器310。而且,定时控制器350对从外部源提供的数据Data进行重排,并且向数据驱动器320提供重排的数据Data。
显示区330接收第一电源ELVDD的第一电能以及第二电源ELVSS的第二电能。提供给显示区330的第一电源ELVDD的第一电能以及第二电源ELVSS的第二电能施加给多个像素340。接收到第一电源ELVDD的第一电能以及第二电源ELVSS的第二电能之后,像素340显示对应于数据信号的图像。
图5是图4所示的数据驱动电路322的示意性框图。为了方便,假定数据驱动器322具有i个通道。
参照图5,数据驱动电路322包括用来产生(或依次产生)第一采样信号的移位寄存部分323;用来响应第一采样信号存储(或依次存储)数据Data的采样锁存部分324;用来暂时存储(或保持)存储在采样锁存部分324内的数据Data并且把所存储的数据Data提供给电平转换器326的保持锁存部分325;用来产生对应于数据Data的数字值的数据信号的数字模拟转换器(DAC)327;以及向数据线D1-Dm提供数据信号的缓冲部分328。
移位寄存部分323从定时控制器350接收源移位时钟ssc和源起始脉冲ssp。在接收到源移位时钟ssc和源起始脉冲ssp之后,移位寄存部分323响应于源移位时钟ssc使源起始脉冲ssp移位,并且产生(或依次产生)i个采样信号。为此,移位寄存部分323包括i个移位寄存器3231-323i。
采样锁存部分324存储(或依次存储)与从移位寄存部分323提供(或依次提供)的采样信号相对应的数据Data。为此,采样锁存部分324包括用来存储i个数据的i个采样锁存器3241-324i。而且,采样锁存器寄存器3241-324i中的每一个都包括用于存储数据Data的数字值的采样位存储器。此处,每个采样位存储器都具有可存储数据Data的1位的能力。因此,在数据Data为k位时,采样锁存器寄存器3241-324i中的每一个都包括k个采样位存储器。
保持锁存部分325响应于从定时控制器350传送来的源输出使能信号SOE,接收和存储来自采样锁存部分324的数据Data,并且向电平转换器326输出所存储的数据Data。为此,保持锁存部分325包括i个保持锁存器3251-325i。而且,保持锁存器3251-325i中的每一个都包括k个保持位存储器,并且k个保持位存储器中的每一个都能够存储1位。
电平转换器326增加(或者升高)从保持锁存部分325输出的数据Data的电压电平,并且向DAC 327输出转换(或升高)的数据Data。通过比较,如果用于提供高电压电平的外部电路元件用于提供具有高电压电平的数据Data,则由于能提供高电压电平的外部电路元件很昂贵,所以生产成本增加。因此,通过使用电平转换器326,首先由数据驱动器320从外部提供具有低电压电平的数据Data,然后由电平转换器326升高该具有低电压电平的数据Data,以使其具有高电平。不过,本发明不会因此受到限制,在本发明的可替换实施例中,电平转换器326可以省略。在本发明的可替换实施例中,保持锁存部分325可以直接连接到DAC 327。
DAC 327产生与数据Data的数字值(或梯度值)相对应的数据信号,并且向缓冲部分328提供所产生的数据信号。实际上,DAC 327产生电压和/或电流,作为与数据Data的数字值相对应的数据信号。
缓冲部分328将来自DAC 327的数据信号提供给数据线D1-Di。可替换地,缓冲部分328可以移去,以便来自DAC 327的数据信号可以直接提供给数据线D1-Di。
图6示出根据本发明实施例的采样位存储器和保持位存储器。
参照图6,采样锁存器3241-324i中的每一个都包括k个采样位存储器324a。每个采样位存储器324a都适于存储数据Data的1位。为此,每个采样位存储器324a都包括第一输入单元400、第一电容器C1以及第一反相器402。
第一输入单元400向第一电容器C1提供数据Data的1位。在提供采样信号SP时,数据Data的1位被第一电容器C1接收到。为此,第一输入单元400包括位于数据提供线L1和第二电压VSS之间的第一晶体管M10和第二晶体管M11。
第一晶体管M10具有连接到数据提供线L1的第一电极,以及连接到第二晶体管M11的第二电极的第二电极。第一晶体管M10用p型金属氧化物半导体(PMOS)实现,并且在提供采样信号SP时导通,从而将来自数据提供线L1的数据Data的1位提供给第一电容器C1。
第二晶体管M11具有连接到第二电压VSS的第一电极,以及连接到第一晶体管M10的第二电极的第二电极。第二晶体管M11用n型金属氧化物半导体(NMOS)实现,并且在提供初始化信号INIT时导通,从而向第一电容器C1提供第二电压VSS。
第一电容器C1充有与从第一输入单元400提供的数据Data的1位相对应的电压。例如,第一电容器C1充有与从第一输入单元400提供的逻辑信号“0”或者逻辑信号“1”相对应的电压。之后,当第二电压VSS被提供给第一输入单元400时,第一电容器C1被初始化。
第一反相器402使第一电容器C1所充电压的逻辑信号反相。例如,当第一电容器C1充有对应于逻辑信号“0”的电压时,第一反相器402输出逻辑信号“1”。另一方面,当第一电容器C1充有对应于逻辑信号“1”的电压时,第一反相器402输出逻辑信号“0”。为此,第一反相器402包括用PMOS实现的第三晶体管M12和用NMOS实现的第四晶体管M13,第三晶体管M12和第四晶体管M13连接在第一电压VDD和第二电压VSS之间。此处,第一电压VDD大于第二电压VSS。
保持锁存器3251-325i中的每一个都包括k个保持位存储器325a。每个保持位存储器325a都适于存储数据Data的1位。为此,保持位存储器325a包括第二输入单元500、第二电容器C2和第二反相器502。
第二输入单元500将来自采样位存储器324a的数据Data的1位提供给第二电容器C2。在第二输入单元500接收到源输出使能信号SOE和反相的源输出使能信号/SOE时,数据Data的1位可以被第二电容器C2接收到。为此,第二输入单元500包括以传输门的形式相连的第五晶体管M14和第六晶体管M15。
第二电容器C2充有与从第二输入单元500提供的数据Data的1位相对应的电压。例如,第二电容器C2充有与从第二输入单元500提供的逻辑信号“0”或者逻辑信号“1”相对应的电压。
第二反相器502使第二电容器C2所充电压的逻辑信号反相。例如,在第二电容器C2充有对应于逻辑信号“0”的电压时,第二反相器502输出逻辑信号“1”。另一方面,在第二电容器C2充有对应于逻辑信号“1”的电压时,第二反相器502输出逻辑信号“0”。第二反相器502包括用PMOS实现的第七晶体管M16以及用NMOS实现的第八晶体管M17,第七晶体管M16以及第八晶体管M17连接在第一电压VDD和第二电压VSS之间。
图7示出了采样信号、源输出使能信号和初始化信号的波形。
参照图6和图7,采样信号SP1-SPi由移位寄存部分323提供(或者依次提供)。
在接收到采样信号SP(即低电平信号)时,第一输入单元400的第一晶体管M10导通。由于第一晶体管M10导通,正在提供给数据提供线L1的数据Data的1位提供给第一电容器C1。此时,第一电容器C1充有与从第一晶体管M10提供的数据Data的该位逻辑信号相对应的电压。例如,在从第一晶体管M10接收到逻辑信号“1”时,第一电容器C1充有与逻辑信号“1”相对应的电压。
在第一电容器C1充有对应于逻辑信号“1”的电压之后,第一晶体管M10截止。此时,第一反相器402使与存储在第一电容器C1内的电压相对应的逻辑信号反相。例如,在第一电容器C1充有对应于逻辑信号“1”的电压时,第四晶体管M13导通,从而输出逻辑信号“0”。
也就是说,实际上,当接收采样信号SP1-SPi时,通过上述过程,包括在每个采样锁存器3241-324i内的k个采样位存储器324a输出对应于逻辑信号“1”或者“0”的电压。
之后,保持锁存部分325接收源输出使能信号SOE和反相的源输出使能信号/SOE。此时,位于保持位存储器325a内的第二输入单元500被驱动,以接收来自与第二输入单元500相连的采样位存储器324a的逻辑信号。也就是说,当提供源输出使能信号SOE和反相的源输出使能信号/SOE时,以传输门形式相连的第五晶体管M14和第六晶体管M15导通,从而将来自第一反相器402的逻辑信号提供给第二电容器C2。例如,在第一反相器402输出逻辑信号“0”时,第二电容器C2充有对应于逻辑信号“0”的电压。
在第二电容器C2充有对应于逻辑信号“0”的电压之后,不再提供源输出使能信号SOE(即低电平信号),以便第二输入单元500停止操作。另外,第二反相器502使第二电容器C2内所充的逻辑信号反相,并且将经反相的逻辑信号提供给电平转换器326。例如,在第二电容器C2充有对应于逻辑信号“0”的电压时,第七晶体管M16导通,从而向电平转换器326提供逻辑信号“1”。也就是说,在采样位存储器324a接收到逻辑信号“1”时,保持位存储器325a对电平转换器326提供逻辑信号“1”。
另外,在停止提供源输出使能信号SOE之后,再提供初始化信号INIT。在提供初始化信号INIT时,第二晶体管M11导通,于是第二电压VSS提供给第一电容器C1。之后,存储在第一电容器C1内的电压被初始化。
根据本发明的实施例,每个采样位存储器324a和保持位存储器325a都包括四个晶体管和一个电容器。这样,与包括十个或更多个晶体管的常规采样位存储器和常规保持位存储器相比,采样位存储器324a和保持位存储器325a能够降低其布局面积,从而使得这些晶体管可容易地安置在一个面板上。而且,采样位存储器324a和保持位存储器325a使电容器C1和C2充有对应于逻辑信号的电压,因此降低了功耗。换句话说,输出没有象常规采样和保持位存储器中那样反馈到输入端,所以降低了功耗。
图8示出了根据本发明另一实施例的采样位存储器和保持位存储器。此处,与图6相比,相同的标记表示相同的元件,并且为了方便和/或易于描述,其中相同的内容不再进行描述。
参照图8,采样位存储器324a’的第一输入单元401包括以传输门的形式相连的第二十晶体管M20和第二十一晶体管M21。第二十晶体管M20用PMOS实现,并且在提供采样信号SP时导通。第二十一晶体管M21用NMOS实现,并且在提供反相的采样信号/SP时导通。当第二十晶体管M20和第二十一晶体管M21导通时,来自数据提供线L1的数据Data的1位提供给第一电容器C1。之后,第一电容器C1充有与所提供的该1位逻辑信号相对应的电压。
因此,除了第一输入单元401之外,本发明这个实施例的采样位存储器324a’与图6的采样位存储器324a具有基本相同的结构,并且对采样位存储器324a’的驱动与图6的采样位存储器324a基本上相同。不过,当第一输入单元401以传输门的形式相连时,图7所示的初始化信号INIT可以省略。
如上所述,在根据本发明实施例的数据驱动器和使用该数据驱动器的有机发光显示装置中,每个采样位存储器和保持位存储器都包括电容器,并且使用该电容器存储数据Data的数字值,从而使得布局面积降低。由于每个采样位存储器和保持位存储器的布局面积降低,所以采样锁存部分和保持锁存部分能够容易地安置在一个面板上。而且,根据本发明,由于没有使输出反馈到输入端上,所以用于存储数据Data的数字值的电容器的功耗得以降低。
虽然已经结合特定的示例性实施例对本发明进行了描述,但本领域的技术人员可以理解,本发明并不受限于这些公开的实施例,相反,则是旨在覆盖包含在所附权利要求及其等同物的精神和范围内的各种修改。
权利要求
1.一种数据驱动器,包括采样锁存部分,其包括适于响应采样信号来存储数据的多个采样锁存器;其中,所述每个采样锁存器都包括多个采样位存储器,每个采样位存储器都包括适于接收所述数据的特定位的第一输入单元;适于存储电压的第一电容器,该电压对应于从第一输入单元提供的所述特定位的逻辑信号;以及适于使存储在所述第一电容器内的逻辑信号反相的第一反相器。
2.根据权利要求1所述的数据驱动器,其中所述第一输入单元包括第一晶体管,其适于当提供所述采样信号时导通,并且适于将所述特定位提供给第一电容器;以及第二晶体管,其适于当从外部源提供初始化信号时导通,并且适于提供特定电压以初始化所述第一电容器。
3.根据权利要求1所述的数据驱动器,其中所述第一输入单元包括第一晶体管和第二晶体管,其中所述第一晶体管和第二晶体管以传输门的形式相连,并且当提供所述采样信号和反相的采样信号时,向所述第一电容器提供所述特定位。
4.根据权利要求1所述的数据驱动器,其中数据驱动器进一步包括保持锁存部分,其包括适于响应外部提供的源输出使能信号来接收存储在所述采样锁存器内的数据的保持锁存器,并且每个所述保持锁存器都包括适于存储从所述采样位存储器提供的数据的多个保持位存储器。
5.根据权利要求4所述的数据驱动器,其中每个所述保持位存储器包括第二输入单元,其适于从相连的所述采样位存储器接收所述特定位;适于存储电压的第二电容器,该电压对应于从第二输入单元提供的所述特定位的逻辑信号;以及适于使存储在所述第二电容器内的逻辑信号反相的第二反相器。
6.根据权利要求5所述的数据驱动器,其中所述第二输入单元包括第一晶体管和第二晶体管,其中所述第一晶体管和第二晶体管以传输门的形式相连,并且当输入所述源输出使能信号和反相的源输出使能信号时,向所述第二电容器提供所述特定位。
7.根据权利要求1所述的数据驱动器,进一步包括数字模拟转换器,其适于接收存储在所述保持锁存部分内的数据,并且适于产生与所接收数据的数字值相对应的数据信号;以及适于向数据线提供所述数据信号的缓冲部分。
8.根据权利要求7所述的数据驱动器,进一步包括电平转换器,该电平转换器位于所述数字模拟转换器和保持锁存部分之间,并且适于升高从所述保持锁存部分提供给所述数字模拟转换器的数据的电压电平。
9.一种有机发光显示装置,包括适于驱动扫描线的扫描驱动器;数据驱动器,该数据驱动器适于向数据线提供数据信号,并包括适于存储数据的位的多个采样位存储器和多个保持位存储器;以及显示区,该显示区包括与所述扫描线和数据线相连并且适于对应所述数据信号发光的多个像素;其中每个所述采样位存储器包括适于接收所述数据信号的特定位的第一输入单元;适于存储电压的第一电容器,该电压对应于从第一输入单元提供的所述特定位的逻辑信号;以及适于使存储在所述第一电容器内的逻辑信号反相的第一反相器。
10.根据权利要求9所述的有机发光显示装置,其中所述第一输入单元包括第一晶体管,其适于当提供采样信号时导通,并且适于将所述特定位提供给所述第一电容器;以及第二晶体管,其适于当从外部源提供初始化信号时导通,并且适于提供特定电压以初始化所述第一电容器。
11.根据权利要求9所述的有机发光显示装置,其中所述第一输入单元包括第一晶体管和第二晶体管,其中所述第一晶体管和第二晶体管以传输门的形式相连,并且当从位于所述数据驱动器内的移位寄存器提供采样信号和反相的采样信号时,向所述第一电容器提供所述特定位。
12.根据权利要求9所述的有机发光显示装置,其中每个所述保持位存储器包括第二输入单元,其适于从相连的所述采样位存储器接收所述特定位;适于存储电压的第二电容器,该电压对应于从第二输入单元提供的所述特定位的逻辑信号;以及适于使存储在所述第二电容器内的逻辑信号反相的第二反相器。
13.根据权利要求12所述的有机发光显示装置,其中所述第二输入单元包括第一晶体管和第二晶体管,其中所述第一晶体管和第二晶体管以传输门的形式相连,并且当从外部源输入源输出使能信号和反相的源输出使能信号时,向所述第二电容器提供所述特定位。
14.根据权利要求9所述的有机发光显示装置,其中所述数据驱动器包括适于依次提供采样信号的移位寄存器;多个采样锁存器,其包括适于在提供所述采样信号时存储k位数据的k个采样位存储器,其中k为自然数;和多个保持锁存器,其包括适于响应外部提供的源输出使能信号来存储数据的k个保持位存储器;以及数字模拟转换器,其适于接收存储在所述保持锁存器内的数据,并且产生对应于所接收数据的数字值的数据信号。
15.根据权利要求14所述的有机发光显示装置,其中所述数据驱动器进一步包括电平转换器,其位于所述数字模拟转换器和保持锁存器之间,并且适于升高从所述保持锁存器提供给数字模拟转换器的数据的电压电平;以及适于向所述数据线提供数据信号的缓冲部分。
16.一种数据驱动器,包括保持锁存部分,其包括适于响应外部提供的源输出使能信号来接收存储在多个采样锁存器内数据的多个保持锁存器;其中每个所述保持锁存器包括多个保持位存储器,每个所述保持位存储器包括适于接收所述数据的特定位的第一输入单元;适于存储电压的第一电容器,该电压对应从第一输入单元提供的所述特定位的逻辑信号;以及适于使存储在所述第一电容器内的逻辑信号反相的第一反相器。
17.根据权利要求16所述的数据驱动器,其中数据驱动器进一步包括采样锁存部分,其包括适于响应采样信号来存储数据的采样锁存器;并且每个所述采样锁存器都包括适于向所述保持位存储器提供数据的多个采样位存储器。
18.根据权利要求16所述的数据驱动器,其中所述第一输入单元包括第一晶体管和第二晶体管,其中所述第一晶体管和第二晶体管以传输门的形式相连,并且在输入所述源输出使能信号和反相的源输出使能信号时,向所述对第二电容器提供所述特定位。
19.一种用于数据驱动器的采样或保持锁存器,包括多个采样或锁存位存储器,每个采样位存储器包括适于接收数据的特定位的第一输入单元;适于存储电压的第一电容器,该电压对应于第一输入单元所提供的所述特定位的逻辑信号;以及适于使存储在所述第一电容器内的逻辑信号反相的第一反相器。
20.根据权利要求19所述的数据驱动器,其中所述第一输入单元包括第一晶体管,其适于当提供采样信号时导通,并且适于将所述特定位提供给所述第一电容器;以及第二晶体管,其适于当从外部源提供初始化信号时导通,并且适于提供特定电压以初始化所述第一电容器。
21.根据权利要求19所述的数据驱动器,其中所述第一输入单元包括第一晶体管和第二晶体管,其中所述第一晶体管和第二晶体管以传输门的形式相连,并且当提供有采样信号和反相的采样信号时,向所述第一电容器提供所述特定位。
全文摘要
本发明提供了一种功耗和布局面积都减小的数据驱动器和使用该数据驱动器的有机发光显示装置。该数据驱动器包括适于提供采样信号的移位寄存部分;采样锁存部分,其包括适于响应所述采样信号来存储数据的采样锁存器;以及保持锁存部分,其包括适于响应外部提供的源输出使能信号来接收存储在所述采样锁存器内的数据的保持锁存器。每个采样锁存器都包括采样位存储器。每个采样位存储器都包括适于接收所述数据的特定位的第一输入单元;适于存储与第一输入单元所提供的特定位的逻辑信号相对应的电压的第一电容器;以及适于使存储在第一电容器内的逻辑信号反相的第一反相器。
文档编号H01L27/32GK1959789SQ20061013798
公开日2007年5月9日 申请日期2006年11月1日 优先权日2005年11月3日
发明者金度晔, 朴镕盛 申请人:三星Sdi株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1