基于栅场板和漏场板的垂直型功率器件及其制作方法与流程

文档序号:11252716阅读:707来源:国知局
基于栅场板和漏场板的垂直型功率器件及其制作方法与流程

本发明属于微电子技术领域,涉及半导体器件,特别是基于栅场板和漏场板的垂直型功率器件,可用于电力电子系统。

技术背景

功率半导体器件是电力电子技术的核心元件,随着能源和环境问题的日益突出,研发新型高性能、低损耗功率器件就成为提高电能利用率、节约能源、缓解能源危机的有效途径之一。而在功率器件研究中,高速、高压与低导通电阻之间存在着严重的制约关系,合理、有效地改进这种制约关系是提高器件整体性能的关键。随着微电子技术的发展,传统第一代si半导体和第二代gaas半导体功率器件性能已接近其材料本身决定的理论极限。为了能进一步减少芯片面积、提高工作频率、提高工作温度、降低导通电阻、提高击穿电压、降低整机体积、提高整机效率,以gan为代表的宽禁带半导体材料,凭借其更大的禁带宽度、更高的临界击穿电场和更高的电子饱和漂移速度,且化学性能稳定、耐高温、抗辐射等突出优点,在制备高性能功率器件方面脱颖而出,应用潜力巨大。特别是采用gan基异质结结构的横向高电子迁移率晶体管,即横向gan基高电子迁移率晶体管hemt器件,更是因其低导通电阻、高击穿电压、高工作频率等特性,成为了国内外研究和应用的热点、焦点。

然而,在横向gan基hemt器件中,为了获得更高的击穿电压,需要增加栅漏间距,这会增大器件尺寸和导通电阻,减小单位芯片面积上的有效电流密度和芯片性能,从而导致芯片面积和研制成本的增加。此外,在横向gan基hemt器件中,由高电场和表面态所引起的电流崩塌问题较为严重,尽管当前已有众多抑制措施,但电流崩塌问题依然没有得到彻底解决。为了解决上述问题,研究者们提出了垂直型gan基电流孔径异质结场效应器件,也是一种gan基垂直型功率器件,参见algan/gancurrentapertureverticalelectrontransistors,ieeedeviceresearchconference,pp.31-32,2002。gan基电流孔径异质结场效应器件可通过增加漂移层厚度提高击穿电压,避免了牺牲器件尺寸和导通电阻的问题,因此可以实现高功率密度芯片。而且在gan基电流孔径异质结场效应器件中,高电场区域位于半导体材料体内,这可以彻底地消除电流崩塌问题。2004年,ilanben-yaacov等人利用刻蚀后mocvd再生长沟道技术研制出algan/gan电流孔径异质结场效应器件,该器件未采用钝化层,最大输出电流为750ma/mm,跨导为120ms/mm,两端栅击穿电压为65v,且电流崩塌效应得到显著抑制,参见algan/gancurrentapertureverticalelectrontransistorswithregrownchannels,journalofappliedphysics,vol.95,no.4,pp.2073-2078,2004。2012年,srabantichowdhury等人利用mg离子注入电流阻挡层结合等离子辅助mbe再生长algan/gan异质结的技术,研制出基于gan衬底的电流孔径异质结场效应器件,该器件采用3μm漂移层,最大输出电流为4ka·cm-2,导通电阻为2.2mω·cm2,击穿电压为250v,且抑制电流崩塌效果好,参见cavetonbulkgansubstratesachievedwithmbe-regrownalgan/ganlayerstosuppressdispersion,ieeeelectrondeviceletters,vol.33,no.1,pp.41-43,2012。同年,由masahirosugimoto等人提出的一种增强型gan基电流孔径异质结场效应器件获得授权,参见transistor,us8188514b2,2012。此外,2014年,huinie等人基于gan衬底研制出一种增强型gan基电流孔径异质结场效应器件,该器件阈值电压为0.5v,饱和电流大于2.3a,击穿电压为1.5kv,导通电阻为2.2mω·cm2,参见1.5-kvand2.2-mω-cm2verticalgantransistorsonbulk-gansubstrates,ieeeelectrondeviceletters,vol.35,no.9,pp.939-941,2014。

传统gan基电流孔径异质结场效应器件是基于gan基宽禁带半导体异质结结构,其包括:衬底1、漂移层2、孔径层3、左、右两个对称的电流阻挡层4、孔径5、沟道层6、势垒层7和钝化层12;沟道层6和势垒层7的两侧刻蚀有源槽8,两侧源槽8中淀积有两个源极9,源极9之间的势垒层7上面淀积有栅极10,衬底1下面淀积有漏极11,钝化层12完全包裹除了漏极底部以外的所有区域,如图1所示。

经过十多年的理论和实验研究,研究者们发现,上述传统gan基电流孔径异质结场效应器件结构上存在固有缺陷,会导致器件中电场强度分布极不均匀,尤其是在电流阻挡层与孔径区域交界面下方附近的半导体材料中存在极高的电场峰值,从而引起器件过早击穿。这使得实际工艺中很难实现通过增加n型gan漂移层的厚度来持续提高器件的击穿电压。因此,传统结构gan基电流孔径异质结场效应器件的击穿电压普遍不高。为了获得更高的器件击穿电压,并可以通过增加n型gan漂移层的厚度来持续提高器件的击穿电压,2013年,zhongdali等人利用数值仿真技术研究了一种基于超结的增强型gan基电流孔径异质结场效应器件,研究结果表明超结结构可以有效调制器件内部的电场分布,使处于关态时器件内部各处电场强度趋于均匀分布,因此器件击穿电压可达5~20kv,且采用3μm半柱宽时击穿电压为12.4kv,而导通电阻仅为4.2mω·cm2,参见designandsimulationof5-20-kvganenhancement-modeverticalsuperjunctionhemt,ieeetransactionsonelectrondecices,vol.60,no.10,pp.3230-3237,2013。采用超结的gan基电流孔径异质结场效应器件从理论上可以获得高击穿电压,且可实现击穿电压随n型gan漂移层厚度的增加而持续提高,是目前国内外已报道文献中击穿电压最高的一种非常有效的大功率器件结构。然而,超结结构的制造工艺难度非常大,尤其是厚n型gan漂移层情况下,几乎无法实现高性能超结结构的制作。此外,在采用超结结构的gan基电流孔径异质结场效应器件中,当器件导通时超结附近会产生额外的导通电阻,且该导通电阻会随着漂移层厚度的增加而不断增加,因此虽然器件的击穿电压随着漂移层厚度的增加而提高,但是器件的导通电阻也会相应的增加,器件中击穿电压与导通电阻之间的矛盾并没有彻底解决。因此,探索和研发制造工艺简单、击穿电压高、导通电阻小的新型gan基电流孔径异质结场效应器件,意义非常重大。

随着应用领域的扩展,在电动汽车、s类功率放大器、功率管理系统等许多技术领域中,为了有效地实现功率转换和控制,迫切需要具有双向阻断能力的高性能功率器件,即器件不仅要有很强的正向阻断能力,即正向击穿电压,还要同时具有很强的反向阻断能力,也就是希望器件在关态下具有很高的负的漏极击穿电压,即反向击穿电压。

场板结构已成为横向gan基hemt器件中用于提高器件正向击穿电压和可靠性的一种成熟、有效的场终端技术,且该技术可以实现器件击穿电压随场板的长度和结构变化而持续增加。近年来,通过利用场板结构已使横向gan基hemt器件的性能取得了突飞猛进的提升,参见highbreakdownvoltagealgan–ganpower-hemtdesignandhighcurrentdensityswitchingbehavior,ieeetransactionsonelectrondevices,vol.50,no.12,pp.2528-2531,2003,和highbreakdownvoltagealgan–ganhemtsachievedbymultiplefieldplates,ieeeelectrondeviceletters,vol.25,no.4,pp.161-163,2004,以及highbreakdownvoltageachievedonalgan/ganhemtswithintegratedslantfieldplates,ieeeelectrondeviceletters,vol.27,no.9,pp.713-715,2006。因此,将场板结构引入gan基电流孔径异质结场效应器件中,以提高器件的正向击穿电压,具有非常重要的优势。然而,截至目前国内外仍然没有将场板结构成功应用于gan基电流孔径异质结场效应器件中的先例,这主要是由于gan基电流孔径异质结场效应器件结构上的固有缺陷,会导致器件漂移层中最强电场峰位于电流阻挡层与孔径层交界面下方附近,该电场峰远离漂移层两侧表面,因此场板结构几乎无法发挥有效调制器件中电场分布的作用,即使在gan基电流孔径异质结场效应器件中采用了场板结构,器件性能也几乎没有任何提高。

此外,现有的gan基电流孔径异质结场效应器件均采用欧姆漏极,当器件漏极施加非常低的反向电压时,器件中的电流阻挡层便会失效,形成很大的漏源泄漏电流,而且随着漏极反向电压的增加,器件栅极也会正向开启,并通过很大栅电流,最终导致器件失效。因此,现有的gan基电流孔径异质结场效应器件均无法实现反向阻断功能,即使将场板结构应用于gan基电流孔径异质结场效应器件中,对改善器件的反向阻断特性也无任何效果。

综上所述,针对上述技术瓶颈,研发具备优良双向阻断能力的高性能垂直型gan基电流孔径异质结场效应器件,非常必要、迫切,具有重要的现实意义。



技术实现要素:

本发明的目的在于针对上述已有技术的不足,提供一种基于栅场板和漏场板的垂直型功率器件及其制作方法,以减小器件的制作难度,提高器件的正向击穿电压和反向击穿电压,并实现正向击穿电压和反向击穿电压的可持续增加,缓解器件击穿电压与导通电阻之间的矛盾,改善器件的击穿特性和可靠性。

为实现上述目的,本发明的技术方案是这样实现的:

一、器件结构

一种基于栅场板和漏场板的垂直型功率器件,包括:衬底1、漂移层2、孔径层3、两个对称的电流阻挡层4、沟道层6、势垒层7和钝化层12,沟道层6和势垒层7的两侧刻蚀有源槽8,两侧源槽8中淀积有两个源极9,源极9之间的势垒层7上面淀积有栅极10,衬底1下面淀积有肖特基漏极11,钝化层12完全包裹在除肖特基漏极11底部以外的所有区域,两个电流阻挡层4之间形成孔径5,其特征在于:

所述两个电流阻挡层4,采用由第一阻挡层41和第二阻挡层42构成的二级台阶结构,且第二阻挡层42位于第一阻挡层41的内侧;

所述钝化层12,其两侧均采用双阶梯结构,即在钝化层的两侧的上部区域刻有整数个栅阶梯,下部区域刻有整数个漏阶梯;

每个栅阶梯处淀积有金属,形成对称的两个整体阶梯栅场板13,该阶梯栅场板13与栅极10电气连接,形成阶梯形栅场板;

每个漏阶梯处淀积有金属,形成对称的两个整体阶梯漏场板14,该阶梯漏场板14与肖特基漏极11电气连接,形成阶梯形漏场板。

二、制作方法

本发明制作基于栅场板和漏场板的垂直型功率器件方法,包括如下过程:

a.在衬底1上外延n-型gan半导体材料,形成厚度为5~100μm、掺杂浓度为1×1015~1×1018cm-3的漂移层2;

b.在漂移层2上外延n型gan半导体材料,形成厚度h为0.5~3μm、掺杂浓度为1×1015~1×1018cm-3的孔径层3;

c.在孔径层3上制作掩模,利用该掩模在孔径层内的两侧位置注入剂量为1×1015~1×1016cm-2的p型杂质,制作厚度a与孔径层厚度h相同,宽度c为0.2~1μm的两个第一阻挡层41;

d.在孔径层3上制作掩模,利用该掩模在左右第一阻挡层41之间的孔径层内的两侧注入剂量为1×1015~1×1016cm-2的p型杂质,制作厚度b为0.3~1μm,宽度d为1.4~3.4μm的两个第二阻挡层42,两个第一阻挡层41和两个第二阻挡层42构成二级台阶结构的电流阻挡层4,两个对称电流阻挡层4之间形成孔径5;

e.在两个第一阻挡层41、两个第二阻挡层42和孔径5上部外延gan半导体材料,形成厚度为0.04~0.2μm的沟道层6;

f.在沟道层6上部外延gan基宽禁带半导体材料,形成厚度为5~50nm的势垒层7;

g.在势垒层7上制作掩模,利用该掩模在势垒层7的左、右两侧进行刻蚀,且刻蚀深度大于势垒层的厚度但小于势垒层与沟道层的总厚度,形成左、右两个源槽8;

h.在两个源槽8上部和势垒层7的上部制作掩模,利用该掩模在两个源槽中淀积金属,且所淀积金属的厚度大于源槽8的深度,以制作源极9;

i.在源极9上部和势垒层7上部制作掩模,利用该掩模在势垒层上淀积金属,以制作栅极10;

j.在衬底1的背面上淀积金属,以制作肖特基漏极11;

k.在除了肖特基漏极11底部以外的其他所有区域淀积绝缘介质材料,形成包裹的钝化层12;

l.在钝化层12上部制作掩模,利用该掩模在钝化层12左、右两侧的上部区域进行刻蚀,形成第1个平台;

m.制作第1栅阶梯至第m栅阶梯:

m1)在钝化层12上部制作一次掩模,利用该掩模,在钝化层两侧的第1个平台内进行刻蚀,形成第1栅阶梯,并得到第2个平台;

m2)在钝化层12上部制作一次掩模,利用该掩模,在钝化层两侧的第2个平台内进行刻蚀,形成第2栅阶梯,并得到第3个平台;

以此类推,直至形成第m栅阶梯和第m+1个平台,m根据器件实际使用要求确定,其值为大于等于1的整数;各级栅阶梯宽度为si,且均满足si>u,si自上而下依次增大,u为阶梯栅场板13与漂移层最近处的水平间距,i为整数且m≥i≥1;

n.在带有m个栅阶梯的钝化层12上制作掩模,利用该掩模在左右两边的第1栅阶梯至第m栅阶梯上淀积连续的金属,形成左右对称的两个阶梯栅场板13,并将该两侧的阶梯栅场板与栅极电气连接,该阶梯栅场板13的上边界所在高度高于第一阻挡层41下边界所在高度,阶梯栅场板13距离漂移层2最近处的水平间距u近似满足关系且d<3.5a,a为第一阻挡层41的厚度,d为第二阻挡层42的宽度;

o.在肖特基漏极11的背面和钝化层12的背面制作掩模,利用该掩模在钝化层12背面的的左、右两侧内进行刻蚀,形成第1个刻蚀面;

p.制作第1漏阶梯至第q漏阶梯:

p1)在肖特基漏极11的背面和钝化层12的背面制作一次掩模,利用该掩模,在钝化层两侧的第1个刻蚀面内进行刻蚀,制作第1漏阶梯,并得到第2个刻蚀面;

p2)在肖特基漏极11的背面和钝化层12的背面制作一次掩模,利用该掩模,在钝化层两侧的第2个刻蚀面内进行刻蚀,制作第2漏阶梯,并得到第3个刻蚀面;

以此类推,直至制作出第q漏阶梯和第q+1个刻蚀面,q根据器件实际使用要求确定,其值为大于等于1的整数;各级漏阶梯宽度rz,均满足rz>k,且rz自下而上依次增大,k为阶梯漏场板14与漂移层2最近处的水平间距,z为整数且q≥z≥1;

q.在肖特基漏极11的背面以及带有q个漏阶梯的钝化层12的背面制作掩模,利用该掩模在左、右两边的第1漏阶梯至第q漏阶梯上淀积连续的金属,形成左、右对称的两个阶梯漏场板14,该阶梯漏场板的下边界所在高度低于或等于衬底1的下边界所在高度,并将该两侧的阶梯漏场板14与肖特基漏极11电气连接,完成整个器件的制作。

本发明器件与传统gan基电流孔径异质结场效应器件比较,具有以下优点:

a.实现正向击穿电压持续增加。

本发明采用二级台阶形式的电流阻挡层,使器件内部的第一阻挡层、第二阻挡层与孔径层交界面下方附近均会产生一个电场峰,且第一阻挡层对应的电场峰值大于第二阻挡层对应的电场峰值;由于第一阻挡层的电场峰非常接近漂移层两侧表面,便可以利用阶梯栅场板有效减弱漂移层两侧表面附近第一阻挡层对应的电场峰,并可以在阶梯栅场板的每个阶梯处漂移层两侧表面附近形成新的电场峰,且该电场峰数目与阶梯形栅场板的阶梯数相等;

通过调整阶梯栅场板与漂移层之间钝化层的厚度、电流阻挡层的尺寸和掺杂、阶梯的高度和宽度等,可以使得电流阻挡层与孔径层交界面下方附近的电场峰值与阶梯栅场板对应的漂移层内各电场峰值相等,且小于gan基宽禁带半导体材料的击穿电场,从而提高了器件的正向击穿电压,且通过增加阶梯栅场板的阶梯数目可实现正向击穿电压的持续增加。

b.实现反向击穿电压持续增加。

本发明采用了阶梯漏场板,利用该阶梯漏场板有效调制漂移层内电场分布,使得器件漂移层内的高电场区面积显著增加,并可在阶梯漏场板的每个阶梯处漂移层两侧表面附近形成新的电场峰,且电场峰数目与阶梯漏场板的阶梯数相等;

通过调整阶梯漏场板与漂移层之间钝化层的厚度、阶梯的高度和宽度等,可以使得阶梯漏场板对应的漂移层内各电场峰值近似相等,且小于gan基宽禁带半导体材料的击穿电场,从而提高了器件的反向击穿电压,且通过增加阶梯漏场板的阶梯数目可实现击穿电压的持续增加。

c.在提高器件击穿电压的同时,器件导通电阻几乎恒定。

本发明通过在器件两侧采用阶梯形场板的方法来提高器件击穿电压,由于场板不会影响器件导通电阻,当器件导通时,在器件内部漂移层只存在由电流阻挡层所产生的耗尽区和肖特基漏极附近的耗尽区,即高阻区,并未引入其它耗尽区,因此,随着阶梯栅场板和阶梯漏场板阶梯数目增加,器件的正向击穿电压和反向击穿电压持续增加,而导通电阻几乎保持恒定。

d.工艺简单,易于实现,提高了成品率。

本发明器件结构中,阶梯形场板的制作是通过在漂移层两侧的钝化层中刻蚀阶梯并淀积金属而实现的,其工艺简单,且不会对器件中半导体材料产生损伤,避免了采用超结的gan基电流孔径异质结场效应器件结构所带来的工艺复杂化问题,大大提高了器件的成品率。

以下结合附图和实施例进一步说明本发明的技术内容和效果。

附图说明

图1是传统gan基电流孔径异质结场效应器件的结构图;

图2是本发明基于栅场板和漏场板的垂直型功率器件的结构图;

图3是本发明制作基于栅场板和漏场板的垂直型功率器件的流程图;

图4是本发明制作第1栅阶梯至第m栅阶梯的流程图;

图5是本发明制作第1漏阶梯至第q漏阶梯的流程图;

图6是对本发明器件仿真所得的正向击穿情况下器件漂移层右侧边缘的纵向电场分布图;

图7是对本发明器件仿真所得的反向击穿情况下器件漂移层右侧边缘的纵向电场分布图。

具体实施方式

参照图2,本发明基于栅场板和漏场板的垂直型功率器件是基于gan基宽禁带半导体异质结结构,其包括:衬底1、漂移层2、孔径层3、两个对称的电流阻挡层4、沟道层6、势垒层7和钝化层12,沟道层6和势垒层7的两侧刻蚀有源槽8,两侧源槽8中淀积有两个源极9,源极9之间的势垒层7上面淀积有栅极10,衬底1下面淀积有肖特基漏极11,钝化层12完全包裹在除肖特基漏极11底部以外的所有区域。其中:

所述衬底1,采用n-型gan材料;

所述漂移层2,位于衬底1上部,其厚度为5~100μm、掺杂浓度为1×1015~1×1018cm-3

所述孔径层3,位于漂移层2上部,其厚度h为0.5~3μm、掺杂浓度为1×1015~1×1018cm-3

所述电流阻挡层4,是由第一阻挡层41和第二阻挡层42构成的二级台阶结构,其中:两个第一阻挡层位于孔径层3内的左右两侧,两个第二阻挡层42位于两个第一阻挡层41内侧,各阻挡层均采用p型掺杂;该第一阻挡层41的厚度a为0.5~3μm,宽度c为0.2~1μm,该第二阻挡层42的厚度b为0.3~1μm,宽度d为1.4~3.4μm,且满足a>b,两个对称的电流阻挡层4之间形成孔径5;

所述沟道层6,位于两个电流阻挡层4和孔径5上部,其厚度为0.04~0.2μm;

所述势垒层7,位于沟道层6上部,其由若干层相同或不同的gan基宽禁带半导体材料组成,厚度为5~50nm;

所述栅极10,其与左右两个电流阻挡层4的水平交叠长度均大于0μm;

所述肖特基漏极11,采用肖特基结构;

所述器件两边的钝化层12,其两侧均采用双阶梯结构,即在钝化层的两边的上部区域刻有m个栅阶梯,下部区域刻有q个漏阶梯;每个栅阶梯处淀积有金属,形成对称的两个整体阶梯栅场板13,该阶梯栅场板13与栅极10电气连接,形成阶梯栅场板;每个漏阶梯处淀积有金属,形成对称的两个整体阶梯漏场板14,该阶梯漏场板14与肖特基漏极11电气连接,形成阶梯漏场板;阶梯栅场板13的阶梯级数,是根据钝化层栅阶梯数m确定,阶梯漏场板14的阶梯级数,是根据钝化层漏阶梯数q确定;m根据器件实际使用要求确定,其值为大于等于1的整数,q根据器件实际使用要求确定,其值为大于等于1的整数;该钝化层12采用sio2、sin、al2o3、sc2o3、hfo2、tio2中的任意一种或其它绝缘介质材料;

钝化层12中的各级栅阶梯自上而下依次为第1栅阶梯,第2栅阶梯至第m栅阶梯,第1栅阶梯的宽度为s1,第2栅阶梯的宽度为s2,第i栅阶梯的宽度为si,第m栅阶梯的宽度为sm;各级栅阶梯高度相等,均为l,且第1栅阶梯上表面距离第一阻挡层下边界的垂直距离也为l;各级栅阶梯宽度si不同,且自上而下依次增大,i为整数且m≥i≥1;各级漏阶梯自下而上依次为第1漏阶梯,第2漏阶梯至第q漏阶梯,钝化层两边的各级漏阶梯高度相同,均为w,且第1漏阶梯下表面距离衬底1下边界的垂直距离也为w;第1漏阶梯的宽度为r1,第2漏阶梯的宽度为r2,第z漏阶梯的宽度为rz,第q漏阶梯的宽度为rq,各级漏阶梯宽度rz不同,且自下而上依次增大,即rq>…>rz>...r2>r1;i为整数且m≥i≥1,z为整数且q≥z≥1;

阶梯栅场板13距离漂移层2最近处的水平间距u近似满足关系:u<si,且d<3.5a;各级栅阶梯的高度l会随着u的增加而相应的增大;该阶梯栅场板13的上边界所在高度高于第一阻挡层41下边界所在高度;阶梯漏场板14距离漂移层2最近处的水平间距k为0.05~0.2μm,满足关系:rz>k,且各级漏阶梯的高度w会随着k的增加而相应地增大;阶梯漏场板的下边界所在高度低于或等于衬底1的下边界所在高度;其中:a为第一阻挡层41的厚度,d为第二阻挡层42的宽度,si为钝化层中各级栅阶梯宽度,rz为钝化层中各级漏阶梯宽度。

参照图3,本发明制作基于栅场板和漏场板的垂直型功率器件的过程,给出如下三种实施例:

实施例一:制作带有三级阶梯的阶梯栅场板的和二级阶梯的阶梯漏场板的基于栅场板和漏场板的垂直型功率器件。

步骤1.在衬底1上外延n-型gan,形成漂移层2,如图3a。

采用n-型gan做衬底1,使用金属有机物化学气相淀积技术,在衬底1上外延厚度为100μm、掺杂浓度为1×1015cm-3的n-型gan半导体材料,形成漂移层2,其中:

外延采用的工艺条件为:温度为950℃,压强为40torr,以sih4为掺杂源,氢气流量为4000sccm,氨气流量为4000sccm,镓源流量为100μmol/min。

步骤2.在漂移层上外延n型gan,形成孔径层3,如图3b。

使用金属有机物化学气相淀积技术,在漂移层2上外延厚度为0.5μm、掺杂浓度为1×1015cm-3的n型gan半导体材料,形成孔径层3,其中:

外延采用的工艺条件为:温度为950℃,压强为40torr,以sih4为掺杂源,氢气流量为4000sccm,氨气流量为4000sccm,镓源流量为100μmol/min。

步骤3.制作第一阻挡层41,如图3c。

3a)在孔径层3上制作掩模;

3b)使用离子注入技术,在孔径层内的两侧位置注入剂量为1×1015cm-2的p型杂质mg,制作厚度a为0.5μm,宽度c为0.2μm的两个第一阻挡层41。

步骤4.制作第二阻挡层42,如图3d。

4a)在孔径层3和两个第一阻挡层41上制作掩模;

4b)使用离子注入技术,在左、右第一阻挡层41之间的孔径层3内两侧注入剂量为1×1015cm-2的p型杂质mg,制作厚度b为0.3μm,宽度d为1.4μm的两个第二阻挡层42,两个第一阻挡层与两个第二阻挡层构成两个对称的二级台阶结构的电流阻挡层4,左右电流阻挡层4之间形成孔径5。

步骤5.外延gan材料制作沟道层6,如图3e。

使用分子束外延技术,在两个第一阻挡层41、两个第二阻挡层42和孔径5的上部外延厚度为0.04μm的gan材料,形成沟道层6;

所述分子束外延技术,其工艺条件为:真空度小于等于1.0×10-10mbar,射频功率为400w,反应剂采用n2、高纯ga源。

步骤6.外延al0.5ga0.5n,制作势垒层7,如图3f。

使用分子束外延技术在沟道层6上外延厚度为5nm的al0.5ga0.5n材料,形成势垒层7,其中:

分子束外延的工艺条件为:真空度小于等于1.0×10-10mbar,射频功率为400w,反应剂采用n2、高纯ga源、高纯al源。

步骤7.在势垒层7和沟道层6左右两侧刻蚀制作源槽8,如图3g。

7a)在势垒层7上部制作掩模;

7b)使用反应离子刻蚀技术,在势垒层7和沟道层6的左、右两侧进行刻蚀,且刻蚀深度为0.01μm,形成左、右两个源槽8;

反应离子刻蚀的工艺条件为:cl2流量为15sccm,压强为10mtorr,功率为100w。

步骤8.制作源极9,如图3h。

8a)在两个源槽8上部和势垒层7的上部制作掩模;

8b)使用电子束蒸发技术,在两个源槽8上部淀积ti/au/ni组合金属,形成源极9,其中:自下而上所淀积金属ti的厚度为0.02μm、au的厚度为0.3μm、ni的厚度为0.05μm;

电子束蒸发的工艺条件为:真空度小于1.8×10-3pa,功率范围为200~1000w,蒸发速率小于

步骤9.制作栅极10,如图3i。

9a)在源极9上部和势垒层7上部制作掩模;

9b)使用电子束蒸发技术,在势垒层7上淀积ni/au/ni组合金属,形成栅极10,栅极10与左右两个电流阻挡层4的水平交叠长度均为0.3μm,其中:自下而上所淀积金属ni的厚度为0.02μm、au的厚度为0.2μm、ni的厚度为0.04μm;

电子束蒸发的工艺条件为:真空度小于1.8×10-3pa,功率范围为200~1000w,蒸发速率小于

步骤10.制作肖特基漏极11,如图3j。

使用电子束蒸发技术,在整个衬底1背面依次淀积ni、au、ni,形成ni/au/ni组合金属,完成肖特基漏极11的制作,且ni的厚度为0.02μm、au的厚度为0.7μm、ni的厚度为0.05μm;

淀积金属所采用的工艺条件为:真空度小于1.8×10-3pa,功率范围为200~1000w,蒸发速率小于

步骤11.淀积sin绝缘介质材料,形成包裹的钝化层12,如图3k。

使用等离子体增强化学气相淀积技术,在除了肖特基漏极11底部以外的其他所有区域淀积sin绝缘介质材料,形成包裹的钝化层12,其中:

淀积钝化层的工艺条件是:气体为nh3、n2及sih4,气体流量分别为2.5sccm、950sccm和250sccm,温度、射频功率和压强分别为300℃、25w和950mtorr。

步骤12.在钝化层内的左、右两边刻蚀第1个平台,如图3l。

12a)在钝化层12上部制作掩模;

12b)使用反应离子刻蚀技术在钝化层12左、右两边上部的钝化层内进行刻蚀,形成第1个平台,其中:

反应离子刻蚀的工艺条件为:cf4流量为45sccm,o2流量为5sccm,压强为15mtorr,功率为250w。

步骤13.制作第1栅阶梯、第2栅阶梯和第3栅阶梯,如图3m。

参照图4,本步骤的具体实现如下:

13a)在钝化层12上部制作掩模,使用反应离子刻蚀技术,在钝化层12左、右两边的第1个平台内进行刻蚀,形成第1栅阶梯,并得到第2个平台,第1栅阶梯与漂移层2的最小水平间距为0.49μm,第1栅阶梯宽度s1为0.6μm,第1栅阶梯高度l为4μm,且第1栅阶梯上表面距离第一阻挡层下边界的垂直距离也为4μm;

13b)在钝化层12上部制作掩模,使用反应离子刻蚀技术,在钝化层12左、右两边的第1个平台内进行刻蚀,形成第2栅阶梯,并得到第3个平台,第2栅阶梯宽度s2为0.75μm,第2栅阶梯高度l为4μm;

13c)在钝化层12上部制作掩模,使用反应离子刻蚀技术,在钝化层12左、右两边的第3个平台内进行刻蚀,形成第3栅阶梯,并得到第4个平台,第3栅阶梯宽度s3为1.05μm,第3栅阶梯高度l为4μm;

反应离子刻蚀的工艺条件为:cf4流量为45sccm,o2流量为5sccm,压强为15mtorr,功率为250w。

步骤14.制作阶梯栅场板13,如图3n。

14a)在带有3个栅阶梯的钝化层12上部制作掩模;

14b)使用电子束蒸发技术,即在真空度小于1.8×10-3pa,功率范围为200~1000w,蒸发速率小于的工艺条件下,在左、右两边的第1栅阶梯至第3栅阶梯上淀积连续的金属,以制作左、右对称的两个阶梯栅场板13,该阶梯栅场板13与漂移层2最近处水平间距u为0.49μm,且阶梯栅场板的上边界所在高度高于第一阻挡层41下边界所在高度0.2μm,并将该两侧的阶梯栅场板与栅极电气连接。

步骤15.在钝化层背面的左、右两边制作第1个刻蚀面,如图3o。

在肖特基漏极11的背面和钝化层12的背面制作掩模,使用反应离子刻蚀技术在钝化层12背面的左、右两边内进行刻蚀,形成第1个刻蚀面,其中:

反应离子刻蚀的工艺条件为:cf4流量为45sccm,o2流量为5sccm,压强为15mtorr,功率为250w。

步骤16.制作第1漏阶梯和第2漏阶梯,如图3p。

参照图5,本步骤的具体实现如下:

16a)在肖特基漏极11的背面和钝化层12的背面制作掩模,使用反应离子刻蚀技术,在第1个刻蚀面内进行刻蚀,形成第1漏阶梯,并得到第2个刻蚀面,第1漏阶梯与漂移层2的间距为0.2μm,第1漏阶梯宽度r1为0.25μm,第1漏阶梯高度w为4μm,且第1漏阶梯下表面距离衬底1下边界的垂直距离也为4μm;

16b)在肖特基漏极11的背面和钝化层12的背面制作掩模,使用反应离子刻蚀技术,在第2个刻蚀面内进行刻蚀,形成第2漏阶梯,并得到第3个刻蚀面,第2漏阶梯宽度r2为0.35μm,第2漏阶梯高度w为4μm;

反应离子刻蚀的工艺条件为:cf4流量为45sccm,o2流量为5sccm,压强为15mtorr,功率为250w。

步骤17.制作阶梯漏场板13,如图3q。

17a)在肖特基漏极11的背面以及带有2个漏阶梯的钝化层12的背面制作掩模;

17b)使用电子束蒸发技术,即在真空度小于1.8×10-3pa,功率范围为200~1000w,蒸发速率小于的工艺条件下,在左、右两边的第1漏阶梯和第2漏阶梯上淀积连续的金属,制作左、右对称的两个阶梯漏场板14,该阶梯漏场板14与漂移层2最近处水平间距k为0.2μm,阶梯漏场板下边界所在高度低于衬底1下边界所在高度0.2μm,并将该两侧的阶梯漏场板与漏极电气连接,完成整个器件的制作。

实施例二:制作带有二级阶梯的阶梯栅场板的和三级阶梯的阶梯漏场板的基于栅场板和漏场板的垂直型功率器件。

第一步.在衬底1上外延n-型gan,形成漂移层2,如图3a。

在温度为1000℃,压强为45torr,以sih4为掺杂源,氢气流量为4400sccm,氨气流量为4400sccm,镓源流量为110μmol/min的工艺条件下,采用n-型gan做衬底1,使用金属有机物化学气相淀积技术,在衬底1上外延厚度为30μm、掺杂浓度为4×1016cm-3的n-型gan材料,完成漂移层2的制作。

第二步.在漂移层上外延n型gan,形成孔径层3,如图3b。

在温度为1000℃,压强为45torr,以sih4为掺杂源,氢气流量为4400sccm,氨气流量为4400sccm,镓源流量为110μmol/min的工艺条件下,使用金属有机物化学气相淀积技术,在漂移层2上外延厚度为1.5μm、掺杂浓度为5×1016cm-3的n型gan材料,完成孔径层3的制作。

第三步.制作第一阻挡层41,如图3c。

3.1)在孔径层3上制作掩模;

3.2)使用离子注入技术,在孔径层内的两侧位置注入剂量为6×1015cm-2的p型杂质mg,制作厚度a为1.5μm,宽度c为0.4μm的两个第一阻挡层41。

第四步.制作第二阻挡层42,如图3d。

4.1)在孔径层3和两个第一阻挡层41上制作掩模;

4.2)使用离子注入技术,在左、右第一阻挡层41之间的孔径层3内两侧注入剂量为5×1015cm-2的p型杂质mg,形成厚度b为0.5μm,宽度d为2μm的两个第二阻挡层42,两个第一阻挡层与两个第二阻挡层构成两个对称的二级台阶结构的电流阻挡层4,左右电流阻挡层4之间形成孔径5。

第五步.外延gan材料,制作沟道层6,如图3e。

在真空度小于等于1.0×10-10mbar,射频功率为400w,反应剂采用n2、高纯ga源的工艺条件下,使用分子束外延技术,在第一阻挡层41、第二阻挡层42和孔径5上部,外延厚度为0.12μm的gan材料,完成沟道层6的制作。

第六步.外延al0.3ga0.7n,制作势垒层7,如图3f。

在真空度小于等于1.0×10-10mbar,射频功率为400w,反应剂采用n2、高纯ga源、高纯al源的工艺条件下,使用分子束外延技术,在沟道层6上外延厚度为35nm的al0.3ga0.7n材料,完成势垒层7的制作。

第七步.在势垒层7和沟道层6的左右两侧刻蚀制作源槽8,如图3g。

7.1)在势垒层7上部制作掩模;

7.2)在cl2流量为15sccm,压强为10mtorr,功率为100w的工艺条件下,使用反应离子刻蚀技术,在势垒层7和沟道层6的左、右两侧进行刻蚀,形成左、右两个源槽8,源槽深度为0.04μm。

第八步.制作源极9,如图3h。

8.1)在两个源槽8上部和势垒层7的上部制作掩模;

8.2)在真空度小于1.8×10-3pa,功率范围为200~1000w,蒸发速率小于的工艺条件下,使用电子束蒸发技术,在两个源槽8上部淀积ti/au/ni组合金属,完成源极9的制作,且自下而上,ti的厚度为0.02μm、au的厚度为0.3μm、ni的厚度为0.05μm。

第九步.制作栅极10,如图3i。

9.1)在两个源极9上部与势垒层7上部制作掩模;

9.2)在真空度小于1.8×10-3pa,功率范围为200~1000w,蒸发速率小于的工艺条件下,使用电子束蒸发技术,在势垒层7上淀积ni/au/ni组合金属,完成栅极10的制作,且自下而上,ni的厚度为0.02μm、au的厚度为0.2μm、ni的厚度为0.04μm,栅极10与左右两个电流阻挡层4的水平交叠长度均为0.55μm。

第十步.制作肖特基漏极11,如图3j。

在真空度小于1.8×10-3pa,功率范围为200~1000w,蒸发速率小于的工艺条件下,使用电子束蒸发技术,在整个衬底1背面依次淀积pt、au、ni,形成pt/au/ni组合金属,完成肖特基漏极11的制作,且pt的厚度为0.02μm、au的厚度为0.7μm、ni的厚度为0.05μm。

第十一步.淀积sio2绝缘介质材料,形成包裹的钝化层12,如图3k。

在n2o流量为850sccm,sih4流量为200sccm,温度为250℃,射频功率为25w,压力为1100mtorr的工艺条件下,使用等离子体增强化学气相淀积技术,淀积sio2绝缘介质材料,以包裹除了肖特基漏极11底部以外的其他所有区域,完成钝化层12的制作

第十二步.在钝化层内的左、右两侧刻蚀第1个平台,如图3l。

12.1)在钝化层12上部制作一次掩模;

12.2)在cf4流量为20sccm,o2流量为2sccm,压强为20mtorr,偏置电压为100v的工艺条件下,使用反应离子刻蚀技术,在左、右两边钝化层内进行刻蚀,完成第1个平台的制作。

第十三步.制作第1栅阶梯和第2栅阶梯,如图3m。

参照图4,本步骤的具体实现如下:

13.1)在钝化层12上部制作掩模,在cf4流量为20sccm,o2流量为2sccm,压强为20mtorr,偏置电压为100v的工艺条件下,使用反应离子刻蚀技术,在钝化层12左、右两边第1个平台内进行刻蚀,制作第1栅阶梯,并形成第2个平台,第1栅阶梯与漂移层2之间的最小水平间距为0.19μm,第1栅阶梯的宽度s1为0.22μm、高度l为1μm,且第1栅阶梯上表面距离第一阻挡层下边界的垂直距离也为1μm;

13.2)在钝化层12上部制作一次掩模,在cf4流量为20sccm,o2流量为2sccm,压强为20mtorr,偏置电压为100v的工艺条件下,使用反应离子刻蚀技术,在钝化层12左、右两边第2个平台内进行刻蚀,制作第2栅阶梯,第2栅阶梯的宽度s2为0.45μm、高度l为1μm。

第十四步.制作阶梯栅场板13,如图3n。

14.1)在钝化层12上制作一次掩模;

14.2)在真空度小于1.8×10-3pa,功率范围为200~1000w,蒸发速率小于的工艺条件下,使用电子束蒸发技术,在钝化层12左、右两边的第1栅阶梯至第2栅阶梯上淀积连续的金属,完成阶梯栅场板13的制作,并将阶梯栅场板与栅极电气连接,阶梯栅场板13与漂移层2最近处水平间距u为0.19μm,且阶梯栅场板的上边界所在高度高于第一阻挡层41下边界所在高度0.2μm。

第十五步.在钝化层背面的左、右两边制作第1个刻蚀面,如图3o。

15.1)在肖特基漏极11的背面和钝化层12的背面制作掩模;

15.2)在cf4流量为45sccm,o2流量为5sccm,压强为15mtorr,功率为250w的工艺条件下,使用反应离子刻蚀技术在钝化层12背面的左、右两边内进行刻蚀,形成第1个刻蚀面。

第十六步.制作第1漏阶梯、第2漏阶梯和第3漏阶梯,如图3p。

参照图5,本步骤的具体实现如下:

16.1)在肖特基漏极11的背面和钝化层12的背面制作掩模,在cf4流量为45sccm,o2流量为5sccm,压强为15mtorr,功率为250w的工艺条件下,使用反应离子刻蚀技术,在第1个刻蚀面内进行刻蚀,制作第1漏阶梯,第1漏阶梯与漂移层2之间的最小水平间距为0.1μm,并形成第2个刻蚀面;第1漏阶梯宽度r1为0.12μm,第1漏阶梯高度w为1.5μm,且第1漏阶梯下表面距离衬底1下边界的垂直距离也为1.5μm;。

16.2)在肖特基漏极11的背面和钝化层12的背面制作掩模,在cf4流量为45sccm,o2流量为5sccm,压强为15mtorr,功率为250w的工艺条件下,使用反应离子刻蚀技术,在第2个刻蚀面内进行刻蚀,制作第2漏阶梯,并形成第3个刻蚀面;第2漏阶梯宽度r2为0.3μm,第2漏阶梯高度w为1.5μm。

16.3)在肖特基漏极11的背面和钝化层12的背面制作掩模,在cf4流量为45sccm,o2流量为5sccm,压强为15mtorr,功率为250w的工艺条件下,使用反应离子刻蚀技术,在第3个刻蚀面内进行刻蚀,制作第3漏阶梯,并形成第4个刻蚀面;第3漏阶梯宽度r3为0.65μm,第3漏阶梯高度w为1.5μm。

第十七步.制作阶梯漏场板13,如图3q。

17.1)在肖特基漏极11的背面以及带有3个漏阶梯的钝化层12的背面制作掩模;

17.2)使用电子束蒸发技术,即在真空度小于1.8×10-3pa,功率范围为200~1000w,蒸发速率小于的工艺条件下,在左、右两边的第1漏阶梯至第3漏阶梯上淀积金属,制作左、右对称的两个阶梯漏场板14,该阶梯漏场板14与漂移层2最近处水平间距k为0.1μm,阶梯漏场板下边界所在高度低于衬底1下边界所在高度0.2μm,并将两侧的阶梯漏场板与漏极电气连接,完成整个器件的制作。

实施例三:制作带有2级阶梯的阶梯栅场板的和2级阶梯的阶梯漏场板的基于栅场板和漏场板的垂直型功率器件。

步骤a.采用温度为950℃,压强为40torr,以sih4为掺杂源,氢气流量为4000sccm,氨气流量为4000sccm,镓源流量为100μmol/min的工艺条件,采用n-型gan做衬底1,使用金属有机物化学气相淀积技术,在衬底上外延厚度为5μm、掺杂浓度为1×1018cm-3的n-型gan材料,制作漂移层2,如图3a。

步骤b.采用温度为950℃,压强为40torr,以sih4为掺杂源,氢气流量为4000sccm,氨气流量为4000sccm,镓源流量为100μmol/min的工艺条件,使用金属有机物化学气相淀积技术,在漂移层2上外延厚度为3μm、掺杂浓度为1×1018cm-3的n型gan材料,制作孔径层3,如图3b。

步骤c.在孔径层3上制作掩模,再使用离子注入技术,在孔径层内的两侧位置注入剂量为1×1016cm-2的p型杂质mg,制作厚度a为3μm,宽度c为1μm的两个第一阻挡层41,如图3c。

步骤d.在孔径层3和两个第一阻挡层41上制作掩模,再使用离子注入技术,在左、右第一阻挡层41之间的孔径层3内两侧位置注入剂量为1×1016cm-2的p型杂质mg,制作厚度b为1μm,宽度d为3.4μm的两个第二阻挡层42,两个第一阻挡层与两个第二阻挡层构成两个对称的二级台阶结构的电流阻挡层4,左右电流阻挡层4之间形成孔径5,如图3d。

步骤e.采用真空度小于等于1.0×10-10mbar,射频功率为400w,反应剂采用n2、高纯ga源的工艺条件,使用分子束外延技术,在两个第一阻挡层41、两个第二阻挡层42和孔径5上部外延厚度为0.2μm的gan材质的沟道层6,如图3e。

步骤f.采用真空度小于等于1.0×10-10mbar,射频功率为400w,反应剂采用n2、高纯ga源、高纯al源的工艺条件,使用分子束外延技术,在沟道层6上外延厚度为50nm的al0.1ga0.9n材质的势垒层7,如图3f。

步骤g.在势垒层7上制作掩模,再采用cl2流量为15sccm,压强为10mtorr,功率为100w的工艺条件,使用反应离子刻蚀技术,在势垒层7和沟道层6的左、右两侧进行刻蚀,且刻蚀深度为0.06μm,形成左、右两个源槽8,如图3g。

步骤h.在两个源槽8上部和势垒层7的上部制作掩模,再采用真空度小于1.8×10-3pa,功率范围为200~1000w,蒸发速率小于的工艺条件,使用电子束蒸发技术,在两个源槽8上部淀积ti/au/ni组合金属,制作源极9,其中所淀积的金属自下而上为:ti的厚度是0.02μm、au的厚度是0.3μm、ni的厚度是0.05μm,如图3h。

步骤i.在源极9上部和势垒层7上部制作掩模;再采用真空度小于1.8×10-3pa,功率范围为200~1000w,蒸发速率小于的工艺条件,使用电子束蒸发技术,在势垒层7上淀积ni/au/ni组合金属,完成栅极10的制作,且自下而上,ni的厚度为0.02μm、au的厚度为0.2μm、ni的厚度为0.04μm,栅极10与左右两个电流阻挡层4的水平交叠长度均为0.3μm,如图3i。

步骤j.采用真空度小于1.8×10-3pa,功率范围为200~1000w,蒸发速率小于的工艺条件,使用电子束蒸发技术,在衬底1的背面上淀积金属,制作肖特基漏极11,其中所淀积的金属依次为w、au、ni,形成w/au/ni金属组合,且w的厚度为0.02μm,au的厚度为0.7μm,ni的厚度为0.02μm,如图3j。

步骤k.采用n2o流量为850sccm,sih4流量为200sccm,温度为250℃,射频功率为25w,压力为1100mtorr的工艺条件,使用等离子体增强化学气相淀积技术,淀积sio2绝缘介质材料,以包裹除了肖特基漏极11底部以外的其他所有区域,完成钝化层12的制作,如图3k。

步骤l.在钝化层12上部制作一次掩模,再采用cf4流量为20sccm,o2流量为2sccm,压强为20mtorr,偏置电压为100v的工艺条件,使用反应离子刻蚀技术,在左、右两边钝化层内刻蚀,形成第1个平台,如图3l。

步骤m.制作第1栅阶梯和第2栅阶梯,如图3m。

参照图4,本步骤的具体实现如下:

m1)在钝化层12上部制作一次掩模,再使用反应离子刻蚀技术,在钝化层12左、右两边第1个平台内进行刻蚀,制作第1栅阶梯,并形成第2个平台,第1栅阶梯与漂移层2之间的最小水平间距为0.18μm,第1栅阶梯宽度s1为0.2μm、高度l为0.5μm,且第1栅阶梯上表面距离第一阻挡层下边界的垂直距离也为0.5μm;

m2)在钝化层12上部制作一次掩模,再使用反应离子刻蚀技术,在钝化层12左、右两侧第2个平台内进行刻蚀,制作第2栅阶梯,并形成第3个平台,第2栅阶梯宽度s2为0.45μm、高度l为0.5μm;

所述反应离子刻蚀均采用cf4流量为20sccm,o2流量为2sccm,压强为20mtorr,偏置电压为100v的工艺条件。

步骤n.在钝化层12上部制作第一次掩模,再采用真空度小于1.8×10-3pa,功率范围为200~1000w,蒸发速率小于的工艺条件,使用电子束蒸发技术,在左、右两边的第1栅阶梯和第2栅阶梯上淀积连续的金属,完成阶梯栅场板13的制作,且阶梯栅场板的上边界所在高度高于第一阻挡层41下边界所在高度0.5μm,并将阶梯栅场板与栅极电气连接,如图3n。

步骤o.在肖特基漏极11的背面和钝化层12的背面制作掩模,再采用cf4流量为20sccm,o2流量为2sccm,压强为20mtorr,偏置电压为100v的工艺条件,使用反应离子刻蚀技术,在钝化层12背面的左、右两边内进行刻蚀,形成第1个刻蚀面,如图3o。

步骤p.制作第1漏阶梯和第2漏阶梯,如图3p。

参照图5,本步骤的具体实现如下:

p1)在肖特基漏极11的背面和钝化层12的背面制作掩模,再使用反应离子刻蚀技术,在钝化层12背面的左、右两边第1个刻蚀面内进行刻蚀,制作第1漏阶梯,并形成第2个刻蚀面,第1漏阶梯与漂移层2之间的最小水平间距为0.05μm,第1漏阶梯宽度r1为0.1μm、高度w为0.5μm,且第1漏阶梯下表面距离衬底1下边界的垂直距离也为0.5μm;;

p2)在肖特基漏极11的背面和钝化层12的背面制作掩模,再使用反应离子刻蚀技术,在钝化层12背面的左、右两边第2个刻蚀面内进行刻蚀,制作第2漏阶梯,并形成第3个刻蚀面,第2漏阶梯宽度r2为0.3μm、高度w为0.5μm;

所述反应离子刻蚀均采用cf4流量为20sccm,o2流量为2sccm,压强为20mtorr,偏置电压为100v的工艺条件。

步骤q.在肖特基漏极11的背面以及带有2个漏阶梯的钝化层12的背面制作掩模,再采用真空度小于1.8×10-3pa,功率范围为200~1000w,蒸发速率小于的工艺条件,使用电子束蒸发技术,在左、右两边的第1漏阶梯和第2漏阶梯上淀积连续的金属,以制作左、右对称的两个阶梯漏场板14,该阶梯漏场板14与漂移层2最近处水平间距k为0.05μm,阶梯漏场板下边界所在高度低于衬底1下边界所在高度0.3μm,并将两侧的阶梯漏场板与漏极电气连接,完成整个器件的制作,如图3q。

本发明的效果可通过以下仿真进一步说明。

仿真:对本发明器件在正向击穿情况下器件漂移层右侧边缘的纵向电场分布进行仿真,结果如图6;对本发明器件在反向击穿情况下器件漂移层右侧边缘的纵向电场分布进行仿真,结果如图7;其中器件采用了3个栅阶梯和3个漏阶梯,器件的正向击穿电压为1500v,器件的反向击穿电压为-1270v。

由图6可以看出,本发明器件结构可以有效地调制正向击穿情况下器件漂移层两侧表面附近的电场分布,增加器件内高场区的范围,促使阶梯栅场板对应的漂移层两侧表面附近的电场分布平坦,因此本发明器件可以有效实现正向阻断功能。

由图7可以看出,本发明器件结构可以有效调制反向击穿情况下漂移层内电场分布,增加器件漂移层内的高电场区面积,促使阶梯漏场板对应的漂移层两侧表面附近的电场分布平坦,因此本发明器件可以有效实现反向阻断功能。

以上描述仅是本发明的几个具体实施例,并不构成对本发明的限制,显然对于本领域的专业人员来说,在了解了本发明内容和原理后,能够在不背离本发明的原理和范围的情况下,根据本发明的方法进行形式和细节上的各种修正和改变,但是这些基于本发明的修正和改变仍在本发明的权利要求保护范围之内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1