一种互补型阻变存储器及其制备方法与流程

文档序号:11214390阅读:722来源:国知局
一种互补型阻变存储器及其制备方法与流程

一种互补型阻变存储器及其制备方法。

本发明属于新材料及微电子技术领域,涉及一种互补型阻变存储器及制备方法。



背景技术:

随着计算机,数码产品,可移动设备的普及,对半导体存储设备的消费成激增需求。目前最具前景的非易失性半导体存储器由磁阻变存储器、铁电存储器、相变存储器和阻变存储器。阻变存储器作为下一代非易失半导体存储器的有力竞争者,受到hp、samsung、ibm、中芯国际等研究机构的关注。

其相对比于其他存储器而言具有更低的能耗和更小的单元面积,其单元面积为4f2/n,其中f为制造工艺的最小尺寸,n为交叉阵列的层数。但当阻变存储器以3d方式堆叠时,在其字线与位线之间会出现sneakcurrent现象,也就是俗称的串扰问题。存储器中出现串扰将直接引起数据的读写错误,引起数据丢失。解决十字交叉阵列存储器件的串扰问题,对于实现高密度存储介质至关重要。

解决串扰问题的方法是在存储元件的位置串联一个晶体管或者二极管,但这种方法无疑将会增加电路的复杂程度和元件的面积。针对如上问题,提出一种互补型阻变存储器结构,这种结构是将两个阻变存储进行串联,组成互补型的阻变存储器结构。本发明是在此互补型存储器结构基础之上,提出一种新的互补型阻变存储器结构。



技术实现要素:

本发明所要解决的技术问题是提供一种互补型阻变存储器,以克服阻变存储器十字交叉阵列中的串扰问题。

为解决上述技术问题,本发明采用以下技术方案:

一种互补型阻变存储器,包括:

底层导电氧化物电极(1),

设于底层导电氧化物电极上表面的cuo存储介质层(2),

设于cuo存储介质层上表面的zro存储介质层(3),

设于zro存储介质层上表面的(4)。

所述底层导电氧化物电极由导电氧化物azo、ito、fto或gzo构成。

所述底层导电氧化物电极的厚度为100nm-500nm。

所述cuo存储介质层的厚度为10nm-200nm.

所述zro存储介质层厚度为5nm-200nm。

所述顶电极为w极,顶电极的厚度为50nm-500nm。

所述的互补型阻变存储器的制备方法,步骤如下:

(1)底层导电氧化物电极的制备:采用直流磁控溅射在si衬底上制备导电氧化物薄膜从而得到导电氧化物电极,所述导电氧化物薄膜为azo薄膜、ito薄膜、fto薄膜或gzo薄膜;

(2)cuo存储介质层的制备:采用磁控溅射在导电氧化物薄膜上表面制备cuo存储介质层,溅射靶材为金属cu靶材,si衬底温度为室温,反应气体为氧气和氩气的混合气体,工作气压为2pa,溅射功率为35w;

(3)zro存储介质层的制备:采用磁控溅射在cuo存储介质层上表面制备zro存储介质层,溅射靶材为zro陶瓷,si衬底温度为室温,反应气体为氧气和氩气的混合气体,工作气压为3.2pa,溅射功率为150w;

(4)顶电极的制备:采用磁控溅射在zro存储介质层的上表面制备w电极,溅射靶材为金属w靶材,si衬底温度为室温,反应气体为氩气,工作气压为0.2pa,溅射功率为120w。

所述步骤(2)和步骤(3)中氧气和氩气的混合气体中氧气和氩气的体积比为1:1-1:5。

与现有技术相比,本发明的有益效果是:本发明是互补型阻变存储器结构,该结构在不需要额外使用二极管或者三极管的情况下解决十字交叉阵列阻变存储器的串扰问题,具有电路简单的特点。本发明中所涉及的存储介质层zro和cuo具有化学结构简单,性质稳定,与集成电路制造工艺兼容等特点。

附图说明

图1是本发明提供的互补型阻变存储器的结构示意图。

图2是本发明所述互补型阻变存储器的电流-电压特性曲线图。

具体实施方式

下面结合具体实施例对本发明做进一步阐述,但本发明并不限于以下实施例。所述方法,无特别说明均为常规方法。

如图1所示,本实施例的互补型阻变存储器包括,作为底层azo导电电极1,多晶cuo存储介质层2,非晶zro存储介质层3,w电极4。底层导电电极还可以是ito、fto或gzo等材料制成,优选azo;azo电极1的厚度为100nm-500nm,优选200nm;多晶cuo存储介质层2的厚度10nm-200nm,优选50nm;非晶zro存储介质层3的厚度5nm-200nm,优选20nm。顶层电极w的厚度50nm-500nm,优选100nm。

图1所示互补型阻变存储器的具体制备过程包括以下具体步骤:

步骤1:采用磁控溅射的方法在基底上制备azo、ito、fto或gzo氧化物导电电极;优选azo,溅射靶材为azo陶瓷靶材,azo靶材为掺al2o32%质量分数的zno陶瓷为靶材,溅射功率为60-180w,溅射气压0.5-1.0pa,沉积速率为0.03-0.08nm/s;

步骤2:采用磁控溅射在导电氧化物薄膜上表面制备cuo存储介质层,溅射靶材为金属cu靶材,衬底温度为室温,反应气体为氧气和氩气的混合气体,工作气压为2pa,溅射功率为35w;

步骤3:进一步地,采用磁控溅射在cuo薄膜介质上表面制备zro薄膜介质,溅射靶材为zro陶瓷,衬底温度为室温,反应气体为氧气和氩气的混合气体,工作气压为3.2pa,溅射功率为150w;

步骤4:进一步地,采用磁控溅射在zro薄膜介质的上表面制备点状顶电极,顶电极厚度为50nm-500nm,直径为100μm,溅射靶材为金属w靶材,衬底温度为室温,反应气体为氩气,工作气压为0.2pa,溅射功率为120w。

本发明提供的互补型阻变存储器的存储特征曲线如图2所示。互补型阻变存储器是以两个极性相反的高阻态来存储数据。图中i-v曲线是这样得到的:0→vth1→vth2→0→vth3→vth4→0。器件有两个极相反的高阻态,vth4→vth1和vth2→vth3。定义器件也存在两个极性相反的低阻态,vth1→vth2和vth3→vth4。定义vth4→vth1为正向高阻态,并定义其为器件的“1”状态,定义vth2→vth3为负向高阻态,并定义其为器件的“0”状态。读取过程:若读取器件的“1”状态,设置读取电压在[vth1,vth4]之间即可,若读取“0”状态,设置读取电压在[vth2,vth3]之间即可。写入过程:写入过程为“0”到“1”,“0”状态为器件的负向高阻态,“1”为器件的正向高阻态,写入电压要在[vth3,vth4]之间。擦除过程:擦除过程为“1”到“0”,在此过程,擦除电压要在[vth1,vth2]之间。写入过程和擦除过程都需要使器件经历从高阻态→低阻态→高阻态过程。由于该互补型阻变存储器是以高阻态存储数据的,能够克服十字交叉阵列结构的串扰问题,这将有利于提高半导体的存储密度和降低器件功耗。

虽然已经参照特定实施例示出并描述了本发明,但是本领域的技术人员将理解:在不脱离由权利要求及其等同物限定的本发明的精神和范围的情况下,可在此进行形式和细节上的各种变化。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1