一种三族氮化物肖特基势垒二极管的生长及制备方法

文档序号:8474061阅读:1333来源:国知局
一种三族氮化物肖特基势垒二极管的生长及制备方法
【技术领域】
[0001]本发明涉及半导体器件制造领域,尤其涉及基于低缺陷密度三族氮化物三维结构的肖特基势皇二极管器件的制作方法。
【背景技术】
[0002]经过半个世纪的发展,半导体工业经历了第一代硅(Si)、锗(Ge)元素半导体材料,第二代砷化镓(GaAs)、磷化铟(InP)化合物半导体材料,进入了第三代宽禁带半导体材料时代。作为第三代半导体材料的典型代表,三族氮化物材料(包括氮化铟、氮化稼、氮化铝及其多元合金构成)具有优良的物理性质和电学性质。与目前绝大多数的半导体材料相比,三族氮化物材料具有禁带宽度大、饱和漂移速度高、击穿电场强以及优良的热稳定性,使得它在高温、高压、高频和大功率等电子器件领域具有极大的应用前景,并逐渐取代传统半导体材料在高温、高功率器件上的应用。此外,三族氮化物具有较大的能带偏移量,使得利用制备出的异质结、量子阱、超晶格等具有优异的特性,对于发展新型半导体器件有重要意义。
[0003]基于三族氮化物材料在高频和大功率器件方面的优势,使得三族氮化物材料成为半导体器件研宄领域的热点。但是,由于三族氮化同质单晶衬底材料的生长十分困难,且价格昂贵,使得同质外延生长基本难以实现。目前,主要采用三种异质衬底,通过外延生长的方法获得三族氮化物材料。第一种是在蓝宝石衬底上生长三族氮化物材料。但由于晶格失配和热失配,使得三族氮化物材料的缺陷密度比较高,很难在大功率器件方面广泛运用。同时,蓝宝石衬底的导热性较差,不利于散热,进一步限制了大功率器件的制备。此外,蓝宝石具有较大的电阻,当采用蓝宝石做衬底时,极大地限制了器件在垂直导通结构中的应用。第二种是在SiC衬底上生长三族氮化物材料。这种方法虽然具有较高的热导率以及较小的缺陷密度,但SiC衬底价格昂贵,很难实现大规模商业化。第三种是采用Si作为衬底异质外延三族氮化物材料。由于Si材料的制作工艺成熟,价格低廉,热导性好,并且通过Si掺杂技术可以实现低阻特性,这些优良特性使得Si衬底三族氮化物电子器件的研宄受到越来越多科研工作者的关注。
[0004]肖特基势皇二极管是利用金属与半导体相接处形成具有整流特性的肖特基结的半导体器件。肖特基势皇二极管是多数载流子器件,与普通PN结二极管相比,具有功耗低、开关速度快、反向恢复电流小等优点。然而传统的Si基肖特基势皇二极管已经很难满足人们对大功率器件的需求。因此,三族氮化物基肖特基势皇二极管以其在高温、高频、高压以及大功率方面的优势逐渐成为研宄热点。
[0005]然而,肖特基势皇二极管的电学特性与半导体材料自身的性质有很大关系,由于晶格失配和热失配等原因的影响,使得异质外延三族氮化物基材料不可避免的存在较高密度的缺陷,这些缺陷使得三族氮化物基肖特基势皇二极管在制备过程中不可避免的引入漏电通道,进而大大的降低了肖特基二极管的性能。因此如何降低缺陷密度,尤其是材料表面的缺陷密度,成为制备三族氮化物基肖特基二极管以及大功率器件亟待解决的关键技术。

【发明内容】

[0006]为了克服上述现有技术的不足,本发明提出一种制造反向漏电流低、耐压高的大功率三族氮化物肖特基势皇二极管的生长及制备方法,该方法利用选择区域外延三维结构的三族氮化物材料具有较低缺陷密度的特点。
[0007]为了实现上述目的,本发明的技术方案为:
一种三族氮化物肖特基势皇二极管的生长及制备方法,肖特基接触制备在选择区域外延方法生长出的三维结构的低位错区,包括以下步骤:
步骤1:在衬底上沉积掩膜介质层;
步骤2:在掩膜介质层上选择性刻蚀出用于选择生长的窗口 ;
步骤3:在窗口中外延生长三维三族氮化物结构;
步骤4:在三维三族氮化物结构的侧壁及掩膜介质层的上表面沉积阻挡层;
步骤5:在三维三族氮化物结构顶端的低位错区沉积肖特基接触层;
步骤6:制作欧姆接触电极,其制作方式为:在衬底的背面沉积金属欧姆接触层,该结构具有纵向导通特性,或在阻挡层上刻蚀通孔并沉积金属欧姆接触层,该结构结合了纵向和横向导通特性。
[0008]通过上述制备步骤,可以制备出具有插指结构的肖特基势皇二极管,该二极管兼顾横向和纵向导通特性,此外,该肖特基势皇二极管的金属半导体接触面具有较低的缺陷密度,同时表面缺陷是构成肖特基势皇二极管反向漏电的主要通道,因此制备的肖特基势皇二极管能够大大的改善器件的漏电,使得该器件具有高耐压、低漏电等良好的电学特性。阻挡层位于三族氮化物三维结构的侧壁和掩膜介质层的上表面,防止三维结构底端高位错区的侧向漏电。
[0009]优选的,当在阻挡层(5)上刻蚀通孔(7)并沉积金属欧姆接触层(8)时,所述步骤5中沉积的肖特基接触层还与阻挡层形成部分交叠,制备的肖特基势皇二极管具有场板结构,有效地避免了电流的集边效应,有利于导通更大的正向电流。
[0010]优选的,当欧姆接触电极(8)位于衬底(I)的背面时,所述步骤5中沉积的肖特基接触层覆盖在包括三族氮化物三维结构和阻挡层的整个上表面;其欧姆接触电极的制作方式为在衬底的背面沉积金属欧姆接触层。该结构的优势在于沉积肖特基接触层的过程中不必利用掩膜工艺,进一步简化了工艺过程。
[0011]优选的,底层衬底是S1、GaN、Zn0、AlN、Al203、金刚石或SiC体材料中任意一种,或在上述体材料衬底上生长的单层或多层三族氮化物材料或ZnO材料形成的复合衬底材料。
[0012]优选的,所述三族氮化物是A1N、GaN, InN或由不同组分的AlGaN、InGaN, AlInN,AlInGaN构成的单层或复合层结构,生长方法为MOCVD、CVD、MBE或LPCVD方法。
[0013]优选的,掩膜介质层和阻挡层的材料选用Si02、SiN或Al2O3高阻特性材料,沉积方法选用PECVD或磁控溅射。
[0014]优选的,所述窗口选用多边形结构或圆形结构。
[0015]与现有技术相比,本发明的有益效果为:本发明公开了一种厚膜、低缺陷密度、高耐压的三族氮化物肖特基势皇二极管(SBD)的生长及制备方法,该三族氮化物SBD利用了选择区域外延生长的方法,其结构由下到上依次包括:底层衬底,带有选择区域生长窗口的介质层,以及利用选择性外延生长获得的三族氮化物三维结构,用于防止漏电的侧壁阻挡层,肖特基接触层和欧姆接触层。本发明利用选择性外延生长方法获得的三维三族氮化物结构具有大的厚度和更低的缺陷密度,使得SBD具有更低的反向漏电流和更高的反向击穿电压,同时,本发明结构简单,易于实现多器件的并联封装,在大电流高耐压SBD器件方面具有广泛前景。利用选择性外延生长的三族氮化物三维结构的顶端位错较底端位错低I至2个数量级,将肖特基电极沉积在顶端低位错区域能有效的降低肖特基接触层的表面态密度,从而降低肖特基势皇二极管的反向电流,提高耐压特性,同时该肖特基势皇二极管结构简单,可实现多器件的并联封装。
【附图说明】
[0016]图1是本发明的实施例1中的一种结合了纵向和横向导通结构的三族氮化物肖特基势皇二极管的横截面视图。
[0017]图2a — 2e是实施例1的制备流程示意图。
[0018]图3是利用四边形生长窗口(3)外延出具有不同横截面的三维结构的立体视图:图3 (a)表示三角形,图3 (b)表示梯形,图3 (C)表示矩形。
[0019]图4是利用圆形生长窗口(3)外延出具有不同横截面的三维结构的立体视图:图4 (a)表示三角形,图4 (b)表示梯形,图4 (C)表示矩形。
[0020]图5是具有条状三维结构的实施例1的立体视图;图5 (a)单颗器件,图5 (b)多器件并联结构。
[0021]图6是本发明的实施例2,另一种结合了纵向和横向导通结构的三族氮化物肖特基势皇二极管的横截面视图。
[0022]图7是结合了六角金字结构的实施例2的立体视图;图7 (a)单颗器件,图7 (b)多器件并联结构。
[0023]图8是本发明的实施例3,一种纵向导通结构的三维三族氮化物肖特基势皇二极管的横截面视图。
[0024]图9是具有条状三维结构的第三实施例的立体视图;图9 (a)单颗器件,图9 (b)多器件并联结构。
[0025]图10是本发明的实施例4,另一种纵向导通结构的三维三族氮化物肖特基势皇二极管的横截面视图。
[0026]图11是基于实施例4制备的器件的立体视图;图11 Ca)具有条状三维结构的单颗器件,图11 (b)具有条状三维结构的多颗并联器件,图11 (C)具有六角金字塔结构的单颗器件,图11 Cd)具有六角金字塔结构的多颗并联器件。
【具体实施方式】
[0027]下面结合附图对本发明做进一步的描述,但本发明的实施方式并不限于此。
[0028]实施例1
附图1为实施例1的设计示意图,该实施例结合了纵向和横向导电结构。基本结构依次包括:衬底1,掩膜层2,选择性生长窗口 3,外延生长的三族氮化物三维结构4,阻挡层5,肖特基接触层6,欧姆接触层7。下面结合图2a — 2e对实施例1的制造流程做详细说明。
[0029]参见图2a,提供一底层衬底1,底层衬底I的材料可以是S1
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1