一种双面组装集成电路的制作方法

文档序号:9236741阅读:557来源:国知局
一种双面组装集成电路的制作方法
【技术领域】
[0001]本发明涉及微电子产品制造领域,具体是一种双面组装集成电路。
【背景技术】
[0002]公知的,微电子技术是实现电子系统小型化、多功能、高可靠的重要途径,近年来在各领域得到了广泛应用。对于混合集成电路,目前一般是在基板的一面组装裸芯片、片式阻容等电气元件,然后将另一面粘接于外壳底座上,仅仅能够实现在基板单面上的组装,基板的组装利用率低,不利于提升电路的集成度。

【发明内容】

[0003]本发明的目的在于提供一种双面组装集成电路,该集成电路能够在基板的双面同时实现元器件组装,提高基板的利用率,以及集成电路的集成度。
[0004]本发明解决其技术问题所采用的技术方案是:
一种双面组装集成电路,包括壳体,壳体底部两侧设有引脚,壳体内设有基板,壳体的顶部设有封装盖板;所述壳体的内壁四周设有台阶,基板的底面四周边缘粘接在所述台阶上,基板将壳体内腔分割为上腔体与下腔体;所述基板的底面四周边缘还设有与台阶形成配合的绝缘层,基板的顶面与底面分别设置电气元件;所述台阶还设有竖直的槽口,所述槽口将上腔体与下腔体连通。
[0005]进一步的,相对于引脚排列方向垂直的两侧壳体内壁上设有卡槽,卡槽位于台阶上方,卡槽与基板的侧边形成配合。
[0006]本发明的有益效果是,舍弃将基板整个底面与壳体粘接的传统方式,在壳体内壁四周设置台阶,使基板的四周边缘粘接在台阶上,基板的顶面与底面均可以设置组装电气元件,实现双面同时组装,从而极大地提高了基板的利用率,以及集成电路的集成度。
【附图说明】
[0007]下面结合附图和实施例对本发明进一步说明:
图1是本发明的结构示意图;
图2是图1中壳体的俯视图;
图3是图1的A-A剖视图;
图4是图2的B-B剖视图;
图5是基板的仰视图。
【具体实施方式】
[0008]结合图1与图2所示,本发明提供一种双面组装集成电路,包括壳体1,壳体I底部两侧分别设有引脚4,壳体I内设有基板5,壳体I的顶部设有封装盖板3 ;结合图3与图4所示,所述壳体I的内壁四周设有台阶2,基板5的底面四周边缘通过粘接胶7粘接在台阶2上,基板5将壳体I内腔分割为上腔体与下腔体;结合图5所示,基板5的底面四周边缘还设有与台阶2形成配合的绝缘层9,绝缘层9能够防止基板5背面布线与壳体之间出现短路问题,基板5的顶面与底面分别设置电气元件6,基板5采用引线键合实现与引脚4的互连,台阶2还设有竖直的槽口 8,所述槽口 8将上腔体与下腔体连通。
[0009]舍弃将基板整个底面与壳体粘接的传统方式,在壳体内壁四周设置台阶,使基板的四周边缘粘接在台阶上,基板的顶面与底面均可以设置组装电气元件,实现双面同时组装,从而极大地提高了基板的利用率,以及集成电路的集成度。由于在封装后需要对壳体I内腔充满惰性气氛,所以必须使上腔体与下腔体连通才能够保证惰性气氛充满壳体I内腔,对基板的两面电路都起到气氛保护作用,通过在台阶2上设置竖直的槽口就很好的解决了这一问题,上腔体与下腔体通过槽口 8相连通。为了提高基板安装的稳定性,相对于引脚排列方向垂直的两侧壳体内壁上设有卡槽10,卡槽10位于台阶2上方,卡槽10与基板5的侧边形成配合,基板5的两条侧边卡在卡槽10内,卡槽在竖直方向对基板形成支撑,使基板安装更牢固。
[0010]以上所述,仅是本发明的较佳实施例而已,并非对本发明作任何形式上的限制;任何熟悉本领域的技术人员,在不脱离本发明技术方案范围情况下,都可利用上述揭示的方法和技术内容对本发明技术方案做出许多可能的变动和修饰,或修改为等同变化的等效实施例。因此,凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所做的任何简单修改、等同替换、等效变化及修饰,均仍属于本发明技术方案保护的范围内。
【主权项】
1.一种双面组装集成电路,包括壳体(1),壳体(I)底部两侧设有引脚(4),壳体(I)内设有基板(5),壳体(I)的顶部设有封装盖板(3),其特征在于,所述壳体(I)的内壁四周设有台阶(2),基板(5)的底面四周边缘粘接在所述台阶(2)上,基板(5)将壳体(I)内腔分割为上腔体与下腔体;所述基板(5)的底面四周边缘还设有与台阶(2)形成配合的绝缘层(9),基板(5)的顶面与底面分别设置电气元件(6);所述台阶(2)还设有竖直的槽口(8),所述槽口(8)将上腔体与下腔体连通。2.根据权利要求1所述的一种双面组装集成电路,其特征在于,相对于引脚排列方向垂直的两侧壳体内壁上设有卡槽(10),卡槽(10)位于台阶(2)上方,卡槽(10)与基板(5)的侧边形成配合。
【专利摘要】本发明公开一种双面组装集成电路,包括壳体(1),壳体(1)底部两侧设有引脚(4),壳体(1)内设有基板(5),壳体(1)的顶部设有封装盖板(3),其特征在于,所述壳体(1)的内壁四周设有台阶(2),基板(5)的底面四周边缘粘接在所述台阶(2)上,基板(5)将壳体(1)内腔分割为上腔体与下腔体;所述基板(5)的底面四周边缘还设有与台阶(2)形成配合的绝缘层(9),基板(5)的顶面与底面分别设置电气元件(6);所述台阶(2)还设有竖直的槽口(8),槽口(8)将上腔体与下腔体连通;舍弃将基板整个底面与壳体粘接的传统方式,在壳体内壁四周设置台阶,使基板的四周边缘粘接在台阶上,基板的顶面与底面均可以设置组装电气元件,实现双面同时组装,从而极大地提高了基板的利用率,以及集成电路的集成度。
【IPC分类】H01L25/00
【公开号】CN104952856
【申请号】CN201510378023
【发明人】夏俊生, 李寿胜, 候育增, 潘大卓
【申请人】华东光电集成器件研究所
【公开日】2015年9月30日
【申请日】2015年6月27日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1