绝缘体上硅的横向n型绝缘栅双极晶体管的制作方法

文档序号:9378188阅读:431来源:国知局
绝缘体上硅的横向n型绝缘栅双极晶体管的制作方法
【技术领域】
[0001]本发明属于集成电路技术领域,涉及一种横向高压功率器件,更具体的说,是关于一种同时具有快开关速度和大导通电流的绝缘体上硅的横向N型绝缘栅双极晶体管。
【背景技术】
[0002]绝缘栅双极晶体管(IGBT)是一种具有金属氧化物半导体(MOS)晶体管的绝缘栅结构优点以及具有双极晶体管的高电流密度优点的器件,它是一种能用于有效地降低传统的功率MOSFET (金属氧化物半导体场效应晶体管)的导电损耗的功率半导体器件。
[0003]为了能够和其它半导体器件集成,横向绝缘栅双极晶体管(LateralInsulatedGate Bipolar Transistor,简称LIGBT)得到了广泛的关注和迅速的发展,同样,这种器件具有输入阻抗高、高耐压、开态电流能力强、开关频率高等优点。绝缘体上硅(Silicon On Insulator,简称SOI)技术以其理想的全介质隔离性能、相对简单的隔离工艺、显著减弱的纵向寄生效应,使其速度高、功耗低、耐高温运行,便于多器件、高密度、小型化和三维智能功率集成,而且与互补金属-氧化物-半导体(CMOS)超大规模集成电路(VLSI)制造工艺相兼容而倍受瞩目。因此将SOI技术用于制造LIGBT,所形成的绝缘体上硅横向绝缘双极型晶体管(简称S01-LIGBT)具有隔离性能好、漏电流小和击穿电压高等优点,发展潜力巨大。如今S01-LIGBT的制作技术水平越来越成熟,应用范围也越来越广。但是在S01-LIGBT中仍然存在寄生的PNPN可控硅结构,如果寄生的NPNP可控硅结构等效电路中的NPN晶体管和PNP晶体管的电流增益的综合等于或大于I时,PNPN可控硅被开启,就使得栅极的关断性能降低,这被称为闩锁(latch-up),严重时将会导致器件损坏。因此,在相关技术中,为了降低发生闩锁的可能性,有人提出在S01-LIGBT中加入P型掺杂深阱区5,但是由于P型掺杂深阱区5的浓度较高,横向扩散能力也很强,所以在工艺制作工程中,P型掺杂深阱区5的横向扩散会使得有效沟道的长度变长,有可能使低浓度N型掺杂半导体区6的右端的N型杂质浓度很低甚至变为P型,为了解决这一问题,有人提出增加栅的长度,让栅极覆盖N型掺杂半导体区6的右侧一部分,虽然能够保证S01-LIGBT正常开启,但是这种方法增加了沟道的长度,降低了 S01-LIGBT的导通电流。
[0004]同时,S01-LIGBT中包括双极型晶体管结构,在S01-LIGBT关断时存在有少子的抽取复合,从而降低了 S01-LIGBT的关断速度和增加了器件的关断损耗,因此提高S01-LIGBT的关断速度一直是人们关注和研究的重要课题。

【发明内容】

[0005]本发明针对现有技术的不足,提供了一种在不增加工艺难度和成本的前提下,能够保证S01-LIGBT正常开启的同时,不会增加沟道的长度,不会降低LIGBT的导通电流,并且具有很快关断速度的绝缘体上硅的横向绝缘栅双极晶体管结构。
[0006]本发明采用如下技术方案:
[0007]—种绝缘体上娃的横向N型绝缘栅双极晶体管,包括:P型掺杂半导体衬底,在所述P型掺杂半导体衬底上面设有埋氧层,在所述埋氧层上设有P型掺杂外延层,在所述P型掺杂外延层的左侧设有N型掺杂深阱区,在所述P型掺杂外延层的右侧设有P型掺杂深阱区,在所述N型掺杂深阱区和部分所述P型掺杂外延层的上方设有N型掺杂漂移区,在所述P型掺杂深阱区和部分所述P型掺杂外延层的上方设有P型掺杂半导体区,在所述N型掺杂漂移区中左侧设有N型掺杂缓冲区,在所述N型掺杂缓冲区中设有P型掺杂区域,所述N型掺杂缓冲区和P型掺杂区域共同构成所述绝缘栅双极晶体管的阳极区域,在所述P型掺杂半导体区中设有N型掺杂区域和P型掺杂区域,所述N型掺杂区域和P型掺杂区域共同构成所述绝缘栅双极晶体管的阴极接触区域,在部分所述N型掺杂漂移区和部分所述P型掺杂半导体区的上方设有栅氧化层,在部分所述N型掺杂漂移区的上方设有场氧化层,在所述场氧化层的左右侧末端均存在鸟嘴区域18和19,在所述阳极接触区域的上方设有金属层,构成了所述绝缘栅双极晶体管的阳极金属电极,在所述阴极接触区域的上方设有金属层,构成了所述绝缘栅双极晶体管的阴极金属电极,在所述栅氧化层的上方设有多晶硅,并且所述多晶硅的左端延伸到所述场氧化层的上方构成多晶硅场板结构。
[0008]与现有技术相比,本发明具有如下优点:
[0009](I)本发明结构中,在场氧右侧末端的鸟嘴区域下方设有一较高浓度的N型掺杂半导体区,其浓度要高于N型掺杂漂移区的浓度,这个较高浓度的N型掺杂半导体区能更加有效地阻止右侧P型掺杂深阱区的横向扩散,从而不会增加沟道的长度和降低导通电流的大小。
[0010](2)本发明结构中,阳极接触区域在器件的宽度方向上采用了 P型掺杂区域和N型掺杂区域相互交替排列的结构,在器件正向导通时,由于存在P型掺杂阳极区域,故存在电导调制效应,从而减小了器件的导通电阻,增大器件的导通电流;在器件关断时,由于存在N型掺杂阳极区域,从而缩短了少子的抽取时间,提高了器件的关断速度。
[0011](3)本发明结构采用了二阶的场板结构,从而增大了器件的横向耐压。
【附图说明】
[0012]图1是本发明的一实施例的一种绝缘体上硅的横向N型绝缘栅双极晶体管的剖面图。
[0013]图2是本发明的一种绝缘体上硅的横向N型绝缘栅双极晶体管的阳极区域的空间俯视示意图,(其中Z方向为器件的宽度方向)。
【具体实施方式】
[0014]参照图1,一种绝缘体上硅的横向N型绝缘栅双极晶体管,包括:P型掺杂半导体衬底I,在所述P型掺杂半导体衬底I上面设有埋氧层2,在所述埋氧层2上设有P型掺杂外延层3,在所述P型掺杂外延层3的左侧设有N型掺杂深阱区4,在所述P型掺杂外延层3的右侧设有P型掺杂深阱区5,在所述N型掺杂深阱区4和部分所述P型掺杂外延层3的上方设有N型掺杂漂移区6,在所述P型掺杂深阱区5和部分所述P型掺杂外延层3的上方设有P型掺杂半导体区7,在所述N型掺杂漂移区6中左侧设有N型掺杂缓冲区9,在所述N型掺杂缓冲区9中设有P型掺杂区域10,所述N型掺杂缓冲区9和P型掺杂区域10共同构成所述绝缘栅双极晶体管的阳极区域,在所述P型掺杂半导体区7中设有N型掺杂区域11和P型掺杂区域12,所述N型掺杂区域11和P型掺杂区域12共同构成所述绝缘栅双极晶体管的阴极接触区域,在部分所述N型掺杂漂移区6和部分所述P型掺杂半导体区7的上方设有栅氧化层13,在部分所述N型掺杂漂移区6的上方设有场氧化层14,在所述
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1