一种背照式影像芯片晶圆级3d堆叠结构及封装工艺的制作方法

文档序号:9419075阅读:815来源:国知局
一种背照式影像芯片晶圆级3d堆叠结构及封装工艺的制作方法
【技术领域】
[0001]本发明属于影像芯片封装技术,尤其涉及一种背照式影像芯片晶圆级3D堆叠结构及封装工艺。
【背景技术】
[0002]目前,背照式影像芯片(BSI芯片)封装结构和工艺存在如下缺点:
[0003]I)现有背照式影像芯片利用无源硅片作为载板进行生产,进入封装邻域后需要在无源载板上进行TSV通孔实现封装电连接,成本较高;
[0004]2)现有的背照式影像芯片将感光芯片、图像处理芯片(比如ADC或ISP芯片)集成在一个芯片中,导致在相同芯片尺寸条件下感光面积小,成像效果差;相同感光面积和效果条件下芯片尺寸大,难以满足消费电子对封装尺寸小而薄的需求。

【发明内容】

[0005]本发明的目的之一在于提供一种背照式影像芯片晶圆级3D堆叠封装工艺,该方法具有成像效果好、封装成本低和封装尺寸小的特点,以解决现有技术中背照式影像芯片封装工艺存在的上述问题。
[0006]本发明的另一目的在于提供一种背照式影像芯片晶圆级3D堆叠结构,该结构具有封装成本低、成像效果好和尺寸小的特点,以解决现有技术中背照式影像芯片结构存在的上述问题。
[0007]为达此目的,本发明采用以下技术方案:
[0008]一种背照式影像芯片晶圆级3D堆叠封装工艺,其包括以下步骤:
[0009]I)在BSI芯片和ADC/ISP芯片上进行晶圆级重布线;所述BSI芯片为完成BEOL (形成设备的链接组合并引出PAD)工艺的半成品芯片;
[0010]2)在BSI芯片和ADC/ISP芯片上均制作晶圆级微凸点;
[0011]3)通过键合技术将BSI芯片和ADC/ISP芯片进行晶圆级键合;
[0012]4)对BSI芯片面进行减薄暴露光电二极管层;
[0013]5)在BSI芯片上完成设置彩色滤光膜和微凸镜工艺;
[0014]6)通过高透光性胶将BSI芯片与玻璃盖板进行晶圆级键合;
[0015]7)对ADC/ISP芯片面减薄至一定厚度;
[0016]8)在ADC/ISP芯片面进行TSV硅通孔;
[0017]9)在ADC/ISP芯片面沉积绝缘层;
[0018]10)在TSV硅通孔的底部进行绝缘层Pad开窗;
[0019]11)通过重布线工艺实现ADC/ISP芯片电连接点由Pad转移至背面的UBM (underball metallizat1n,焊盘);
[0020]12)塑封表面保护线路和产品;
[0021]13)设置BGA实现产品后续与印刷电路板之间的高效连接;
[0022]14)最后切割成单颗封装好的芯片。
[0023]特别地,为满足封装成品的超薄需求,可以采用临时键合技术将一厚一薄的2片玻璃盖板键合在一起进行整个封装工艺,最后在产品切割前,通过解键合分离2片玻璃盖板,保留其中薄的一片玻璃盖板在产品上,然后将玻璃盖板表面清洗干净。
[0024]特别地,所述步骤10)中通过光刻和氧化硅刻蚀的任一种工艺对绝缘层开窗。
[0025]特别地,所述步骤13)中通过植球或者印刷锡膏回流工艺形成BGA。
[0026]特别地,所述步骤3)中若BSI芯片和ADC/ISP芯片晶圆有对应的Cu PAD,通过Cu-Si02/Cu-Si02或Cu_SiN/Cu_SiN的任一种键合技术将BSI芯片和ADC/ISP芯片进行晶圆级键合,若BSI芯片和ADC/ISP芯片晶圆没有对应的Cu PAD,则通过Cu-Cu键合技术将BSI芯片和ADC/ISP芯片进行晶圆级键合。
[0027]—种背照式影像芯片晶圆级3D堆叠结构,其包括BSI芯片和ADC/ISP芯片,其中,所述BSI芯片包括盖板玻璃和影像芯片,所述影像芯片包括第一硅晶圆,所述第一硅晶圆的一面设置有若干个微凸镜,另一面设置有第一绝缘层,所述盖板玻璃采用高透光性能的热压键合胶与所述第一硅晶圆的表面无空腔的永久键合在一起,所述第一绝缘层内设置有与第一硅晶圆光学连接的第一内部互连层,所述ADC/ISP芯片包括第二硅晶圆,所述第二硅晶圆上设置有第二绝缘层,所述第二绝缘层内设置有与第二硅晶圆光学连接的第二内部互连层,所述第二绝缘层上开窗且窗内设置有与所述第二内部互连层电连接的金属互连层,配合金属互连层设置有塑封保护层并形成UBM(under ball metallizat1n,焊盘)图形,所述塑封保护层上设置有与所述金属互连层电连接的金属焊球,所述BSI芯片和ADC/ISP芯片通过第一内部互连层和第二内部互连层进行电连接。
[0028]本发明的有益效果为,与现有技术相比所述背照式影像芯片晶圆级3D堆叠结构及封装工艺具有以下优点:
[0029]I)将BSI芯片的感光模块和ADC或ISP芯片分别做两个芯片,通过晶圆级3D堆叠实现两者电连接,以满足成像效果好和封装尺寸小的需求;
[0030]2) BSI芯片采用非TSV封装,实现封装产品成本的最小化;
[0031]3)采用临时键合方案实现BSI芯片封装玻璃盖板厚度的最薄化,以达到产品的最佳光学性能和封装的超薄需求。
【附图说明】
[0032]图1是本发明【具体实施方式】I提供的背照式影像芯片晶圆级3D堆叠封装工艺的BSI芯片重布线的状态示意图;
[0033]图2是本发明【具体实施方式】I提供的背照式影像芯片晶圆级3D堆叠封装工艺的ADC芯片重布线的状态示意图;
[0034]图3是本发明【具体实施方式】I提供的背照式影像芯片晶圆级3D堆叠封装工艺的BSI芯片制作微凸点的状态示意图;
[0035]图4是本发明【具体实施方式】I提供的背照式影像芯片晶圆级3D堆叠封装工艺的ADC芯片制作微凸点的状态示意图;
[0036]图5是本发明【具体实施方式】I提供的背照式影像芯片晶圆级3D堆叠封装工艺的BSI芯片和ADC芯片键合的状态示意图;
[0037]图6是本发明【具体实施方式】I提供的背照式影像芯片晶圆级3D堆叠封装工艺的将键合后的BSI芯片进行减薄并设置微凸镜的状态示意图;
[0038]图7是本发明【具体实施方式】I提供的背照式影像芯片晶圆级3D堆叠封装工艺的BSI芯片与玻璃盖板键合的状态示意图;
[0039]图8是本发明【具体实施方式】I提供的背照式影像芯片晶圆级3D堆叠封装工艺的ADC芯片进彳丁减薄后的状态不意图;
[0040]图9是本发明【具体实施方式】I提供的背照式影像芯片晶圆级3D堆叠封装工艺的ADC芯片TSV硅通孔的状态示意图;
[0041]图10是本发明【具体实施方式】I提供的背照式影像芯片晶圆级3D堆叠封装工艺的ADC芯片丨几积绝缘层的状态不意图;
[0042]图11是本发明【具体实施方式】I提供的背照式影像芯片晶圆级3D堆叠封装工艺的ADC芯片进彳丁孔底部开窗的状态不意图;
[0043]图12是本发明【具体实施方式】I提供的背照式影像芯片晶圆级3D堆叠封装工艺的ADC芯片进行再次重布线的状态示意图;
[0044]图13是本发明【具体实施方式】I提供的背照式影像芯片晶圆级3D堆叠封装工艺的ADC芯片进行塑封的状态示意图;
[0045]图14是本发明【具体实施方式】I提供的背照式影像芯片晶圆级3D堆叠封装工艺的形成BGA的状态示意图;
[0046]图15是本发明【具体实施方式】I提供的背照式影像芯片晶圆级3D堆叠结构的示
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1