用于首层金属至栅极的异常检测的层间介质测试结构的制作方法

文档序号:9580730阅读:650来源:国知局
用于首层金属至栅极的异常检测的层间介质测试结构的制作方法
【技术领域】
[0001]本发明涉及半导体制造技术领域,具体来说,本发明涉及一种用于首层金属至栅极的异常检测的层间介质(ILD)测试结构(test key)。
【背景技术】
[0002]在半导体器件结构中,层间介质(ILD, Inter Layer Dielectric)是指后段各导电层之间的绝缘层,一般可以由二氧化硅等非导电性材料构成,其作用是使不同的电路结构之间相互隔离。层间介质的性质对于半导体器件的性能是至关重要的,通常要求其具有良好的抗击穿性能,即能承受较高的击穿电压。
[0003]通常来说,半导体器件结构的首层金属层(Metal 1,简称Ml)至栅极层(gate)之间的层间介质的厚度是足够大的,没有失效风险的。正因为如此,所以首层金属层至其下方的栅极层(一般是多晶硅,称为gate poly)之间的电学性能通常是不检测的。
[0004]不过不检测并不代表两者之间总是足够安全的,在实际的半导体生产过程中已经发现首层金属层至栅极层之间出现桥接(bridge)的异常现象。图1为现有技术中的一个首层金属层与栅极层之间的层间介质出现异常的剖面结构示意图。如图1所示,在制作有半导体器件(未图不)的娃衬底100上方依次形成有栅极多晶娃层(gate poly) 101,层间介质层102和首层金属层103。其中,椭圆形的虚线环中示出的部分代表首层金属层103至栅极多晶硅层101之间的层间介质出现了问题,导致首层金属层103透过层间介质层102与栅极多晶硅层101之间发生桥接,即本应该绝缘的两层导电层竟然直接短路了。
[0005]而现有技术中并不存在任何用于检测上述首层金属层至栅极层的异常或失效的测试结构。这样的可靠性风险只能由后续的客户终端产品的可靠性来被评估。所以,在实际制造阶段,首层金属层至栅极层之间的层间介质的性能需要被纳入评估。

【发明内容】

[0006]本发明所要解决的技术问题是提供一种用于首层金属至栅极的异常检测的层间介质测试结构,能够实现对首层金属至栅极的异常检测,并且评估首层金属至栅极的电学性能。
[0007]为解决上述技术问题,本发明提供一种用于首层金属至栅极的异常检测的层间介质测试结构,包括一个或多个测试单元,所述测试单元包括:
[0008]栅极层,位于一半导体衬底的上方;
[0009]层间介质层,位于所述栅极层的上方,由非导电性材料构成;以及
[0010]首层金属层,位于所述层间介质层的上方;
[0011]其中,所述栅极层向上通过多个通孔与栅极引出线相连接,所述栅极引出线与所述首层金属层位于同一水平层,但互相不接触;所述首层金属层直接通过首金引出线引出;所述栅极弓I出线和所述首金弓丨出线中一个接测试电压,另一个接地。
[0012]可选地,该层间介质测试结构包括多个测试单元,所述测试单元排成矩形阵列,形成测试阵列;
[0013]其中,每个所述测试单元的所述栅极层通过栅极连接线与相邻的其它所述测试单元的所述栅极层相连接;每个所述测试单元的所述首层金属层通过首金连接线与相邻的其它所述测试单元的所述首层金属层相连接;所述测试阵列的一侧边缘的每个所述测试单元的所述栅极层分别向上通过多个通孔与一公共连接线相连接,所述公共连接线向外延伸出多个栅极层测试端口 ;所述测试阵列的相对的另一侧边缘的每个所述测试单元的所述首层金属层直接分别向外延伸出多个首金层测试端口 ;所述栅极层测试端口和所述首金层测试端口中一个接测试电压,另一个接地。
[0014]可选地,所述栅极连接线和所述首金连接线在上下方向上的位置是重合的。
[0015]可选地,所述栅极层的材质为多晶硅。
[0016]可选地,所述首层金属层的材质为铝或者铜。
[0017]可选地,所述层间介质层的材质为二氧化硅或者氮化硅。
[0018]可选地,所述半导体衬底内具有有源区。
[0019]与现有技术相比,本发明具有以下优点:
[0020]本发明能够检测首层金属层至栅极层的工艺漂移(process excurs1n),实现对首层金属至栅极的异常检测,并且评估首层金属层至栅极层的电学性能。
[0021]另外,本发明的测试结构可以包括多个测试单元,该多个测试单元被设计为批量结构(bulk structure)并阵列化,来实现不同的测试区域。越大的测试区域对于异常检测的效果是越好的。
[0022]本发明的设计考虑了工艺限制如铜工艺化学机械抛光(CMP)的问题,并且是非常弹性的(flexible)。基于不同的工艺,本发明的测试阵列可以是适用于不同的测试区域的。
【附图说明】
[0023]本发明的上述的以及其他的特征、性质和优势将通过下面结合附图和实施例的描述而变得更加明显,其中:
[0024]图1为现有技术中的一个首层金属层与栅极层之间的层间介质出现异常的剖面结构示意图;
[0025]图2为本发明一个实施例的用于首层金属至栅极的异常检测的层间介质测试结构的俯视不意图;
[0026]图3为图2所示实施例的用于首层金属至栅极的异常检测的层间介质测试结构中的虚线矩形框内的结构的放大示意图;
[0027]图4为本发明另一个实施例的用于首层金属至栅极的异常检测的层间介质测试结构的俯视示意图;
[0028]图5为图4所示实施例的用于首层金属至栅极的异常检测的层间介质测试结构的虚线矩形框A内的结构的放大示意图;
[0029]图6为图4所示实施例的用于首层金属至栅极的异常检测的层间介质测试结构的虚线矩形框B内的结构的放大示意图;
[0030]图7为图4所示实施例的用于首层金属至栅极的异常检测的层间介质测试结构的虚线矩形框C内的结构的放大示意图。
【具体实施方式】
[0031]下面结合具体实施例和附图对本发明作进一步说明,在以下的描述中阐述了更多的细节以便于充分理解本发明,但是本发明显然能够以多种不同于此描述的其它方式来实施,本领域技术人员可以在不违背本发明内涵的情况下根据实际应用情况作类似推广、演绎,因此不应以此具体实施例的内容限制本发明的保护范围。
[0032]图2为本发明一个实施例的用于首层金属至栅极的异常检测的层间介质测试结构的俯视示意图。需要注意的是,这个以及后续其他的附图均仅作为示例,其并非是按照等比例的条件绘制的,并且不应该以此作为对本发明实际要求的保护范围构成限制。如图2所示,该层间介质测试结构可以包括一个或多个测试单元200,而该测试单元200主要包括栅极层201、层间介质层(未标示)和首层金属层203。其中,该栅极层201位于一半导体衬底(未示出)的上方,该半导体衬底内具有有源区;该层间介质层位于栅极层201的上方,由非导电性材料构成;而该首层金属层203位于层间介质层的上方。以上主要介绍了栅极层201、层间介质层和首层金属层203这三者之间的基本上下关系。
[0033]图3为图2所示实施例的用于首层金属至栅极的异常检测
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1