高电子迁移率晶体管及其制造方法

文档序号:9689425阅读:560来源:国知局
高电子迁移率晶体管及其制造方法
【专利说明】
【技术领域】
[0001]本发明涉及一种半导体器件领域,具体涉及一种具有三维结构的高电子迀移率晶体管(High Electron Mobility Transistor,ΗΕΜΤ)及其制造方法。
【【背景技术】】
[0002]半导体材料氮化镓(GaN)由于其拥有较大的禁带宽度、较高的临界击穿电场以及较高的电子饱和速度,被认为是一种制作大功率、高速半导体器件的优良半导体材料。氮化镓基的半导体材料在高频大功率领域主要的应用是高电子迀移率晶体管(High ElectronMobility Transistor,HEMT)器件。但对于HEMT器件,在漏源电压达到一定程度之后,器件的漏极电流相对于饱和电流会有下降的现象,这就是HE Μ T普遍存在的电流崩塌(C u r r e n tCo 11 ap s e)效应,电流崩塌效应会导致器件的性能退化。

【发明内容】

[0003]鉴于以上内容,有必要提供一种可以降低漏极电压的高电子迀移率晶体管及其制造方法。
[0004]—种高电子迀移率晶体管,包括:
[0005]衬底;
[0006]形成于衬底上的氮化镓缓冲层,所述缓冲层为一具有鳍片的三维结构;
[0007]形成于所述鳍片区域之外的缓冲层上的第一钝化层;
[0008]包覆所述缓冲层鳍片的氮化铝镓势皇层;
[0009]分别形成于所述势皇层上的栅极、源极及漏极;以及
[0010]形成于源极与栅极和漏极与栅极之间的第二钝化层。
[0011]一种高电子迀移率晶体管的制造方法,包括:
[0012]于一衬底上生长一成核层;
[0013]形成一氮化镓缓冲层;
[0014]定义一鳍片的区域,刻蚀氮化镓鳍片结构;
[0015]去光阻,沉积形成第一钝化层,所述第一钝化层沉积于所述鳍片区域之外的缓冲层上;
[0016]在所述鳍片区域沉积一氮化铝镓势皇层;
[0017]形成欧姆接触结构的源极及漏极;
[0018]形成肖特基接触结构的栅极;
[0019]在源极与栅极和漏极与栅极之间形成第二钝化层。
[0020]相对于现有技术,本发明高电子迀移率晶体管通过将缓冲层的设置为三维结构,并使得缓冲层与势皇层形成三维结构的异质结接触,从而在同样的器件面积下,获得较平面结构增大电流密度,提高输出功率。同时本发明高电子迀移率晶体管能够在获得满足要求的漏电流条件下,可以适当降低漏极电压来消减电流崩塌效应带来的漏电流下降现象。【【附图说明】】
[0021]图1为本发明高电子迀移率晶体管的第一实施方式的侧面示意图。
[0022]图2为图1中高电子迀移率晶体管沿I1-1I方向的俯视示意图。
[0023 ]图3为图1中高电子迀移率晶体管的沿II1-1II方向的剖面示意图。
[0024]图4为本发明高电子迀移率晶体管的第二实施方式的侧面示意图。
【【具体实施方式】】
[0025]下面结合附图和实施方式对本发明作进一步说明。
[0026]请一并参阅图1、图2及图3,图1为本发明高电子迀移率晶体管100的第一实施方式的侧面不意图,图2为图1中尚电子迁移率晶体管100的俯视不意图,图3为图1中尚电子迁移率晶体管100的剖面示意图。本实施方式中,所述高电子迀移率晶体管100包括衬底10、依次形成于所述衬底10上的成核层(图未示)、缓冲层20、第一钝化层30、势皇层40、栅极60、源极70、漏极80及第二钝化层35。
[0027]本实施方式中,所述衬底10的材料可以是蓝宝石(sapphire)、碳化娃(SiC)、娃(silicon)。所述成核层的材料可以是氮化铝(A1N)、氮化镓(GaN)或氮化铝镓(AlGaN),成核层厚度为lOOnm?200nm之间。所述缓冲层20为一材料为氮化镓材料的具有鳍片25三维结构。所述缓冲层20的厚度范围为1.5um?3um,所述氮化镓缓冲层20鳍片25的高度范围为
0.5um?2um,顶层宽度范围是0.5?2um,所述氮化镓缓冲层20鳍片25的角度范围为80°?90°。所述第一钝化层30的材料为氮化物,如氮化硅(Si3N4),所述第一钝化层30为一保护层,所述第一钝化层30的厚度范围为lOOnm?500nm。本实施方式中,所述第一钝化层30设置在所述缓冲层20上除鳍片25处。
[0028]所述势皇层40为一包覆所述缓冲层鳍片的氮化铝镓层。所述氮化铝镓势皇层40的厚度范围为10nm?40nm,所述氮化招镓势皇层40的化学式为AlxGa(l-x)N,其中,A1的成分可调,X的值范围为0.15?0.35。所述源极70与所述漏极80为欧姆接触,所述源极70与所述漏极80可以是钛、铝、镍或金(T1、Al、N1、Au)的金属堆叠层。所述栅极60为肖特基接触结构,所述栅极60可以是镍或金(N1、Au)的堆叠层。所述第二钝化层35形成于源极70与栅极60和漏极80与栅极60之间,所述第二钝化层35为一氮化硅(Si3N4)层,用于减小电流崩塌效应。可以理解的是,所述栅极60可以设置在所述源极70及所述漏极80的中间位置,也可以设置在所述源极70及所述漏极80之间靠近所述源极70或所述漏极80—侧的位置。
[0029]本实施方式中,所述缓冲层20与所述势皇层30之间直接接触,其他实施方式中,所述缓冲层20与所述势皇层30之间还具有一界面缓冲层,所述界面缓冲层的材料为氮化铝(A1N),所述氮化铝的厚度范围为lnm?2nm。本实施方式中,所述栅极60、源极70及漏极80分别直接形成于所述势皇层30上,其他实施方案中,所述氮化铝镓势皇层30与所述栅极60、源极70及漏极80之间还具有一高介电常数材料层或氮化镓层。
[0030 ]上述高电子迀移率晶体管100的制造步骤包括:
[0031]S401:提供一衬底10,在清洗干净的所述衬底10上生长一层成核层,所述衬底10的材料可以是蓝宝石(sapphire)、碳化娃(SiC)、娃(silicon)。所述成核层的材料可以是氮化铝(A1N)、氮化镓(GaN)或氮化铝镓(AlGaN),所述成核层厚度为lOOnm?200nm之间。
[0032]S402:利用分子速外延(MBE)方法或者金属有机气相沉积(M0CVD)方法生长一层氮化镓缓冲层20,所述缓冲层20的厚度范围为1.5um?3um。
[0033]S403:利用光阻定义一鳍片25的区域,然后利用反应离子刻蚀(RIE)法刻蚀出氮化镓鳍片25结构。本实施方式中,所述鳍片25的高度范围为0.5um?2um,顶层宽度范围是0.5?2um,所述氮化镓缓冲层20鳍片25
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1