Ltps阵列基板的制作方法

文档序号:9728790阅读:370来源:国知局
Ltps阵列基板的制作方法
【技术领域】
[0001]本发明涉及显示技术领域,尤其涉及一种LTPS阵列基板的制作方法。
【背景技术】
[0002]随着显示技术的发展,液晶显示器(Liquid Crystal Display,LCD)等平面显示装置因具有高画质、省电、机身薄及应用范围广等优点,而被广泛的应用于手机、电视、个人数字助理、数字相机、笔记本电脑、台式计算机等各种消费性电子产品,成为显示装置中的主流。
[0003]现有市场上的液晶显示装置大部分为背光型液晶显示器,其包括液晶显示面板及背光模组(backlight module)。通常液晶显示面板由彩膜(CF,Color Filter)基板、薄膜晶体管(TFT,Thin Film Transistor)基板、夹于彩膜基板与薄膜晶体管基板之间的液晶(LC,Liquid Crystal)及密封胶框(Sealant)组成。
[0004]低温多晶娃(Low Temperature Poly Silicon,LTPS)是广泛用于中小电子产品中的一种液晶显示技术。传统的非晶硅材料的电子迀移率约0.5-1.0cmVV.S,而低温多晶硅的电子迀移率可达30-300cm2/V.S。因此,低温多晶硅液晶显示器具有高解析度、反应速度快、尚开口率等诸多优点。
[0005]但是另一方面,由于LTPS半导体器件的体积小、集成度高,所以整个LTPS阵列基板的制备工艺复杂,生产成本较高。
[0006]如图1-6所不,为现有的CM0S(Complementary Metal Oxide Semiconductor,互补金属氧化物半导体)LTPS阵列基板的制作方法,包括如下步骤:
[0007]步骤1、如图1所示,提供一基板100,在所述基板100上定义出NM0S(Negativechannel Metal Oxide Semiconductor,N型金属氧化物半导体)区与PM0S(Positivechannel Metal Oxide Semiconductor,P型金属氧化物半导体)区;在所述基板100上沉积第一金属层,采用光刻制程对所述第一金属层进行图形化处理,得到位于NM0S区的遮光(Light Shield)层200;
[0008]步骤2、如图2所示,在所述基板100上依次沉积缓冲层300与非晶硅(a-Si)层,通过准分子激光退火工艺(ELA)将所述非晶硅(a-Si)层转化为多晶硅(poly-Si)层,采用光刻制程对所述多晶硅层进行图形化处理,得到位于NM0S区的第一多晶硅层410、及位于PM0S区的第二多晶硅层420;
[0009]步骤3、如图3所示,在所述第一多晶硅层410、第二多晶硅层420、及缓冲层300上涂布第一光阻层510,利用光罩对第一光阻层510进行曝光、显影后,对NM0S区的第一多晶硅层410进行沟道(Channel)掺杂;
[0010]步骤4、如图4所示,在所述第一多晶硅层410、第二多晶硅层420、及缓冲层300上涂布第二光阻层520,利用光罩对第二光阻层520进行曝光、显影后,对NM0S区的第一多晶硅层410的两端进行N型重掺杂;
[0011]步骤5、如图5所示,在所述第一多晶硅层410、第二多晶硅层420、及缓冲层300上依次沉积栅极绝缘层600和第二金属层,对所述第二金属层进行图形化处理,得到分别对应于第一多晶硅层410与第二多晶硅层420上方的第一栅极710与第二栅极720;以第一栅极710为掩模对所述第一多晶硅层410进行N型轻掺杂;
[0012]步骤6、如图6所示,在所述第一栅极710、第二栅极720、及栅极绝缘层600上涂布第三光阻层800,利用光罩对第三光阻层800进行曝光、显影后,对所述第二多晶硅层420的两侧进行P型重掺杂;
[0013]步骤7、在所述第一栅极710、第二栅极720、及栅极绝缘层600上依次制作层间绝缘层、源漏极层、平坦化层、公共电极层、钝化保护层、及像素电极层等结构。
[0014]上述LTPS阵列基板的制作方法中,NM0S区的第一多晶硅层410的沟道掺杂与N型重掺杂、及PM0S区的第二多晶硅层420的P型重掺杂这三道制程均需要使用光刻工艺进行掺杂,共需要三道光罩,制程繁琐且生产成本高,因此,有必要提供一种LTPS阵列基板的制作方法,以解决该技术问题。

【发明内容】

[0015]本发明的目的在于提供一种LTPS阵列基板的制作方法,可有效降低LTPS阵列基板的制作成本,且制得的LTPS阵列基板具有良好的电学性能。
[0016]为实现上述目的,本发明提供一种LTPS阵列基板的制作方法,包括如下步骤:
[0017]步骤1、提供一基板,在所述基板上定义出NM0S区与PM0S区,在所述基板上沉积第一金属层,对所述第一金属层进行图形化处理,得到位于NM0S区的遮光层;
[0018]步骤2、在所述遮光层、及基板上形成缓冲层,在所述缓冲层上沉积非晶硅层,采用低温结晶工艺将所述非晶硅层转化为多晶硅层,对所述多晶硅层进行图形化处理,得到位于NM0S区的第一多晶硅层、及位于PM0S区的第二多晶硅层;
[0019]步骤3、在所述第一多晶硅层、第二多晶硅层、及缓冲层上涂布光阻层,采用一道半色调光罩对所述光阻层进行曝光、显影后,在所述光阻层上形成对应于所述第二多晶硅层两端的第一通孔,暴露出所述第二多晶硅层的两端,同时在所述光阻层上形成对应于所述第一多晶硅层两端的第一凹槽;以所述光阻层为掩模,对所述第二多晶硅层的两端进行P型重掺杂,得到两P型重掺杂区,所述第二多晶硅层上位于两P型重掺杂区之间的区域形成第二沟道区;
[0020]采用干蚀刻制程对所述光阻层进行灰化,减薄所述光阻层的厚度,使得第一凹槽转化为第二通孔,暴露出所述第一多晶硅层的两端,以所述光阻层为掩模,对所述第一多晶硅层的两端进行N型重掺杂,得到两N型重掺杂区;
[0021]采用光阻剥离制程将剩余的光阻层完全剥离,暴露出第一多晶硅层与第二多晶硅层,对所述第一多晶硅层、及第二多晶硅层进行P型轻掺杂,以实现对所述第一多晶硅层的沟道掺杂。
[0022]所述LTPS阵列基板的制作方法还包括如下步骤:
[0023]步骤4、在所述第一多晶硅层、第二多晶硅层、及缓冲层上沉积栅极绝缘层,在所述栅极绝缘层上沉积第二金属层,对所述第二金属层进行图形化处理,得到分别对应于第一多晶硅层与第二多晶硅层上方的第一栅极与第二栅极;
[0024]以所述第一栅极为光罩对所述第一多晶硅层进行N型轻掺杂,得到分别位于两N型重掺杂区内侧的两N型轻掺杂区,所述第一多晶硅层上位于两N型轻掺杂区之间的区域形成第一沟道区;
[0025]步骤5、在所述第一栅极、第二栅极、及栅极绝缘层上沉积层间绝缘层,对所述层间绝缘层及栅极绝缘层进行图形化处理,得到位于所述N型重掺杂区上方的第一过孔及位于所述P型重掺杂区上方的第二过孔;
[0026]步骤6、在所述层间绝缘层上沉积第三金属层,对所述第三金属层进行图形化处理,得到第一源极、第一漏极、第二源极、第二漏极,所述第一源极、第一漏极分别通过第一过孔与N型重掺杂区相接触,所述第二源极、第二漏极分别通过第二过孔与P型重掺杂区相接触;
[0027]步骤7、在所述第一源极、第一漏极、第二源极、第二漏极、及层间绝缘层上形成平坦层,对所述平坦层进行图形化处理,得到位于所述第一漏极上方的第三过孔;
[0028]步骤8、在所述平坦层上沉积第一透明导电氧化物层,对所述第一透明导电氧化物层进行图形化处理,得到公共电极;
[0029]步骤9、在所述公共电极、及平坦层上沉积钝化保护层,所述钝化保护层包覆所述平坦层上的第三过孔,之后对所述钝化保护层进行图形化处理,得到位于所述第三过孔底部的钝化保护层上的第四过孔;
[0030]步骤10、在所述钝化保护层上沉积第二透明导电氧化物层,对所述第二透明导电氧化物层进行图形化处理,得到像素电极,所述像素电极通过第四过孔与第一漏极相接触。[0031 ]所述步骤2中,所述低温结晶工艺为准分子激光退火法或金属诱导横向晶化法。
[0032]所述步骤3中,所述P型重掺杂制程中植入的离子为硼离子,植入剂量为1*1015个/cm2;所述N型重掺杂制程中植入的离子为磷离子,植入剂量为4*1014个/cm2;所述P型轻掺杂制程中植入的离子为硼离子,植入剂量为2*1012个/cm2。
[0033]所述步骤4中,所述N型轻掺杂制程中植入的离子为
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1