一种双栅tft阵列基板及其制造方法和显示装置的制造方法

文档序号:9752712阅读:862来源:国知局
一种双栅tft阵列基板及其制造方法和显示装置的制造方法
【技术领域】
[0001]本发明属于显示技术领域,具体而言,涉及一种双栅TFT阵列基板的制造方法、一种双栅TFT阵列基板和一种显示装置。
【背景技术】
[0002]在液晶显示领域中,薄膜晶体管的有源层一直使用稳定性能、加工性能等优异的硅系材料,硅系材料主要分为非晶硅和多晶硅,其中非晶硅材料迀移率很低,而多晶硅材料虽然有较高的迀移率,但用其制造的器件均匀性较差,良率低,单价高。所以近年来,将透明氧化物半导体膜用于沟道形成区来制造薄膜晶体管(TFT)等,并应用于电子器件及光器件的技术受到广泛关注。其中,利用以铟、镓、锌、氧为构成元素的非晶质In-Ga-Zn-O系材料(a-1GZO)的场效应型晶体管因其具有较高迀移率,较大开关比,而得到了最多的瞩目。但是IGZO是非晶结构,特性很不稳定,所以提高氧化物器件的稳定性非常重要。改善氧化物稳定性有很多方向,其中使用上下双栅极结构是一种非常有效的方法。
[0003]现有制备双栅结构的氧化物器件需要在传统的BCE(背沟道刻蚀)或者ESL(刻蚀阻挡层)结构TFT区域上方增加一层金属作为顶栅(Top-Gate),该结构需要增加一次金属的图案化工艺和保护该层金属的绝缘层的沉积工艺。步骤繁多,工艺复杂。

【发明内容】

[0004]本发明所要解决的技术问题是如何简化双栅极薄膜晶体管阵列基板的工艺流程。
[0005]针对该技术问题,第一方面,本发明提供一种双栅TFT阵列基板的制造方法,包括:
[0006]通过一次构图工艺形成公共电极和顶栅。
[0007]优选地,在形成所述公共电极和顶栅前,还包括:
[0008]在基底上形成底栅和栅线;
[0009]在所述底栅和栅线上形成栅绝缘层;
[0010]在所述栅绝缘层上形成有源层;
[0011 ]在所述有源层上形成源极和漏极;
[0012]在所述源极和漏极上形成第一钝化层;
[0013]其中,所述公共电极和顶栅形成在所述第一钝化层上。
[0014]优选地,还包括:
[0015]在所述第一钝化层和所述栅绝缘层中与所述栅线对应的位置形成过孔,所述顶栅与所述栅线通过过孔连接。
[0016]优选地,还包括:
[0017]在所述公共电极和顶栅上形成第二钝化层,在所述第二钝化层上形成像素电极。
[0018]优选地,所述双栅TFT阵列基板的有源层为IGZ0。
[0019]优选地,所述公共电极为透明金属氧化物,形成所述公共电极和顶栅的步骤包括:
[0020]对所述顶栅进行还原处理。
[0021]优选地,形成所述公共电极和顶栅的步骤包括:
[0022]形成透明金属氧化物层;
[0023]在所述透明金属氧化物层上形成光刻胶;
[0024]对所述光刻胶进行半灰阶掩膜曝光处理,通过显影,保留第一区域的光刻胶,部分保留第二区域的光刻胶,去除其他区域光刻胶;
[0025]蚀刻掉所述其他区域的透明金属氧化物层;
[0026]通过一次灰化工艺去除所述第二区域的光刻胶,减薄第一区域的光刻胶厚度;
[0027]对第二区域的透明金属氧化物层进行等离子还原气体表面处理,以析出所述第二区域的透明金属氧化物层中的金属,将所述第一区域的透明金属氧化物层作为所述公共电极,将所述第二区域的金属层作为所述顶栅。
[0028]第二方面,本发明提供了一种双栅TFT阵列基板,包括公共电极和顶栅,其特征在于所述公共电极与所述顶栅同层设置。
[0029]优选地,双栅TFT阵列基板还包括:
[0030]基底;
[0031 ]设置在所述基底上的底栅和栅线;
[0032]设置在所述底栅和栅线上的栅绝缘层;
[0033]设置在所述栅绝缘层上的有源层;
[0034]设置在所述有源层上的源极和漏极;
[0035]设置在所述源极和漏极上的第一钝化层;
[0036]其中,所述公共电极和顶栅形成在所述第一钝化层上。
[0037]优选地,双栅TFT阵列基板还包括:
[0038]设置在所述第一钝化层和所述栅绝缘层中与所述栅线对应位置的过孔,用于将所述顶栅与所述栅线连通。
[0039]优选地,双栅TFT阵列基板还包括:
[0040]设置在所述公共电极和顶栅上的第二钝化层;
[0041 ]设置在所述第二钝化层上的像素电极。
[0042]优选地,所述双栅TFT阵列基板的有源层为IGZ0。
[0043]优选地,所述公共电极为透明氧化铟锡,所述顶栅由透明氧化铟锡经还原处理形成。
[0044]第三方面,本发明提供了一种显示装置,包括权利以上所述的双栅TFT阵列基板。
[0045]本发明提供的双栅TFT阵列基板及其制造方法,通过一次构图工艺形成公共电极和顶栅,与传统的先制作公共电极,再制作顶栅的工艺过程相比,减少了构图工艺的次数,简化了工艺流程。同时,本发明中通过还原方法得到的双栅TFT阵列基板中的顶栅与底栅具有相近的电阻,保证了整个阵列基板的稳定性。
【附图说明】
[0046]为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0047]图1是本发明一个实施例的双栅TFT阵列基板的制造方法的流程示意图;
[0048]图2是本发明一个实施例的公共电极和顶栅制造方法的流程示意图;
[0049]图3是本发明一个实施例的双栅TFT阵列基板的结构示意图;
[0050]图4是图3中双栅TFT阵列基板沿着A-A方向的截面示意图;
[0051 ]图5是图3中双栅TFT阵列基板沿着B-B方向的截面示意图;
[0052]图6至图13是本发明一个实施例的双栅TFT阵列基板上的公共电极和顶栅的制作过程示意图;
[0053]附图标记说明:
[0054]1-公共电极;2-顶栅;3-像素电极;4-第二钝化层;5-第一钝化层;6-有源层;7-源漏极层;8-底栅或栅线;9-栅绝缘层;10-基底;11-透明金属氧化物层;12-光刻胶;A-A和B-B是视图方向示意。
【具体实施方式】
[0055]为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0056]如图1所示,根据本发明一个实施例的双栅TFT阵列基板的制造方法,包括:
[0057]S6:通过一次构图工艺形成公共电极和顶栅。
[0058]如图6至图13所提供的公共电极和顶栅的制造方法,在第一钝化层5上,沉积一层透明金属氧化物层11(例如氧化铟锡),通过一次构图工艺,在该金属氧化物层上形成公共电极I和顶栅2。相比于传统的先形成公共电极I再形成顶栅2的方法,本实施例提供的方法减少了图案化工艺的次数,简化了工艺流程。
[0059]优选地,如图1和图3和图4所示,在形成所述公共电极和顶栅前,还包括:
[0060]S1:在基底10上形成底栅和栅线8;
[0061 ] S2:在该底栅和栅线8上形成栅绝缘层9;
[0062]S3:在栅绝缘层9上形成有源层6;
[0063]S4:在有源层6上形成源极和漏极7;
[0064]S5:在源极和漏极上形成第一钝化层5,
[0065]其中,公共电极I和顶栅2形成在第一钝化层5上。
[0066]如图3和图5所示,优选地,上述方法还包括:
[0067]在第一钝化层5和栅绝缘层9且与所述栅线8对应的位置形成过孔,顶栅2与栅线8通过该过孔连接。
[0068]由于栅线与底栅相连,在通过过孔将顶栅和底栅连接后,使得顶栅和底栅均与栅线相连,从而在栅线传输扫描信号时,一个像素单元中的顶栅和底栅能够同时接收到扫描信号,进而保证对有源层同时产生驱动作用。
[0069]优选地,上述方法还包括:
[0070]S7:在公共电极I和顶栅2上形成第二钝化层4,在第二钝化层4上形成像素电极3,如图3所示。本实施例适用于IPS(In-Plane Switching,平面转换)或者ADS(AdvancedSuper Dimens1n Switch,高级超维场转换)结构的阵列基板。
[0071 ]优选地,双栅TFT阵列基板的有源层6为IGZO(透明铟镓锌氧化物)。
[0072]通过IGZO制作有源层,可以使得有源层具有较高的迀移率和较大的开关比,但是IGZO是非晶结构,特性不稳定,根据以上实施例所采用的双栅极结构,可以提高IGZO作为有源层的稳定性。
[
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1