半导体封装件及其制法

文档序号:9827204阅读:564来源:国知局
半导体封装件及其制法
【技术领域】
[0001]本发明涉及一种半导体封装件及其制法,特别是指一种具有强化层的半导体封装件及其制法。
【背景技术】
[0002]覆晶(Flip-Chip)技术因具有缩小芯片封装面积及缩短讯号传输路径等优点,目前已经广泛应用于芯片封装领域。例如,芯片尺寸构装(Chip Scale Package, CSP)、芯片直接贴附封装(Direct Chip Attached, DCA)、及多芯片模块封装(Multi Chip Module, MCM)等型态的封装模块,均可以利用覆晶技术达到封装的目的。
[0003]在覆晶封装制程中,由于芯片与线路基板的热膨胀系数的差异甚大,故芯片外围的凸块无法与线路基板上对应的接点形成良好的接合,使得凸块可能自线路基板上剥离。
[0004]另一方面,随着集成电路的积集度的增加,因芯片与线路基板的间的热膨胀系数(Coefficient of Thermal Expans1n, CTE)不匹配(mismatch),以致所产生的热应力(thermal stress)与翘曲(warpage)的现象也日益严重,从而导致芯片与线路基板之间的电性连接可靠度(reliability)下降,并造成信赖性测试的失败。
[0005]为了解决上述问题,现有技术提出了采用穿娃中介板(Through siliconinterposer, TSI)制作线路基板的制程,藉由穿娃中介板与芯片的娃材质接近,以有效避免热膨胀系数不匹配所产生的问题,例如图1所示的半导体封装件I。
[0006]图1为绘示现有技术的一半导体封装件I的剖视示意图。该半导体封装件I包括一线路基板10、一穿硅中介板11、多个焊球12、一凸块底下金属层13、一芯片14以及多个焊球15。
[0007]该线路基板10具有相对的第一表面1a与第二表面10b、多个焊垫101及多个焊垫102。该穿硅中介板11具有相对的底面Ila与顶面11b、一第一线路层111、一第二线路层112、多个硅导通孔(Through Silicon Via, TSV) 113、一第一绝缘保护层114及一第二绝缘保护层115,该些硅导通孔113电性连接该第一线路层111及第二线路层112。
[0008]该些焊球12电性连接该线路基板10与该第一线路层111,该凸块底下金属层13形成于该第二线路层112上。该芯片14具有多个焊垫141,并透过该些焊球15与该凸块底下金属层13电性连接该第二线路层112。
[0009]该半导体封装件I除可避免上述问题外,也可使其整体尺寸更加缩小,例如一般线路基板的最小线宽/线距仅能做到12/12微米(μ m),而当芯片的输入输出(10)数增加时,现有的线路基板的线宽/线距并无法再缩小,故须加大线路基板的面积以提高布线密度,方可接置具有高输入输出数的芯片。
[0010]但因图1的半导体封装件I是将该芯片14接置于一具有硅导通孔113的穿硅中介板11上,藉由该穿硅中介板11作为转接板,以将该芯片14电性连接至该线路基板10上,该穿硅中介板11可以半导体制程做出线宽/线距为3/3微米或以下,故当该芯片14具有高输入输出数时,该穿硅中介板11的面积已足够连接高输入输出数的芯片14。同时,将该芯片14连接于该穿硅中介板11的电性传输速度,亦较该芯片14直接接置于该线路基板10的速度来的快又高,此因该穿硅中介板11具有细线宽/线距与电性传输距离短的特性。
[0011]惟,上述具有该穿硅中介板11的半导体封装件I的制作成本过高,故目前业界积极开发不具有该穿硅中介板11且体积小于该半导体封装件I的封装结构,因而发展出无硅基材的线路互连封装技术(Si Less Interconnect Technology),其主要制程例如图2A至图2E所示。
[0012]图2A至图2E为绘示现有技术的另一半导体封装件2及其制法的剖视示意图。该半导体封装件2的主要制法如下:
[0013]如图2A所示,先提供一承载板20与一增层结构21,该承载板20具有相对的第一表面20a与第二表面20b,该增层结构21具有相对的第一底面21a与第一顶面21b、至少一介电层211、多个导电盲孔212、至少一线路层213及多个电性连接垫214,且该增层结构21的第一底面21a与第一顶面21b上分别形成有第一绝缘保护层22及第二绝缘保护层23。接着,将该承载板20设置于该第一绝缘保护层22上,并形成凸块底下金属层24于该些电性连接垫214上。
[0014]如图2B所示,提供一芯片25且其具有相对的主动面25a与被动面25b、以及多个焊垫251,并藉由多个焊球26将该芯片25接置于该凸块底下金属层24上。
[0015]如图2C所示,形成底胶27于该芯片25与该第二绝缘保护层23之间。
[0016]如图2D所示,形成一具有相对的第二底面28a与第二顶面28b的封装胶体28于该第二绝缘保护层23上。
[0017]如图2E所示,藉由机械研磨方式,自该第二顶面28b薄化该封装胶体28的厚度。之后,可再进行薄化与蚀刻该承载板20等后续作业。
[0018]惟,上述半导体封装件2的制法中,由于该封装胶体28 (或底胶27)与该芯片25的热膨胀系数的差异甚大,以致该封装胶体28会产生翘曲,故需以机械研磨方式薄化该封装胶体28。如有需要加强该芯片25的散热效果,则会再进一步研磨以外露出该芯片25的被动面25b。然而,即使薄化该封装胶体28的厚度,甚至外露出该芯片25的被动面25b,仍然无法使该封装胶体28的翘曲现象完全消除,导致该芯片25容易产生裂痕或破裂(crack)的情形。
[0019]因此,如何克服上述现有技术的问题,实已成目前亟欲解决的课题。

【发明内容】

[0020]本发明为提供一种半导体封装件及其制法,可减少封装胶体的翘曲与半导体组件的破裂情形。
[0021]本发明提供一种半导体封装件,其包括:增层结构,其具有相对的第一底面与第一顶面;至少一半导体组件,其设置于该增层结构的第一顶面上,且该半导体组件电性连接该增层结构;封装胶体,其形成于该增层结构的第一顶面上以包覆该半导体组件,该封装胶体具有相对的第二底面与第二顶面,且该第二底面面向该增层结构的第一顶面;以及强化层,其形成于该封装胶体的第二顶面上、该增层结构与该封装胶体之间、或该增层结构的第一底面上。
[0022]当该强化层是形成于该封装胶体的第二顶面上、或该增层结构与该封装胶体之间时,该半导体封装件可包括第一绝缘保护层,该第一绝缘保护层形成于该增层结构的第一底面上,并具有多个第一贯穿孔以分别外露出该增层结构的多个导电盲孔。该半导体封装件可包括多个第二电性连接垫,其形成于该第一绝缘保护层上至该些第一贯穿孔内以分别电性连接该些导电盲孔。
[0023]当该强化层是形成于该封装胶体的第二顶面上时,该半导体封装件可包括形成于该强化层上的绝缘层。该半导体封装件可包括黏着层,其形成于该封装胶体与该强化层之间。
[0024]当该强化层是形成于该增层结构与该封装胶体之间时,该强化层具有多个开孔以分别外露出该增层结构的多个第一电性连接垫。
[0025]当该强化层是形成于该增层结构的第一底面上时,该半导体封装件可包括第一绝缘保护层与多个第二贯穿孔,该第一绝缘保护层形成于该增层结构与该强化层之间,该些第二贯穿孔形成于该强化层至该第一绝缘保护层中以分别外露出该增层结构的多个导电盲孔。该半导体封装件可包括绝缘层,其形成于该强化层与该些第二贯穿孔的壁面上。该半导体封装件可包括多个第二电性连接垫,其形成于该绝缘层上至该些第二贯穿孔内以分别电性连接该些导电盲孔。
[0026]该半导体封装件可包括凸块底下金属层与多个导电组件,该凸块底下金属层形成于该增层结构的多个第一电性连接垫上,该些导电组件形成于该半导体组件与该凸块底下金属层之间。
[0027]该半导体封装件可包括底胶,其形成于该半导体组件的主动面上以包覆该凸块底下金属层与该些导电组件。
[0028]本发明还提供一种半导体封装件的制法,其包括:提供一具有相对的第一底面与第一顶面的增层结构;设置至少一半导体组件于该增层结构的第一顶面上,且该半导体组件电性连接该增层结构;形成一具有相对的第二底面与第二顶面的封装胶体于该增层结构的第一顶面上以包覆该半导体组件,且该第二底面面向该增层结构的第一顶面;自该第二顶面薄化该封装胶体的厚度;以及形成强化层于该封装胶体的第二顶面上。
[0029]本发明又提供一种半导体封装件的制法,其包括:提供一具有相对的第一底面与第一顶面的增层结构;形成强化层于该增层结构的第一顶面上;设置至少一半导体组件于该强化层上,且该半导体组件电性连接至该增层结构;形成一具有相对的第二底面与第二顶面的封装胶体于该强化层上以包覆该半导体组件,且该第二底面面向该强化层;以及自该第二顶面薄化该封装胶体的厚度。
[0030]本发明再提供一种半导体封装件的制法,其包括:提供一具有相对的第一底面与第一顶面的增层结构;设置至少一半导体组件于该增层结构的第一顶面上,且该半导体组件电性连接该增层结构;形成一具有相对的第二底面与第二顶面的封装胶体于该增层结构的第一顶面上以包覆该半导体组件,且该第二底面面向该增层结构的第一顶面;自该第二顶面薄化该封装胶体的厚度;以及形成强化层于该增层结构的第一底面上。
[0031]该半导体封装件及其制法中,该增层结构可具有至少一介电层、多个形成于该介电层中的导电盲孔、及至少一形成于该介电层上并电性连接该些导电盲孔的线路层,且该线路层具有多个第一电性连接垫。
[0032]该强化层的材质可
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1