一种薄膜晶体管和显示基板及其制作方法、显示器件的制作方法

文档序号:9922826阅读:485来源:国知局
一种薄膜晶体管和显示基板及其制作方法、显示器件的制作方法
【技术领域】
[0001]本发明涉及显示技术领域,特别是涉及一种薄膜晶体管和显示基板及其制作方法、显示器件。
【背景技术】
[0002 ]薄膜晶体管液晶显示器件(TFT-LCD)具有亮度好、对比度高、功耗低、体积小、重量轻等优点,得到越来越多地广泛应用。随着市场对分辨率的要求越来越高,为了兼顾高开口率和低功耗的性能,薄膜晶体管(TFT)的尺寸越来越小。对于薄膜晶体管制作工艺而言,沟道尺寸的微小化程度是整个薄膜晶体管性能的关键。其中,薄膜晶体管的沟道由有源层位于源电极和漏电极之间的部分形成。
[0003]参见图2所示,对于薄膜晶体管的沟道,在形成源电极I和漏电极2的制程中,希望源电极I和漏电极2之间的间隔距离(对应沟道的宽度)A—致。但是,结合图1a和Ib所示,由于源电极I和漏电极2下面的膜层表面存在台阶,不平整,在形成源电极I和漏电极2的制程中,涂覆在源漏金属层10上的光刻胶20在跨越台阶时,厚度会有改变:台阶上的光刻胶厚度d比其他区域的厚度dM、。当这个厚度差异较大时,在对光刻胶20进行曝光后,会使得台阶上的光刻胶20过度曝光,而台阶下的光刻胶20曝光不足。在对光刻胶20显影后,以光刻胶20为阻挡刻蚀形成的源电极I和漏电极2,其位于台阶下部分的线宽比位于台阶上部分的线宽要大,即,沟道位于台阶下部分的宽度比位于台阶上部分的宽度要小。在沟道尺寸比曝光机精度大、曝光机有足够的Margin的情况下,尽管源电极I和漏电极2位于台阶下部分的线宽较大,也不会发生短接现象。但是,对于高分辨率产品,沟道尺寸已经越来越接近曝光机极限,这就导致在源电极I和漏电极2的制程中经常会因为沟道宽度过小,发生短接不良,如图1a中线框B内所示。

【发明内容】

[0004]本发明提供一种薄膜晶体管和显示基板及其制作方法、显示器件,用以解决源电极和漏电极形成在不平整表面上时,若两者间隔距离较小容易发生短接的问题。
[0005]为解决上述技术问题,本发明实施例中提供一种薄膜晶体管的制作方法,包括:[000?]形成源漏金属层;
[0007]在所述源漏金属层上形成平坦层;
[0008]对所述平坦层和源漏金属层进行构图工艺,形成源电极和漏电极。
[0009]本发明实施例中还提供一种显示基板的制作方法,所述显示基板包括薄膜晶体管,所述制作方法包括:
[0010]采用如上所述的制作方法形成薄膜晶体管。
[0011]本发明实施例中还提供一种薄膜晶体管,所述薄膜晶体管包括有源层、源电极和漏电极,采用如上所述的制作方法制得,所述有源层包括位于所述源电极和漏电极之间的第一部分,所述第一部分从靠近源电极的一侧到靠近漏电极一侧的宽度一致。
[0012]本发明实施例中还提供一种显示基板,包括如上所述的薄膜晶体管。
[0013]本发明实施例中还提供一种显示器件,包括如上所述的显示基板。
[0014]本发明的上述技术方案的有益效果如下:
[0015]上述技术方案中,在形成源电极和漏电极的构图工艺中,首先在源漏金属层上形成平坦层,提供平坦表面,然后在平坦层上形成光刻胶,从而光刻胶的厚度一致,曝光均匀,能够严格控制源电极和漏电极的线宽,即使源电极和漏电极之间的间隔距离较小,由于不存在光刻胶过度曝光的现象,因此也不容易出现短接的问题,适用于高分辨率的产品中,并保证广品的良率。
【附图说明】
[0016]为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
[0017]图1a表示现有技术中源电极和漏电极发生短接不良的示意图;
[0018]图1b表示现有技术中在源漏金属层上形成光刻胶时的结构示意图;
[0019]图2表示本发明实施例中源电极和漏电极之间的位置关系图;
[0020]图3表示本发明实施例中源电极和漏电极的制作流程图一;
[0021 ]图4表示本发明实施例中源电极和漏电极的制作流程图二 ;
[0022]图5-图8表示本发明实施例中薄膜晶体管的制作过程示意图。
【具体实施方式】
[0023]随着TFT-LCD的分辨率越来越高,为了兼顾开口率和低功耗的性能,薄膜晶体管的尺寸越来越小。对于小尺寸的薄膜晶体管,沟道的制作是整个工艺的关键步骤,决定了整个薄膜晶体管的性能。其中,薄膜晶体管的沟道由有源层位于源电极和漏电极之间的部分形成。
[0024]当源电极和漏电极形成在不平整表面时,在制作源电极和漏电极的构图工艺中,不平整的表面会导致光刻胶的厚度不均匀,而较薄的光刻胶会曝光过度。此时,若源电极和漏电极的间隔距离较小,容易发生短接的问题。尤其当源电极和漏电极的间隔距离接近曝光机极限时,很容易发生短接的问题。
[0025]为了解决上述技术问题,本发明在制作源电极和漏电极时,首先在源漏金属层上形成平坦层,提供平坦表面,从而在平坦层上形成的光刻胶厚度一致,曝光均匀,能够严格控制源电极和漏电极的线宽,即使源电极和漏电极之间的间隔距离较小,由于不存在光刻胶过度曝光的现象,因此也不容易出现短接的问题,适用于高分辨率的产品中,并保证产品的良率。
[0026]下面将结合附图和实施例,对本发明的【具体实施方式】作进一步详细描述。以下实施例用于说明本发明,但不用来限制本发明的范围。
[0027]实施例一
[0028]本实施例中提供一种薄膜晶体管的制作方法,包括:
[0029]形成源漏金属层;
[0030]在所述源漏金属层上形成平坦层;
[0031]对所述平坦层和源漏金属层进行构图工艺,形成源电极和漏电极。
[0032]通过上述步骤形成的源电极和漏电极不容易发生短接的问题,保证了小尺寸薄膜晶体管的性能。
[0033]在形成源电极和漏电极后,可以去除源电极和漏电极上的平坦层。
[0034]所述薄膜晶体管的制作方法还包括形成栅电极和有源层,通过所述栅电极打开或关闭薄膜晶体管。当薄膜晶体管打开时,所述有源层位于源电极和漏电极之间的部分形成薄膜晶体管的导电沟道。
[0035]本发明的技术方案尤其适用于源电极和漏电极形成在不平整表面上的情况,例如:底栅型薄膜晶体管、底栅共面型薄膜晶体管。
[0036]其中,所述平坦层可以由光刻胶制得,也可以由树脂等有机材料制得,或氧化硅、氮化硅等无机绝缘材料制得。所述平坦层的厚度较大,能够抹平不平整表面,提供平坦表面。制备源电极和漏电极的源漏金属层的材料可以选择Cu,Al,Ag,Mo,Cr,Nd,Ni,Mn,Ti,Ta,W等金属以及这些金属的合金,所述源漏金属层可以是单层结构或者多层结构,多层结构比如 Cu\Mo,Ti\Cu\Ti,Mo\Al\Mo 等。
[0037]本实施例中,所述平坦层由光刻胶制得。具体的,所述平坦层可以由正性光刻胶制得。由于正性光刻胶只有经过曝光后,才能通过显影或剥离工艺去除。因此,为了便于后续工艺中去除平坦层,在对所述源漏金属层进行构图工艺,形成源电极和漏电极的步骤之前还包括:
[0038]直接对所述平坦层进行曝光。
[0039]经过上述步骤处理后,在形成源电极和漏电极的构图工艺中,所述平坦层可以通过光刻胶的显影或剥离工艺去除,工艺简单。进一步地,如图1所示,对所述平坦层和源漏金属层进行构图工艺,形成源电极和漏电极的构图工艺具体包括:
[0040]在所述平坦层上形成光刻胶层;
[0041]利用掩膜板对所述光刻胶层进行曝光,显影后形成光刻胶保留区域和光刻胶不保留区域,所述显影工艺还用于去除光刻胶不保留区域的平坦层,所述光刻胶保留区域对应源电极和漏电极所在的区域,所述光刻胶不保留区域对应其他区域;
[0042]去除所述光刻胶不保留区域的源漏金属层,形成源电极和漏电极的图案;
[0043 ]剥离剩余的平坦层,形成源电极和漏电极。
[0044]当然,所述平坦层也可以由负性光刻胶制得。由于负性光刻胶可以直接通过显影和剥离工艺去除,不需要曝光,相对于正性光刻胶,省略了直接对整个平坦层进行曝光的工艺。则,如图4所示,对所述平坦层和源漏金属层进行构图工艺,形成源电极和漏电极的步骤具体包括:
[0045]在所述平坦层上形成光刻胶层;
[0046]利用掩膜板对所述光刻胶层进行曝光,显影后形成光刻胶保留区域和光刻胶不保留区域,所述显影工艺还用于去除光刻
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1