一种贴片二极管的上胶工艺的制作方法

文档序号:10554279阅读:597来源:国知局
一种贴片二极管的上胶工艺的制作方法
【专利摘要】本发明涉及一种贴片二极管的上胶工艺,其依次包括划片、酸洗、焊接、碱洗、上胶、胶固化和塑封工序。本发明的优点在于:本发明贴片二极管的上胶工艺,针对贴片二极管的构造形式无法采用O/J类芯片制程中的滚胶工艺进行上胶,通过改变贴片二极管的结构,进而形成一个环绕芯片外侧的环形间隙,在环形间隙内灌入芯片护封用胶,这样,二极管芯片上胶工艺,采用灌胶形式集聚在凹坑或壳体内,同时,又不会增加二极管芯片与引线装配后的厚度,使得二极管芯片与引线之间的牢固性得到有效提高,同时,还减少了芯片护封用胶的用量,进而能够降低生产成本。
【专利说明】
一种贴片二极管的上胶工艺
技术领域
[0001] 本发明属于微电子元器件的技术领域,特别涉及一种贴片二极管的上胶工艺。
【背景技术】
[0002] 二极管又称晶体二极管,它是一种具有单向传导电流的电子元件,因其安全、高效 率、环保、寿命长、响应快、体积小、结构牢固等优点,已逐步得到推广,目前广泛应用于各种 电子产品的指示灯、光纤通信用光源、各种仪表的指示器以及照明。
[0003] 二极管制造工艺中,要对二极管的芯片PN结进行保护,传统的芯片PN结护封技术 有两种: 第一种为0/J类芯片护封,晶圆切割在晶圆扩散后切片成晶粒,晶粒的边缘是粗糙的, 电性能不稳定,需要用混合酸洗掉边缘,然后包以硅胶并封装成型; 第二种为GPP护封,在现有产品普通硅整流扩散片的基础上对拟分割的管芯P/N结面四 周烧制一层玻璃,玻璃与单晶硅有很好的结合特性,使P/N结获得最佳的保护,免受外界环 境的侵扰,提尚器件的稳定性。
[0004] 上述两种护封技术一般应用在不同的封装结构中,如图1所示,0/J类芯片适合引 出线封装,其包括芯片1,芯片1的两端通过焊料2焊接引线3,在芯片1和引线3端部外上胶4, 且芯片1和引线3外封装环氧树脂5,引线3外设电镀层6;而GPP类芯片多采用贴片式封装结 构(参见图2),其包括芯片7,芯片7上设有一层钝化玻璃层8,进而形成GPP芯片;在GPP芯片 的两端通过焊料9焊接上引线框架10的贴片基岛和下引线框架11的贴片基岛,将GPP芯片和 上、下引线框架的贴片基岛封装在塑封体12内;采用引出线封装的0/J类芯片和采用贴片式 封装的GPP芯片整体制程分别如图3、4所示, 而其中,贴片式封装结构由于其小型化、薄型化特点,其芯片面积与封装面积之比接近 于1,能够降低PCB板的面积,进而降低成本,因此,在二极管封装上逐渐取代引出线封装结 构,得到越来越广泛的应用。
[0005] 但贴片式封装仍然存在一定的缺陷: (1) 由于贴片式封装多采用GPP芯片,而GPP芯片制程较为繁复,需要三道光阻显影之光 罩制程,而在成型切片时,常会有因切割而造成之微细裂缝,且边缘呈现90度之锐角状,加 工时容易受到碰撞所损伤; (2) 此外,GPP玻璃只包覆切割面的一部份,并无法包覆整个切割面,由于护封玻璃厚度 很薄,通常只能承受小于1600V之逆向电压; (3) 且GPP芯片的钝化玻璃中不可避免的含铅等重金属,对于环境影响无法估量。
[0006] 如果二极管能够采用0/J类芯片来进行贴片式封装,则上述GPP芯片所存在的缺陷 则能够顺利解决,但在实现过程中存在以下难点:贴片式封装中,由于其引脚的结构形式限 制,其无法采用传统0/J类芯片制程中的滚胶工艺(参见图5)进行上胶,而硅胶材质熟化温 度低于焊接温度的特性,又无法采用类似GPP芯片制程中的先上胶后焊接引脚的形式。
[0007] 因此,结合现状,研发一种制程简单、成本低且能顺利上胶的贴片二极管的上胶工 艺是非常有必要的。

【发明内容】

[0008] 本发明要解决的技术问题是提供一种制程简单、成本低且能顺利上胶的贴片二极 管的上胶工艺。
[0009] 为解决上述技术问题,本发明的技术方案为:一种贴片二极管的上胶工艺,依次 包括划片、焊接、芯片上胶和固化工序;其创新点在于:在贴片二极管下引线的芯片连接端 设置一可容纳芯片的凹坑,将芯片置于凹坑内,然后将芯片与上、下引线焊接固定,使凹坑 的内侧壁与芯片侧壁之间形成一个环绕在芯片外围的环形间隙;在芯片上胶工序中,向环 形间隙内灌入芯片护封用胶,使芯片护封用胶环绕在芯片外侧壁表面,再对护封胶进行固 化,且灌胶中芯片护封胶使用常温固化胶或高温固化胶,并通过灌注针头将芯片护封用胶 灌注至所述的芯片环形间隙中,灌注时,灌注针头通过他加压进行灌注,N 2压力控制在0.5-2.0kgf/cm2,灌注时间为5-10S;芯片的外围被灌注芯片护封用胶后,再通过超声波振动,使 灌注均匀,无气孔产生。
[0010] 进一步地,在所述划片工序后,焊接工序前,对芯片进行酸洗工序。
[0011] 进一步地,在所述焊接工序后,芯片上胶工序前,对芯片进行碱洗工序。
[0012] 进一步地,在护封固化后,进行模压塑封,在引线外形成一包裹芯片及引线的塑封 结构。
[0013] -种贴片二极管的上胶工艺,依次包括划片、焊接、芯片上胶和固化工序;其创新 点在于:在所述焊接工序中,将两引线分别与芯片的P、N端焊接固定;焊接后,将芯片及引线 置于一上端开口的塑封壳体中,使塑封壳体的内侧壁与芯片侧壁之间形成一个在芯片外围 的环形间隙;在所述芯片上胶工序中,向环形间隙内灌入芯片护封用胶,使芯片护封用胶环 绕在芯片外侧壁表面,再对护封胶进行固化,且灌胶中芯片护封胶使用常温固化胶或高温 固化胶,并通过灌注针头将芯片护封用胶灌注至所述的芯片环形间隙中,灌注时,灌注针头 通过N2加压进行灌注,N2压力控制在0.5-2. Okgf/cm2,灌注时间为5-10S;芯片的外围被灌注 芯片护封用胶后,再通过超声波振动,使灌注均匀,无气孔产生。
[0014] 进一步地,在所述划片工序后,焊接工序前,对芯片进行酸洗工序。
[0015] 进一步地,在所述焊接工序后,芯片上胶工序前,对芯片进行碱洗工序。
[0016] 进一步地,在护封固化后,进行塑封,通过模压工序在塑封壳体外形成一包裹芯片 及塑封壳体的塑封结构。
[0017] -种贴片二极管的上胶工艺,依次包括划片、焊接、芯片上胶和固化工序;其创新 点在于:预制一塑封外壳,该塑封外壳底部中心具有一个高度低于塑封外壳的芯片内壳,且 芯片内壳上端开口;在所述焊接工序中,将两引线分别与芯片的P、N端焊接固定;焊接后,将 芯片及引线置于芯片内壳中,使芯片内壳的内侧壁与芯片侧壁之间形成一个在芯片外围侧 的环形间隙;在所述芯片上胶工序中,向环形间隙内灌入芯片护封用胶,使芯片护封用胶环 绕在芯片外侧壁表面,再对护封胶进行固化,且灌胶中芯片护封胶使用常温固化胶或高温 固化胶,并通过灌注针头将芯片护封用胶灌注至所述的芯片环形间隙中,灌注时,灌注针头 通过N2加压进行灌注,N2压力控制在0.5-2. Okgf/cm2,灌注时间为5-10S;芯片的外围被灌注 芯片护封用胶后,再通过超声波振动,使灌注均匀,无气孔产生。
[0018] 进一步地,在所述划片工序后,焊接工序前,对芯片进行酸洗工序。
[0019] 进一步地,在所述焊接工序后,芯片上胶工序前,对芯片进行碱洗工序。
[0020] 进一步地,在护封固化后,向塑封外壳中灌入环氧树脂填料,使填料与塑封外壳形 成一个包裹芯片及引线的塑封结构。
[0021] 本发明的优点在于: (1) 本发明贴片二极管的上胶工艺,针对贴片二极管的构造形式无法采用0/J类芯片制 程中的滚胶工艺进行上胶,进而将贴片二极管设计成独特的构造形式,即贴片二极管的下 引线的芯片连接端设置一可容纳芯片的凹坑,将芯片置于凹坑内,然后将芯片与上、下引线 焊接固定,使凹坑的内侧壁与芯片侧壁之间形成一个环绕在芯片外侧的环形间隙;或将焊 接后芯片及引线置于一上端开口的塑封壳体中,使壳体的内侧壁与芯片侧壁之间形成一个 在芯片外侧的环形间隙;或预制一塑封外壳,该塑封外壳底部中心具有一个高度低于塑封 外壳的芯片内壳,且芯片内壳上端开口,将焊接后的芯片及引线置于芯片内壳中,使芯片内 壳的内侧壁与芯片侧壁之间形成一个在芯片外侧的环形间隙;然后在环形间隙内灌入芯片 护封用胶,这样,二极管芯片上胶工艺,采用灌胶形式集聚在凹坑或壳体内,同时,又不会增 加二极管芯片与引线装配后的厚度,使得二极管芯片与引线之间的牢固性得到有效提高, 同时,还减少了芯片护封用胶的用量,进而能够降低生产成本; (2) 本发明的贴片二极管的上胶工艺,其中,划片后对芯片进行酸洗,可化学腐蚀去除 掉芯片的切割损伤层;芯片酸腐蚀后,再进行两引线与芯片的焊接,从而避免了酸洗液对引 线框架的影响,保证了二极管的性能;焊接后再增添碱洗工序,能够去除焊接中的二氧化硅 氧化层,同时粗化芯片表面,加强芯片与芯片护封用胶的紧密性,且碱液不会与引线框架反 应,但能避免金属与酸反应生成的金属离子以化学键的方式附着在芯片表面,省去大量清 洗的过程,既节约了资源,也保证了贴片二极管的性能。
【附图说明】
[0022]下面结合附图和【具体实施方式】对本发明作进一步详细的说明。
[0023]图1是传统0/J类芯片二极管的结构示意图。
[0024]图2是GPP芯片二极管的结构示意图。
[0025] 图3是传统0/J类芯片二极管的整体制程的工艺流程图。
[0026] 图4是贴片式封装的GPP芯片二极管的整体制程的工艺流程图。
[0027] 图5是0/J类芯片制程中的滚胶工艺的示意图。
[0028] 图6是本发明实施例1中贴片二极管的结构示意图。
[0029] 图7是本发明实施例2中贴片二极管的结构示意图。
[0030] 图8是本发明实施例3中贴片二极管的结构示意图。
【具体实施方式】
[0031] 下面的实施例可以使本专业的技术人员更全面地理解本发明,但并不因此将本发 明限制在所述的实施例范围之中。
[0032] 实施例1 本实施例的贴片二极管,如图6所示,其包括芯片15,芯片的两端分别通过焊料16焊接 上引线13和下引线14,且下引线的芯片连接端设置一可容纳芯片的凹坑19,使得凹坑19的 内侧壁与芯片15侧壁之间形成一个环绕在芯片15外围的环形间隙,在环形间隙内灌有芯片 护封用胶17;通过塑封在引线外形成一包裹芯片15及引线的塑封体18。
[0033]本实施例上述结构的贴片二极管的上胶工艺步骤具体如下: (1) 合金:取焊片和扩散片,按焊片-扩散片-焊片的顺序,依次堆叠好,然后将堆叠好 的焊片、扩散片置于高频合金炉内进行合金加热,使扩散片与焊片相互结合后形成良好的 合金; (2) 划片:将步骤(1)中形成的合金放入自动划片机内,并且按照二极管芯片图形的尺 寸要求对合金进行切割,形成单个芯片15; (3) 酸洗:将步骤(2)中的单个芯片15,放置在酸溶液内进行酸洗,去除划片过程中对芯 片造成的损伤,且该酸洗过程分为三个阶段,第一阶段采用质量比为2:7:5的HN03、HF、H 3P〇4 的混合酸,酸洗150-300S,酸温控制在5-15°C;第二阶段采用质量浓度为10-20%的HNO 3溶 液,酸洗20-60S,酸温控制在5-35°C ;第三阶段采用质量浓度为2-8%的HF溶液,酸洗20-60S, 酸温控制在5-35 °C ; (4) 焊接:将酸洗后的芯片15,置于下引线14的凹坑19内,然后将芯片15与上、下引线通 过焊料16焊接固定,使凹坑19的内侧壁与芯片15侧壁之间形成一个环绕在芯片15外围的环 形间隙; (5) 碱洗:将焊接固定的芯片15和引线取出,放置于碱溶液内进行碱洗,去除焊接中的 二氧化硅氧化层,同时粗化芯片表面,加强芯片与芯片护封用胶的紧密性,该碱洗采用质量 浓度为2-15%的KOH溶液,碱洗60-180S,碱液温度控制在60-100 °C ; (6) 灌胶:在环形间隙内灌入芯片护封用胶17,使芯片护封用胶17环绕在芯片15外侧壁 表面,该灌胶中芯片护封用胶使用常温固化胶,并通过直径为0.5mm的灌注针头将芯片护封 用胶灌注至所述的芯片环形间隙中,灌注时,灌注针头通过犯加压进行灌注,N 2压力控制在 0.5-2. Okgf/cm2,灌注时间为5-10S;芯片的外围被灌注芯片护封用胶后,再通过超声波振 动,使灌注均匀,无气孔产生; (7) 胶固化:将灌胶后的芯片15和引线进行护封胶固化,固化温度为5-35Γ,固化5-30min; (8) 塑封:胶固化后,对芯片15和引线进行塑封,在引线外形成一包裹芯片15及引线的 塑封结构18。
[0034] 实施例2 本实施例与实施例1相比,为了更好地在芯片外形成一个环绕在芯片外围的环形间隙, 通过改变实施例1的结构,将焊接后的引线和芯片置于一上端开口的塑封壳体中,具体结 构,如图7所示,其包括芯片15,芯片的两端分别通过焊料16焊接上引线13和下引线14,将焊 接后的芯片15及引线置于一上端开口的塑封壳体20中,使塑封壳体20的内侧壁与芯片15侧 壁之间形成一个在芯片15外围的环形间隙,且环形间隙内灌有芯片护封用胶17;且通过塑 封在塑封壳体20外形成一包裹芯片15及塑封壳体20的塑封结构18。
[0035]本实施例上述结构的贴片二极管的上胶工艺步骤具体如下: (1)合金:取焊片和扩散片,按焊片-扩散片-焊片的顺序,依次堆叠好,然后将堆叠好 的焊片、扩散片置于高频合金炉内进行合金加热,使扩散片与焊片相互结合后形成良好的 合金; (2) 划片:将步骤(1)中形成的合金放入自动划片机内,并且按照二极管芯片图形的尺 寸要求对合金进行切割,形成单个芯片15; (3) 酸洗:将步骤(2)中的单个芯片15,放置在酸溶液内进行酸洗,去除划片过程中对芯 片造成的损伤,且该酸洗过程分为三个阶段,第一阶段采用质量比为2:7:5的HN03、HF、H 3P〇4 的混合酸,酸洗150-300S,酸温控制在5-15°C;第二阶段采用质量浓度为10-20%的HNO 3溶 液,酸洗20-60S,酸温控制在5-35°C ;第三阶段采用质量浓度为2-8%的HF溶液,酸洗20-60S, 酸温控制在5-35 °C ; (4) 焊接:将酸洗后的芯片15的P、N端分别与两引线焊接固定; (5) 碱洗:将焊接固定的芯片15和引线取出,放置于碱溶液内进行碱洗,去除焊接中的 二氧化硅氧化层,同时粗化芯片表面,加强芯片与芯片护封用胶的紧密性,该碱洗采用质量 浓度为2-15%的KOH溶液,碱洗60-180S,碱液温度控制在60-100 °C ; (6) 灌胶:将碱洗后的芯片15及引线置于一上端开口的塑封壳体20中,使塑封壳体20的 内侧壁与芯片15侧壁之间形成一个在芯片15外围的环形间隙;在环形间隙内灌入芯片护封 用胶17,使芯片护封用胶17环绕在芯片15外侧壁表面,该灌胶中芯片护封用胶使用常温固 化胶,并通过直径为0.5mm的灌注针头将芯片护封用胶灌注至所述的芯片环形间隙中,灌注 时,灌注针头通过N 2加压进行灌注,N2压力控制在0.5-2. Okgf/cm2,灌注时间为5-10S;芯片 的外围被灌注芯片护封用胶后,再通过超声波振动,使灌注均匀,无气孔产生; (7) 胶固化:将灌胶后的芯片15、引线和塑封壳体20进行护封胶固化,固化温度为5-35 °C,固化5_30min; (8) 塑封:胶固化后,通过塑封工序在塑封壳体20外形成一包裹芯片15及塑封壳体20的 塑封结构18。
[0036] 实施例3 本实施例与实施例1相比,为了更好地在芯片外形成一个环绕在芯片外围的环形间隙, 通过改变实施例1的结构,预制一个带有芯片内壳的塑封外壳,将焊接后的引线和芯片置于 芯片内壳中,具体结构,如图8所示,其包括芯片15,芯片的两端分别通过焊料16焊接上引线 13和下引线14,将焊接后的芯片15及引线置于芯片内壳22中,使芯片内壳22的内侧壁与芯 片15侧壁之间形成一个在芯片15外围的环形间隙,该芯片内壳22设置在一个高度高于芯片 内壳的塑封外壳21底部中心;且环形间隙内灌有芯片护封用胶17;并通过塑封外壳21中灌 入环氧树脂填料,使填料与塑封外壳21形成一包裹芯片15的塑封结构18。
[0037] 本实施例上述结构的贴片二极管的上胶工艺步骤具体如下: (1) 合金:取焊片和扩散片,按焊片-扩散片-焊片的顺序,依次堆叠好,然后将堆叠好 的焊片、扩散片置于高频合金炉内进行合金加热,使扩散片与焊片相互结合后形成良好的 合金; (2) 划片:将步骤(1)中形成的合金放入自动划片机内,并且按照二极管芯片图形的尺 寸要求对合金进行切割,形成单个芯片15; (3) 酸洗:将步骤(2)中的单个芯片15,放置在酸溶液内进行酸洗,去除划片过程中对芯 片造成的损伤,且该酸洗过程分为三个阶段,第一阶段采用质量比为2:7:5的HN03、HF、H 3P〇4 的混合酸,酸洗150-300S,酸温控制在5-15°C;第二阶段采用质量浓度为10-20%的HNO 3溶 液,酸洗20-60S,酸温控制在5-35°C ;第三阶段采用质量浓度为2-8%的HF溶液,酸洗20-60S, 酸温控制在5-35 °C ; (4) 焊接:将酸洗后的芯片15的P、N端分别与两引线焊接固定; (5) 碱洗:将焊接固定的芯片15和引线取出,放置于碱溶液内进行碱洗,去除焊接中的 二氧化硅氧化层,同时粗化芯片表面,加强芯片与芯片护封用胶的紧密性,该碱洗采用质量 浓度为2-15%的KOH溶液,碱洗60-180S,碱液温度控制在60-1OO °C ; (6) 预制塑封外壳:预制一塑封外壳21,该塑封外壳21底部中心具有一个高度低于塑封 外壳21的芯片内壳22,且芯片内壳22上端开口; (7) 灌胶:将碱洗后的芯片15及引线置于步骤(6)中的芯片内壳22中,使芯片内22的内 侧壁与芯片15侧壁之间形成一个在芯片15外围的环形间隙;在环形间隙内灌入芯片护封用 胶17,使芯片护封用胶17环绕在芯片15外侧壁表面,该灌胶中芯片护封用胶使用常温固化 胶,并通过直径为0.5mm的灌注针头将芯片护封用胶灌注至所述的芯片环形间隙中,灌注 时,灌注针头通过N 2加压进行灌注,N2压力控制在0.5-2. Okgf/cm2,灌注时间为5-10S;芯片 的外围被灌注芯片护封用胶后,再通过超声波振动,使灌注均匀,无气孔产生; (8) 胶固化:将灌胶后的芯片15、引线和塑封外壳21进行护封胶固化,固化温度为5-35 °C,固化5_30min; (9) 塑封:胶固化后,向塑封外壳21中灌入环氧树脂填料,使填料与塑封外壳21形成一 包裹芯片15及引线的塑封结构18。
[0038]表1是本发明所用各芯片护封胶的对比表。
[0039]表2是传统0/J类芯片二极管上胶工艺与实施例1~3贴片二极管上胶工艺的对比 表。
[0040]表1本发明所用各芯片护封胶的对比
结论:通过试验测试,采用常温固化胶与硅胶、环氧树脂胶相比,固化时间及固化温度 大大降低,且固化成本相对较低,因而为降低生产成本,实施例中所用常温固化胶。 「00411 串9佑絡n/TiliA片一秘替h防丁艾isSt偷仿Ih~训?片一秘替h防丁艾的对屮
结论:本发明贴片二极管上胶工艺与传统0/J二极管上胶工艺相比,上胶速度快,但固 化时间短、成本低;且胶利用率可达100%;因而,使用本发明工艺生产的产品节约能源,成本 较低。
[0042]以上显示和描述了本发明的基本原理和主要特征以及本发明的优点。本行业的技 术人员应该了解,本发明不受上述实施例的限制,上述实施例和说明书中描述的只是说明 本发明的原理,在不脱离本发明精神和范围的前提下,本发明还会有各种变化和改进,这些 变化和改进都落入要求保护的本发明范围内。本发明要求保护范围由所附的权利要求书及 其等效物界定。
【主权项】
1. 一种贴片二极管的上胶工艺,依次包括划片、焊接、芯片上胶和固化工序;其特征在 于:在贴片二极管下引线的芯片连接端设置一可容纳芯片的凹坑,将芯片置于凹坑内,然后 将芯片与上、下引线焊接固定,使凹坑的内侧壁与芯片侧壁之间形成一个环绕在芯片外围 的环形间隙;在芯片上胶工序中,向环形间隙内灌入芯片护封用胶,使芯片护封用胶环绕在 芯片外侧壁表面,再对护封胶进行固化,且灌胶中芯片护封胶使用常温固化胶或高温固化 胶,并通过灌注针头将芯片护封用胶灌注至所述的芯片环形间隙中,灌注时,灌注针头通过 N2加压进行灌注,N2压力控制在1.0-2. Okgf/cm2,灌注时间为5-10S;芯片的外围被灌注芯片 护封用胶后,再通过超声波振动,使灌注均匀,无气孔产生。2. 根据权利要求1所述的贴片二极管的上胶工艺,其特征在于:在所述划片工序后,焊 接工序前,对芯片进行酸洗工序。3. 根据权利要求1所述的贴片二极管的上胶工艺,其特征在于:在所述焊接工序后,芯 片上胶工序前,对芯片进行碱洗工序。4. 根据权利要求1所述的贴片二极管的上胶工艺,其特征在于:在护封固化后,进行模 压塑封,在引线外形成一包裹芯片及引线的塑封结构。5. -种贴片二极管的上胶工艺,依次包括划片、焊接、芯片上胶和固化工序;其特征在 于:在所述焊接工序中,将两引线分别与芯片的P、N端焊接固定;焊接后,将芯片及引线置于 一上端开口的塑封壳体中,使塑封壳体的内侧壁与芯片侧壁之间形成一个在芯片外围的环 形间隙;在所述芯片上胶工序中,向环形间隙内灌入芯片护封用胶,使芯片护封用胶环绕在 芯片外侧壁表面,再对护封胶进行固化,且灌胶中芯片护封胶使用常温固化胶或高温固化 胶,并通过灌注针头将芯片护封用胶灌注至所述的芯片环形间隙中,灌注时,灌注针头通过 N2加压进行灌注,N2压力控制在1.0-2. Okgf/cm2,灌注时间为5-10S;芯片的外围被灌注芯片 护封用胶后,再通过超声波振动,使灌注均匀,无气孔产生。6. 根据权利要求5所述的贴片二极管的上胶工艺,其特征在于:在所述划片工序后,焊 接工序前,对芯片进行酸洗工序。7. 根据权利要求5所述的贴片二极管的上胶工艺,其特征在于:在所述焊接工序后,芯 片上胶工序前,对芯片进行碱洗工序。8. 根据权利要求5所述的贴片二极管的上胶工艺,其特征在于:在护封固化后,进行塑 封,通过模压工序在塑封壳体外形成一包裹芯片及塑封壳体的塑封结构。9. 一种贴片二极管的上胶工艺,依次包括划片、焊接、芯片上胶和固化工序;其特征在 于:预制一塑封外壳,该塑封外壳底部中心具有一个高度低于塑封外壳的芯片内壳,且芯片 内壳上端开口;在所述焊接工序中,将两引线分别与芯片的P、N端焊接固定;焊接后,将芯片 及引线置于芯片内壳中,使芯片内壳的内侧壁与芯片侧壁之间形成一个在芯片外围侧的环 形间隙;在所述芯片上胶工序中,向环形间隙内灌入芯片护封用胶,使芯片护封用胶环绕在 芯片外侧壁表面,再对护封胶进行固化,且灌胶中芯片护封胶使用常温固化胶或高温固化 胶,并通过灌注针头将芯片护封用胶灌注至所述的芯片环形间隙中,灌注时,灌注针头通过 N2加压进行灌注,N2压力控制在1.0-2. Okgf/cm2,灌注时间为5-10S;芯片的外围被灌注芯片 护封用胶后,再通过超声波振动,使灌注均匀,无气孔产生。10. 根据权利要求9所述的贴片二极管的上胶工艺,其特征在于:在所述划片工序后,焊 接工序前,对芯片进行酸洗工序。11. 根据权利要求9所述的贴片二极管的上胶工艺,其特征在于:在所述焊接工序后,芯 片上胶工序前,对芯片进行碱洗工序。12. 根据权利要求9所述的贴片二极管的上胶工艺,其特征在于:在护封固化后,向塑封 外壳中灌入环氧树脂填料,使填料与塑封外壳形成一个包裹芯片及引线的塑封结构。
【文档编号】H01L21/56GK105914132SQ201610296540
【公开日】2016年8月31日
【申请日】2016年5月6日
【发明人】王志敏
【申请人】王志敏
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1