双栅阵列基板及其制作方法、显示面板、显示装置的制造方法

文档序号:10614538阅读:219来源:国知局
双栅阵列基板及其制作方法、显示面板、显示装置的制造方法
【专利摘要】本发明提供了一种双栅阵列基板及其制作方法、显示面板、显示装置。本发明实施例提供的阵列基板中,栅线可以通过若干条与数据线同层且与数据线同方向的导引线接收栅极驱动电路传输的栅极驱动信号,使得该阵列基板应用于显示装置时,只需在阵列基板行方向上的侧边处设置导引线的扇出区域即可,有效减小显示装置两侧占用的空间,从而有利于实现显示装置的无边框设计。
【专利说明】
双栅阵列基板及其制作方法、显示面板、显示装置
技术领域
[0001]本发明涉及显示技术领域,尤其是涉及一种双栅阵列基板及其制作方法、显示面板、显示装置。
【背景技术】
[0002]目前主流的显示装置一般采用扫描驱动的方式,即栅极驱动电路在各行子像素所连接的栅线上依次施加信号使各行子像素依次导通,并使用数据驱动电路在各列子像素所连接的数据线上施加数据电压从而将各个子像素对应的数据电压写入到各个子像素中,完成相应的发光控制。
[0003]由于数据驱动电路的成本比栅极驱动电路高出许多,现有技术中提出了一种双栅显示装置,如图1所示,包括若干列数据线以及若干行栅线。其中,每两行栅线控制一行子像素单元的开启,每一列数据线用于其相邻两侧的开启的子像素单元中写入数据电压。这样就可以将所需数据线的数目减少一半。此外,各个栅线通过栅线柔性连接电路I ’连接栅极驱动电路,以使栅极驱动电路为栅线提供驱动信号。各个数据线通过数据线柔性连接电路2 ’连接数据驱动电路,以使数据驱动电路为数据线提供数据电压信号。
[0004]然而如图1所示,在双栅显示装置中,由于栅线在显示装置的侧边框处扇出,因此用于对栅线进行压接的栅线柔性连接电路I’就需要设置在显示装置的侧边框内,这样就导致显示装置的侧边框内的一部分空间被栅线柔性连接电路I’占用,从而不利于显示装置的无边框设计。

【发明内容】

[0005]本发明的目的在于,解决现有的双栅显示装置中栅线在侧边框处扇出,相应地使得栅线柔性连接电路设置在显示装置的侧边框内,导致侧边框内一部分空间被栅线柔性连接电路占用,不利于显示装置的无边框设计的问题。
[0006]为解决上述问题,本发明提供了一种双栅阵列基板及其制作方法、显示面板、显示
目.ο
[0007]第一方面,本发明提供了一种双栅阵列基板,包括阵列分布的子像素单元,若干条数据线以及若干条栅线,
[0008]其中,相邻两行子像素单元之间设置有两条栅线,相邻两条数据线之间包含两列子像素单元,每一条数据线在每一行的子像素单元位置处连接两个位于该数据线的两侧且均与该数据线相邻的子像素单元;
[0009]所述阵列基板还包括与数据线同层设置的若干条导引线,每一条导引线对应设置在一个第一空隙区域处,所述第一空隙区域为相邻两条数据线之间两列子像素单元之间的空隙区域,每一条导引线均通过转接孔与一条栅线对应相连,用于向对应的栅线传输栅极信号。
[0010]可选地,[0011 ]所述阵列基板还包括若干条公共电极线,每一条公共电极线对应设置在一个第一空隙区域内;且公共电极线所在的第一空隙区域与导引线所在的第一空隙区域不同;
[0012]所述阵列基板上还形成有公共电极,所述公共电极和所述公共电极线通过过孔相连。
[0013]可选地,各条导引线与各条数据线在同一区域扇出。
[0014]可选地,各条导引线的扇出区域与各条数据线的扇出区域均为多个,且各条导引线的扇出区域与各条数据线的扇出区域交替排列。
[0015]第二方面,本发明提供了一种双栅阵列基板的制作方法,包括:
[0016]在阵列基板上形成阵列分布的子像素单元,若干条数据线以及若干条栅线;其中,相邻两行子像素单元之间设置有两条栅线,相邻两条数据线之间包含两列子像素单元,每一条数据线在每一行的子像素单元位置处连接两个位于该数据线的两侧且均与该数据线相邻的子像素单元;
[0017]在所述阵列基板上还形成有与数据线同层设置的若干条导引线,每一条导引线对应设置在一个第一空隙区域处,所述第一空隙区域为相邻两条数据线之间两列子像素单元之间的空隙区域,每一条导引线均通过转接孔与一条栅线对应相连,用于向对应的栅线传输栅极信号。
[0018]可选地,在所述阵列基板上还形成有若干条公共电极线,每一条公共电极线对应形成在一个第一空隙区域内;且公共电极线所在的第一空隙区域与导引线所在的第一空隙区域不同;
[0019]在所述阵列基板上还形成有公共电极,所述公共电极和所述公共电极线通过过孔相连。
[0020]第三方面,本发明提供了一种显示面板,包括上述所述的双栅阵列基板。
[0021 ]第四方面,一种显示装置,包括上述所述的显示面板。
[0022]可选地,所述双栅阵列基板为各条导引线与各条数据线在同一区域扇出的阵列基板;所述显示装置还包括栅极驱动电路、数据驱动电路和柔性连接电路;所述栅极驱动电路与所述数据驱动电路通过相同的柔性连接电路分别与阵列基板上的各条导引线或各条数据线相连。
[0023]可选地,所述双栅阵列基板为各条导引线的扇出区域与各条数据线的扇出区域均为多个,且各条导引线的扇出区域与各条数据线的扇出区域交替排列的阵列基板;所述显示装置还包括栅极驱动电路、数据驱动电路和柔性连接电路;所述栅极驱动电路与所述数据驱动电路通过不同的柔性连接电路分别与阵列基板上的各条导引线或各条数据线相连;其中,栅极驱动电路连接的柔性连接电路与数据驱动电路连接的柔性连接电路交替排列。
[0024]本发明实施例提供的阵列基板中,栅线可以通过若干条与数据线同层且与数据线同方向的导引线接收栅极驱动电路传输的栅极驱动信号,使得该阵列基板应用于显示装置时,只需在阵列基板行方向上的侧边处设置导引线的扇出区域即可,有效减小显示装置两侧占用的空间,从而有利于实现显示装置的无边框设计。
【附图说明】
[0025]通过参考附图会更加清楚的理解本发明的特征信息和优点,附图是示意性的而不应理解为对本发明进行任何限制,在附图中:
[0026]图1为现有技术中包含双栅阵列基板的显示装置结构示意图;
[0027]图2为本发明实施方式提供的阵列基板结构示意图;
[0028]图3为本发明实施方式提供的一种显示装置的结构示意图;
[0029]图4为本发明实施方式提供的另一种显示装置的结构示意图。
【具体实施方式】
[0030]为了能够更清楚地理解本发明的上述目的、特征和优点,下面结合附图和【具体实施方式】对本发明进行进一步的详细描述。需要说明的是,在不冲突的情况下,本申请的实施例及实施例中的特征可以相互组合。
[0031]在下面的描述中阐述了很多具体细节以便于充分理解本发明,但是,本发明还可以采用其他不同于在此描述的其他方式来实施,因此,本发明的保护范围并不受下面公开的具体实施例的限制。
[0032]第一方面,本发明实施方式提供了一种双栅阵列基板,包括阵列分布的子像素单元,若干条数据线以及若干条栅线。
[0033]其中,相邻两行子像素单元之间设置有两条栅线,相邻两条数据线之间包含两列子像素单元,每一条数据线在每一行的子像素单元位置处连接两个位于该数据线的两侧且均与该数据线相邻的子像素单元。
[0034]该双栅阵列基板还包括与数据线同层设置的若干条导引线,每一条导引线对应设置在一个第一空隙区域处。其中,这里的第一空隙区域为相邻两条数据线之间两列子像素单元之间的空隙区域。此外,每一条导引线均通过转接孔与一条栅线对应相连,用于向对应的栅线传输栅极信号。
[0035]本发明实施例提供的阵列基板中,栅线可以通过若干条与数据线同层且与数据线同方向的导引线接收栅极驱动电路传输的栅极驱动信号,使得该阵列基板应用于显示装置时,只需在阵列基板行方向上的侧边处设置导引线的扇出区域即可,有效减小显示装置两侧占用的空间,从而有利于实现显示装置的无边框设计。
[0036]在实际应用中,这里的子像素单元可以为红色子像素单元或绿色子像素单元或蓝色子像素单元。
[0037]在具体实施时,上述的双栅阵列基板的结构可能表现为多种不同的形式。下面结合附图对其中的一些实施方式进行具体说明。
[0038]参见图2,图2所示的阵列基板包括阵列分布的子像素单元P和若干条栅线G。其中,相邻两行子像素单元P之间设置有两条栅线G。对于每一行子像素单元P来说,与该行子像素单元P相邻的其中一条栅线连接该行子像素单元P中的偶数列像素单元,另一条栅线连接该行子像素单元P中的奇数列像素单元,从而使得该行子像素单元P在这两条栅线的共同控制下在每一帧内应当开启的时刻开启。例如,图2中的第一行子像素单元P由栅线Gl和G2共同控制,第二行子像素单元P由栅线G3和G4共同控制。同时,图2所示的阵列基板还包括若干条数据线D。其中,相邻两条数据线D之间包含两列子像素单元P,每一条数据线D连接与其相邻的两个子像素单元P,用于在与子像素单元P开启时向其输入数据电压。
[0039]此外,该双栅阵列基板还包括与数据线同层设置的若干条导引线L。其中,每一条导引线L对应设置在相邻两条数据线D之间的两列子像素单元P之间的空隙区域处。每一条导引线L均通过转接孔O与一条栅线G对应相连,例如导引线LI通过转接孔Ol与栅线Gl相连,从而使得导引线L在其连接的栅极驱动电路的控制下向各个对应的栅线G传输栅极信号。
[0040]可以理解的是,当上述阵列基板应用于显示装置中时,由于栅线是通过导引线与栅极驱动电路相连的,因此只需要将导引线的扇出线与栅极驱动电路相连即可实现栅极驱动电路向栅线传输信号。而导引线又与数据线同一方向排布,因此导引线可以在数据线扇出的一侧扇出,这样就使得显示装置的侧边处无需再设置栅线的扇出区域,从而有利于显示装置的无边框设计。
[0041]在具体实施时,本发明实施例提供的阵列基板还可以包括若干条公共电极线。参见图2,本发明实施例提供的阵列基板中,每一条公共电极线COM对应设置在一个第一空隙区域内,也即两列数据线D之间的两列子像素单元P之间的区域内,且公共电极线COM所在的区域与导引线L所在的区域不同。也就是说,在每两列子像素单元P之间只能设置一条公共电极线COM或一条导引线L。相应地,阵列基板上还形成有公共电极(图2中未示出)。其中,公共电极和公共电极线COM可以通过过孔相连,从而向公共电极传输公共电极信号。
[0042]可以理解的是,本发明提供的阵列基板中的栅线以及公共电极线的数量可以根据阵列基板中的子像素单元的行列数进行设计。具体来说,若阵基板中包括M行N列子像素单元,由于其采用双栅设计,因此只需要设置N/2条数据线以及2M条栅线。进而,需要在阵列基板的任意2M个第一空隙区域内设置2M条与数据线同层且同一方向的导引线,从而使得2M条栅线均有对应的导引线与之连接。不难理解的是,在设置了 2M条导引线之后,阵列基板上还剩余N/2-2M个没有设置导引线的第一空隙区域。此时,这些第一空隙区域内就可以设置公共电极线。因此,该阵列基板上包含的公共电极线的数量可以为N/2-2M,从而使得本发明提供的阵列基板的结构能够满足包含该阵列基板的基本显示要求。
[0043]在具体实施时,上述阵列基板中的各条导引线与各条数据线在阵列基板行方向上侧边处的扇出方式可以有多种实现方式。下面结合附图3以及附图4对其中两种可选的扇出方式进行说明。
[0044]图3示出了一种导引线与数据线的扇出方式,由于阵列基板中的导引线L与数据线D的排布方向一致,因此各个导引线与各个数据线可以均在图3示出阵列基板的下方扇出。其中,各条导引线L与各条数据线D的扇出区域均为多个,且各条导引线L的扇出区域与各条数据线D的扇出区域交替排列。在该在阵列基板应用于显示装置中时,交替扇出的导引线L以及数据线D可以通过不同的柔性连接电路分别与对应的驱动电路连接。例如,导引线L可以通过柔性连接电路I与栅极驱动电路连接,数据线D可以通过柔性连接电路I与数据驱动电路连接,从而栅线G可以通过导引线L接收栅极驱动电路提供的驱动信号,并根据驱动信号控制对应行子像素单元P的开启,数据线D接收数据驱动电路提供的数据电压并在子像素单元P开启时将数据电压写入。
[0045]图4示出了又一种导引线与数据线的扇出方式,与图3不同的是,图4示出的阵列基板中各条导引线L与各条数据线D可以在同一区域扇出。当该阵列基板应用于显示装置中时,在同一区域扇出的导引线L和数据线D可以通过相同的柔性连接电路3与栅极驱动电路或数据驱动电路连接。这样做的好处是,便于对导引线以及数据线的压接,从而降低压接处的制作难度。
[0046]当然,本发明实施例提供的阵列基板中导引线以及数据线还可以以其他方式扇出,本发明对此不作具体限定。
[0047]不难理解的是,上述实施例中的举例说明只是为了便于更好地理解本发明实施例提供的阵列基板,并不能构成对本发明的具体限定。且上述的各个优选实施方式之间不会相互影响,各个优选实施方式之间的任意组合所得到的方案均应该落入本发明的保护范围。
[0048]第二方面,本发明实施方式还提供了一种双栅阵列基板的制作方法,包括:
[0049]S101、在阵列基板上形成阵列分布的子像素单元,若干条数据线以及若干条栅线;
[0050]其中,相邻两行子像素单元之间设置有两条栅线,相邻两条数据线之间包含两列子像素单元,每一条数据线在每一行的子像素单元位置处连接两个位于该数据线的两侧且均与该数据线相邻的子像素单元;
[0051]S102、在阵列基板上还形成有与数据线同层设置的若干条导引线,每一条导引线对应设置在一个第一空隙区域处,第一空隙区域为相邻两条数据线之间两列子像素单元之间的空隙区域,每一条导引线均通过转接孔与一条栅线对应相连,用于向对应的栅线传输栅极信号。
[0052]通过上述制作方法制作成的阵列基板,栅线可以通过若干条与数据线同层且与数据线同方向的导引线接收栅极驱动电路传输的栅极驱动信号,使得该阵列基板应用于显示装置时,只需在阵列基板行方向上的侧边处设置导引线的扇出区域即可,有效减小显示装置两侧占用的空间,从而有利于实现显示装置的无边框设计。
[0053]在具体实施时,为了使得通过上述制作方法制作的阵列基板能够控制每个子像素单元中发光强度,本发明实施方式提供的制作方法还包括:
[0054]S201、在阵列基板上还形成有若干条公共电极线,每一条公共电极线对应形成在一个第一空隙区域内;且公共电极线所在的第一空隙区域与导引线所在的第一空隙区域不同;
[0055]S202、在阵列基板上还形成有公共电极,公共电极和公共电极线通过过孔相连。
[0056]由于本发明实施方式提供的制作方法是根据本发明提供的双栅阵列基板的结构而制作的,故而本领域技术人员可以根据前述介绍的双栅阵列基板的结构得知制作该基板的方法,因此在这里不再对本发明提供的双栅阵列基板的制作方法进行赘述。
[0057]第三方面,本发明实施方式还提供了一种显示面板,包括上述的双栅阵列基板。由于该双栅阵列基板中,数据线以及连接栅线的导引线均在行方向上的侧边扇出,因此无需再在侧边上设置栅线的扇出区域,使得应用该显示面板的显示装置能够实现无边框设计的目的。
[0058]第四方面,本发明实施方式还提供了一种显示装置,该显示装置包括上述显示面板。
[0059]其中,这里的显示面板中包括的双栅阵列基板为如第一方面所述的双栅阵列基板。此外,这里的显示装置还可以包括栅极驱动电路、数据驱动电路以及柔性连接电路。可以理解的是,栅极驱动电路与数据驱动电路均设置在显示面板外的PCB板上,因此,栅极驱动电路以及数据驱动电路需要通过柔性连接电路才能与对应的导引线和数据线连接。
[0060]可以理解的是,栅极驱动电路以及数据驱动电路需要通过柔性连接电路与导引线和数据线连接的方式有很多种。比如,如图3所示,栅极驱动电路与数据驱动电路可以通过不同的柔性连接电路分别与阵列基板上的各条导引线或各条数据线相连。且栅极驱动电路连接的柔性连接电路与数据驱动电路连接的柔性连接电路交替排列。具体来说,设置在PCB板上的栅极驱动电路通过柔性连接电路I与导引线L相连,从而向导引线L对应的栅线G传输栅极驱动信号。而设置在PCB板上的数据驱动电路通过柔性连接电路2与数据线D相连,从而向数据线D传输数据电压信号。各个柔性连接电路I与各个柔性连接电路2交替排列,从而使得显示装置能够满足基本的显示要求。
[0061]再比如,如图4所示,栅极驱动电路与数据驱动电路可以通过相同的柔性连接电路分别与阵列基板上的各条导引线或各条数据线相连。具体来说,设置在PCB板上的栅极驱动电路与数据驱动电路可以均通过柔性连接电路3分别与阵列基板上的导引线L或数据线D相连。这样做的好处是,便于对导引线以及数据线的压接,从而压接处的制作难度,简化整个显示装置的制作工艺。
[0062]在具体实施时,这里的柔性连接电路可以为C0F(Chip On Flex ,or Chip OnFilm,常称为覆晶薄膜),或者可以为FPC(Flexible Printed Circuit board,柔性电路板)。本发明对此不作具体限定。
[0063]此外,这里的显示装置可以为:电子纸、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
[0064]最后应说明的是:以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。
【主权项】
1.一种双栅阵列基板,其特征在于:包括阵列分布的子像素单元,若干条数据线以及若干条栅线, 其中,相邻两行子像素单元之间设置有两条栅线,相邻两条数据线之间包含两列子像素单元,每一条数据线在每一行的子像素单元位置处连接两个位于该数据线的两侧且均与该数据线相邻的子像素单元; 所述阵列基板还包括与数据线同层设置的若干条导引线,每一条导引线对应设置在一个第一空隙区域处,所述第一空隙区域为相邻两条数据线之间两列子像素单元之间的空隙区域,每一条导引线均通过转接孔与一条栅线对应相连,用于向对应的栅线传输栅极信号。2.根据权利要求1所述的阵列基板,其特征在于, 所述阵列基板还包括若干条公共电极线,每一条公共电极线对应设置在一个第一空隙区域内;且公共电极线所在的第一空隙区域与导引线所在的第一空隙区域不同; 所述阵列基板上还形成有公共电极,所述公共电极和所述公共电极线通过过孔相连。3.根据权利要求1-2任一所述的阵列基板,其特征在于,各条导引线与各条数据线在同一区域扇出。4.根据权利要求1-2任一所述的阵列基板,其特征在于,各条导引线的扇出区域与各条数据线的扇出区域均为多个,且各条导引线的扇出区域与各条数据线的扇出区域交替排列。5.一种双栅阵列基板的制作方法,其特征在于,包括: 在阵列基板上形成阵列分布的子像素单元,若干条数据线以及若干条栅线;其中,相邻两行子像素单元之间设置有两条栅线,相邻两条数据线之间包含两列子像素单元,每一条数据线在每一行的子像素单元位置处连接两个位于该数据线的两侧且均与该数据线相邻的子像素单元; 在所述阵列基板上还形成有与数据线同层设置的若干条导引线,每一条导引线对应设置在一个第一空隙区域处,所述第一空隙区域为相邻两条数据线之间两列子像素单元之间的空隙区域,每一条导引线均通过转接孔与一条栅线对应相连,用于向对应的栅线传输栅极信号。6.根据权利要求5所述的方法,其特征在于,包括: 在所述阵列基板上还形成有若干条公共电极线,每一条公共电极线对应形成在一个第一空隙区域内;且公共电极线所在的第一空隙区域与导引线所在的第一空隙区域不同; 在所述阵列基板上还形成有公共电极,所述公共电极和所述公共电极线通过过孔相连。7.—种显示面板,其特征在于,包括如权利要求1-4任一所述的双栅阵列基板。8.一种显示装置,其特征在于,包括如权利要求7所述的显示面板。9.如权利要求8所述的显示装置,其特征在于,所述双栅阵列基板为如权利要求4所述的阵列基板;所述显示装置还包括栅极驱动电路、数据驱动电路和柔性连接电路;所述栅极驱动电路与所述数据驱动电路通过相同的柔性连接电路分别与阵列基板上的各条导引线或各条数据线相连。10.如权利要求8所述的显示装置,其特征在于,所述双栅阵列基板为如权利要求5所述的阵列基板;所述显示装置还包括栅极驱动电路、数据驱动电路和柔性连接电路;所述栅极驱动电路与所述数据驱动电路通过不同的柔性连接电路分别与阵列基板上的各条导引线或各条数据线相连;其中,栅极驱动电路连接的柔性连接电路与数据驱动电路连接的柔性连接电路交替排列。
【文档编号】H01L21/77GK105977264SQ201610512345
【公开日】2016年9月28日
【申请日】2016年6月30日
【发明人】李少茹, 汪锐, 杨妮, 陈帅
【申请人】京东方科技集团股份有限公司, 重庆京东方光电科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1