Cpu供电电路的制作方法

文档序号:7435382阅读:250来源:国知局
专利名称:Cpu供电电路的制作方法
技术领域
本发明涉及一种供电电路,特别是一种电脑主板上的CPU (CentralProcessing Unit,中央处理器)供电电路。
背景技术
一种如图1所示的传统的CPU供电电路包括一 PWM(Pulse-WidthModulation,脉宽调制)控制器芯片及一驱动芯片,所述驱动芯片连接至一对MOSFET (场效应管),所述PWM 控制器芯片输出PWM信号至所述驱动芯片以控制所述MOSFET的导通、断开的次序及时间从而调整输出至CPU的电压。PWM信号的占空比越大,输出电压越大;PWM信号的占空比越小, 输出电压越小。所述驱动芯片可为一 ADP3120A芯片,其包括一 Vcc电源引脚,当该Vcc电源引脚的电压范围在4. 15V 13. 2V之间时,ADP3120A芯片可正常工作。ADP3120A芯片在一最佳工作电压(如10V)下工作时,其输出效率最佳,可降低电能消耗,提高整个供电电路效能。但是目前主板上的电源仅能提供12V、5V的电压至所述驱动芯片,因此驱动芯片的输出效率不能最优化,造成不必要的电能浪费。

发明内容
鉴于以上内容,有必要提供一种较为节能的CPU供电电路。一种CPU供电电路,包括一脉宽调制控制器芯片、一与所述脉宽调制控制器芯片相连的驱动芯片、与所述驱动芯片相连的一第一场效应管及一第二场效应管,所述驱动芯片接有一电源,所述脉宽调制控制器芯片输出脉宽调制信号至所述驱动芯片以控制所述第一场效应管及第二场效应管的导通/截止状态从而控制输出至CPU的电压,所述驱动芯片的电源输入端接有一电压调节器,所述电压调节器将所述电源的电压调节至一优化电压值提供给所述驱动芯片内部的电路。相较于现有技术,本发明CPU供电电路利用所述电压调节器将输出至所述驱动芯片的电源调节至一优化电压值,驱动芯片在该优化电压值下工作时,其输出效率最高,可节省电能。


图1是一传统的CPU供电电路的组成图。图2是本发明CPU供电电路一较佳实施方式的组成图。图3是本发明CPU供电电路另一较佳实施方式的组成图。主要元件符号说明PWM控制器芯片10驱动芯片20电压调节器21、30第一运算放大器23
3
第二运算放大器25二极管Dl电容C1-C4电阻R1-R2电感Ll
具体实施例方式请参阅图2,本发明CPU供电电路一较佳实施方式包括一 PWM控制器芯片10、一驱动芯片20、一第一场效应管Ql及一第二场效应管Q2。所述第一场效应管Ql及第二场效应管Q2均为N沟道金属氧化物半导体场效应管。所述驱动芯片20的一对驱动信号输出端与所述第一场效应管Ql及第二场效应管Q2相连,所述PWM控制器芯片10输出PWM信号至所述驱动芯片20以控制所述第一场效应管Ql及第二场效应管Q2的导通/截止次序及时间, 从而控制输出至主板上CPU的电压。所述第一场效应管Ql在一个周期内导通的时间越长, 输出至CPU的电压越高。所述驱动芯片20包括一电压调节器21、一第一运算放大器23及一第二运算放大器25。所述电压调节器21的输入端与所述驱动芯片20的电源引脚Vcc相连并集成于所述驱动芯片20内,所述电压调节器21的输出端与所述第二运算放大器25相连。所述驱动芯片20的电源引脚Vcc与主板上的12V电源相连并接有一滤波电容Cl。所述第一运算放大器23的一第一接线端接有一二极管Dl及滤波电容C2,所述二极管Dl的阳极与所述12V电源相连,阴极与所述第一运算放大器23的第一接线端相连。所述第一运算放大器23的一第二接线端(驱动信号输出端)通过一电阻R2与所述第一场效应管Ql的栅极相连,所述第一运算放大器23的一第三接线端通过串接的电阻Rl及电阻C3连接至第一运算放大器23 的第一接线端。所述第二运算放大器25的驱动信号输出端与所述第二场效应管Q2的栅极相连。所述第一场效应管Ql的漏极与所述12V电源相连,源极与所述第二场效应管Q2的漏极相连,所述第二场效应管Q2的源极接地。所述第一场效应管Ql的源极及第二场效应管Q2的漏极共同连接至一电感Ll的一端,电感Ll的另一端连接至一电压输出端Vout ; — 电容C4的一端与该电压输出端Vout相连,另一端接地。所述CPU供电电路工作时,所述PWM控制器芯片10输出一 PWM信号至所述驱动芯片20,当所述PWM信号为高电平时,所述驱动芯片20的第一运算放大器输出驱动信号使场效应管Ql导通、Q2截止,所述电感Ll及电容C4开始储能;当所述PWM信号为低电平时,所述驱动芯片20的第二运算放大器输出驱动信号使场效应管Q2导通、Ql截止,所述电感Ll 对电容C4充电。由于所述电感Ll及电容C4具有阻止电流及电压突变的作用,所述CPU供电电路可输出稳定的低压直流电压(如1. 3V)至主板上的CPU。经所述电压调节器21的调节作用,所述12V电源可降低至一稳定的优化电压(如10V)并输出至所述驱动芯片20内的第二运算放大器25,在该优化电压值下,所述驱动芯片20输出效率最优,可减少不必要的电能浪费。请参阅图3,在本发明CPU供电电路另一较佳实施方式中,一电压调节器30连接于所述12V电源及所述驱动芯片20的电源引脚Vcc之间,可将12V电源降压至一优化的电压值(如10V)输出至所述驱动芯片20,因而使所述驱动芯片20的输出效率最优。
在本发明较佳实施方式中,所述电压调节器21或30可包括电阻、稳压二极管、三极管等元件。所述PWM控制器芯片10可外接多个驱动芯片,以组成多相供电电路给主板上的CPU供电。
权利要求
1.一种CPU供电电路,包括一脉宽调制控制器芯片、一与所述脉宽调制控制器芯片相连的驱动芯片、与所述驱动芯片相连的一第一场效应管及一第二场效应管,所述驱动芯片接有一电源,所述脉宽调制控制器芯片输出脉宽调制信号至所述驱动芯片以控制所述第一场效应管及第二场效应管的导通/截止状态从而控制输出至CPU的电压,其特征在于所述驱动芯片的电源输入端接有一电压调节器,所述电压调节器将所述电源的电压调节至一优化电压值提供给所述驱动芯片内部的电路。
2.如权利要求1所述的CPU供电电路,其特征在于所述电压调节器连接于所述驱动芯片的电源引脚及所述电源之间。
3.如权利要求1所述的CPU供电电路,其特征在于所述电压调节器设置于所述驱动芯片内部并连接至所述电源。
4.如权利要求3所述的CPU供电电路,其特征在于所述驱动芯片包括一第一运算放大器,所述第一运算放大器通过一二极管与所述的电源相连,所述二极管的阳极与所述电源相连,阴极与所述第一运算放大器相连。
5.如权利要求4所述的CPU供电电路,其特征在于所述第一运算放大器的输出端与所述第一场效应管的栅极相连。
6.如权利要求5所述的CPU供电电路,其特征在于所述驱动芯片还包括一第二运算放大器,所述第二运算放大器与所述电压调节器的输出端相连。
7.如权利要求6所述的CPU供电电路,其特征在于所述第二运算放大器的输出端与所述第二场效应管的栅极相连。
8.如权利要求7所述的CPU供电电路,其特征在于所述第一场效应管及第二场效应管均为N沟道金属氧化物场效应管。
9.如权利要求8所述的CPU供电电路,其特征在于所述第一场效应管的漏极与所述电源相连,所述第一场效应管的源极与所述第二场效应管的漏极相连,所述第二场效应管的源极接地。
10.如权利要求9所述的CPU供电电路,其特征在于所述CPU供电电路还包括一电感及一与该电感相连的电容,所述电感的一端与所述第一场效应管的源极与所述第二场效应管的漏极相连,另一端与所述电感相连并输出电压至CPU。
全文摘要
一种CPU供电电路,包括一脉宽调制控制器芯片、一与所述脉宽调制控制器芯片相连的驱动芯片、与所述驱动芯片相连的一第一场效应管及一第二场效应管,所述驱动芯片接有一电源,所述脉宽调制控制器芯片输出脉宽调制信号至所述驱动芯片以控制所述第一场效应管及第二场效应管的导通/截止状态从而控制输出至CPU的电压,所述驱动芯片的电源输入端接有一电压调节器,所述电压调节器将所述电源的电压调节至一优化电压值提供给所述驱动芯片内部的电路。本发明CPU供电电路可提高驱动芯片的输出效率、节省电能。
文档编号H02M3/155GK102207764SQ201010135300
公开日2011年10月5日 申请日期2010年3月30日 优先权日2010年3月30日
发明者柳志达 申请人:鸿富锦精密工业(深圳)有限公司, 鸿海精密工业股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1