死区时间自适应控制的开关级电路的制作方法

文档序号:7439300阅读:221来源:国知局
专利名称:死区时间自适应控制的开关级电路的制作方法
技术领域
本发明涉及自适应死区时间控制的开关级电路,更具体地涉及用于减少带有同步 整流的开关电源转换器中开关损耗,提高电源转换效率的死区时间自适应控制的开关级电路。
背景技术
开关电源转换器中,同步整流器尽管控制相对复杂,但可用于降低开关损耗。在带 有同步整流器的开关电源转换电路中,造成功率损耗的主要因素之一是高边控制晶体管与 低边同步整流管的死区时间不佳。图1示出了典型的带有同步整流器的降压开关电源转换电路100。所述电路100 包括功率开关级,该开关级具有在开关节点处耦合的高边控制功率管10和低边同步整流 管11。所述开关级接收输入直流电压Vin,并在输出节点处提供可控的输出直流电压Vout。 所述电路100具有控制开关电源转换的调制器12、与所述开关级串联的滤波网络13、连接 于输出节点的负载14、以及提供死区时间的延迟单元15,确认连接于所述开关节点为LX、 高边控制功率管10的栅信号Pg、低边同步整流管11的栅信号Ng。所述高边控制管10和低边同步整流管11通常采用以下调制方式控制开关,当整 流管11关闭时,控制管10在一段给定时间内处于开启状态,当控制管10关闭后,整流管11 处于开启状态。必须谨防控制管10和整流管11的同时开启,这将会造成由功率级高边管 到低边管的电流溃通。因此需要在控制管10和整流管11的关断/导通之间提供某一死区 时间DT。死区时间DT限制了控制管10和整流管11不能同时导通,受滤波网络影响。对于 较长的死区时间,会使开关节点LX出现负电压,如图2中所示,这将导致整流管11体二极 管导通,引入损耗;如图3中所示,对于较短的死区时间,开关节点LX的电压值未下降到零 电压时整流管11开启,使整流管11产生正向导通电流。死区时间过长和过短都不利于电 源转换效率,最佳死区时间为功率控制管10的关断时间、整流管11的开启时间与节点LX 处寄生电容的放电时间Ta之和,记为最优时间T。pt。特别地,在电源转换输出负载变化范围很大,或者功率管10和11尺寸动态变化等 应用下,节点LX处寄生电容放电时间Ta变化较大,引起最优时间T。pt跟随变化。对于固定 的死区时间控制,会导致死区时间过长或者过短,引起整流管11的体二极管导通或者所述 的低边同步整流管正向导通。更好的设计是控制死区时间随最优时间T。pt的改变动态调整, 从而使电源具有更高的转换效率。

发明内容
本发明的一个目的在于提供一种死区时间自适应控制的开关级电路,具有优化的 死区时间,以减小开关电源转换器中低边同步整流管的体二极管导通时间和低边同步整流 管的正向导通时间,提高开关电源转换效率。本发明的更进一步目的在于避免特定检测电路,自适应负载、功率管尺寸等影响死区时间的因素,可应用于各种控制方式的开关电源转 换电路中。本发明采用如下技术方案本发明包含开关电源转换器的功率开关管和同步整流管;连接到开关节点的采样 管;收集采样信号的采样电容;对采样电容进行充放电的充电电流和放电电流;用于缓冲 和保持采样电压、对采样电压进行一定处理的调节电路;用于收集缓冲和调节后的的采样 电压的保持电容;将保持电容电压转换成延迟单元的控制信号的转换电路;以及提供死区 时间的控制可调延迟单元。具体地,本发明通过检测开关电源转换器中低边整流管的体二极管导通时间,反 映在采样电容的电压值,并对采样电压进行缓冲和保持,作用于控制可调的延迟单元,决定 以后的死区时间,从而实现自适应的死区时间。本发明的优点及显著效果本发明可动态调节死区时间,减少或消除任何类型的整流器、功率设备的高边晶 体管和低边晶体管的直通损耗、体二极管导通损耗,实现最佳死区时间以降低功率损耗。自 适应的死区时间控制电路在很多方面优于目前常用的死区时间控制电路1、自适应速度较快,检测到死区时间不佳后第二个工作周期即可对死区时间进行 调整,并在3 4个周期后调整到设置的最佳值。2、自适应控制精度高,由于避免了对影响最佳死区时间因素的间接检测,直接通 过体二极管导通时间调整死区时间,使电路在各种工作环境、制造工艺下都可以保证较高 精度。3、本发明结构简单,具有很小的功耗、版图面积和控制复杂程度等优点,以低成本 实现自适应死区时间控制。4、使用场合广泛,本发明检测同步整流管体二极管导通时间,不需要对具体控制 方式的开关转化器进行设计调整,可适用于任何带有同步整流管的开关转换器。


图1是带有同步整流的开关电源转换器开关级电路结构图;图2是调节图1中的开关级M0S管在调制过程中的死区时间控制,以及由于死区 时间过长导致低边同步整流管体二极管导通,使LX节点电压为负的信号图形;图3是调节图1中的开关级M0S管在调制过程中的死区时间控制,以及由于死区 时间过短导致高边功率管与低边同步整流管电流溃通,使LX节点电压突降的信号图形;图4是本发明的原理图,通过采样电路检测开关节点LX出现负压的时间,改变采 样电压,通过调节电路的缓冲和调节,改变受控延迟单元产生自适应的死区时间;图5是连接到开关节点LX的采样电路原理图;图6是在开关电源转换周期中采样电路工作的时序图;图7是缓冲和调节采样电压的调节电路以及受控延迟单元原理图;图8是在开关电源转换周期中调节电路以及受控延迟单元工作的时序图;图9是采样电路的具体实施例;图10是采样电路中产生Kd。h信号的具体实施例;
图11是调节电路和受控延迟单元的具体实施例;图12是调节电路中产生Kbuf信号的具体实施例;图13是上述实施例的具体实现时序图。
具体实施例方式图1示了具有同步整流NM0S管11的开关级电路100,调制信号控制高边PM0S管 10,信号被确认为Pg ;同时经过延迟控制电路15延迟一定时间到低边NM0S管,信号被确认 为Ng,图2显示了信号Pg和Ng的波形。所述高边PM0S管和低边NM0S管在开关节点LX处 连接。图2示出了与开关节点处的电压LX的波形,以及其与信号Pg和信号Ng延迟时间 的关系。其中Ta时间表征了由于高边PM0S管关断时间、节点LX处的寄生电容和输出电流 共同决定的LX节点电压下降时间,Tb时间表征了由于死区时间过长导致低边NM0S管11的 体二极管导通,使LX节点电压值为一个负的PN结压降。图3示出了由于死区时间过短,LX节点在未下降至低电压时,低边同步整流管导 通,导致低边同步整流管的正向导通。对于特殊应用如输出电流变化较大,或高低边M0S管 Mp尺寸动态调整或工作温度变化的应用场合,所述T。pt时间在一定范围内变化,如果采用 固定死区时间,将会引起开关级M0S管的体二极管导通,或低边同步整流管的正向导通,使 开关级的导通损耗变大。图4示出了死区时间自适应控制的开关级电路110原理图,由高边控制管10和 低边整流管11组成开关电源的功率级开关,开关节点为LX ;死区时间自适应的控制原理如 下通过连接在开关节点LX的采样电路16检测低边同步整流管的体二极管导通,控 制采样电容的充放电,通过调节电路17将采样电容的电压值进行缓冲和一定调节,缓冲后 的电压信号保持在保持电容上,电压值决定控制可调延迟单元15的下一个周期死区时间, 从而实现死区时间的自适应调整。图5示出了采样电路16的原理图以及连接关系。图中采样管161源极连接在所 述节点LX上,栅极接地,漏极连接负载并作为采样的输出信号。当LX节点出现负电压时所 述整流管11体二极管导通,采样管161导通并使信号K。h变低,使开关162导通对采样电容 164进行充电,充电电流为II。图中电流漏12为放电回路,控制电流漏12在开关电源每个 工作周期导通固定的时间,对采样电容泄放固定电荷。图6示出了采样电路16工作的时序图,在开关电源正常工作周期中,死区时间设 置较长以防止低边同步整流管出现正向电流,因此会在控制管10关断之后、整流管11开启 之前,由于整流管11体二极管到体导通在LX节点出现负电压,持续Tb时间,此时开关162 导通,采样管164充电;充电结束后控制开关162关断,通过电流漏12对采样电容164进行 放电,放电量为Qd。h。采样电容电压在一个工作周期后电压变化量为
权利要求
一种死区时间自适应控制的开关级电路,包括高边控制管(10)和低边同步整流管(11),高边控制管(10)的源端接输入电压,低边同步整流管(11)的源端接地,高边控制管(10)的漏端与低边同步整流管(11)的漏端连接并构成开关节点(LX),高边控制管(10)的栅端作为高边控制管(10)的受控端,用于第一外部控制信号(Pg)的输入,低边同步整流管(11)的栅端作为低边同步整流管(11)的受控端,控制高边控制管(10)和低边同步整流管(11)的导通和关断,可以在节点(LX)产生占空比可控的波形,通过外部滤波网络(13)在负载(14)上产生所需输出电压,其特征在于,所述开关级电路还包括用于调整高边控制管(10)与低边同步整流管(11)之间死区时间的控制模块,所述死区时间的控制模块包括用于在节点(LX)上检测当前死区时间的采样电路(16)、用于对由采样电路(16)采集得到的采样电压进行缓冲和转换的调节电路(17)及设有外部控制输入端的受控延迟单元(15)且所述的受控延迟单元(15)用于延迟第二外部控制信号(Ng,p),并将延迟后的第二外部控制信号作为低边同步整流管(11)受控端的控制信号(Ng)。
2.根据权利要求1所述的死区时间自适应控制的开关级电路,其特征在于,采样电路(16)由采样管(161)、采样输出负载(165)、采样充电开关(162)、采样充电电流源(II)、 采样放电电流源(12)以及采样电容(164)组成,采样管(161)的栅端接地,源端接所述开 关节点(LX),漏端接采样输出负载(165)并作为采样管(161)的输出连接采样充电开关 (162)的使能端,当节点(LX)由于死区时间过长出现负电压时采样管(161)漏端输出采样 信号,打开采样充电开关(162),采样充电开关(162)连接在充电电流源(Il)与采样电容 (164)的一端之间,对采样电容(164)进行充电,采样电容(164)的另一端接地,同时采样电 容(164)的一端连接放电电流源(12),用于对采样电容(164)进行每周期固定电荷放电,所 述采样电容(164)的一端同时作为所述采样电路(16)的采样信号(Vsmp)输出端。
3.根据权利要求2所述的死区时间自适应控制的开关级电路,其特征在于,调节电路(17)由缓冲电路(171)、保持电容(173)和转换电路(172)组成,缓冲电路(171)的输入端 连接所述采样电路(16)的采样信号(Vsmp)输出端,缓冲电路(171)的输出端连接保持电容 (173)的一端,用于将缓冲后-的采样信号(Vsmp)保持在保持电容(173)上并产生采样保持 信号(Vdey),保持电容(173)的另一端接地,转换电路(172)的输入端与所述保持电容(173) 的一端连接,用于将保持信号(Vdey)进行放大、电流-电压转换或模数转换处理,转换电路 (172)的输出端作为调节电路(17)的输出端,输出调节后的延迟控制信号(Sdey)并用于控 制下功率级一个开关周期的死区延迟时间。
4.根据权利要求3所述的死区时间自适应控制的开关级电路,其特征在于,受控延迟 电路(15)的输入端用于第二外部控制信号(Ng, p)的输入,受控延迟电路(15)的输出端接 所述低边同步整流管(11)的受控端提供控制信号(Ng),受控延迟电路(15)的外部控制输 入端接所述调节电路(17)的输出端。
5.根据权利要求2所述的死区时间自适应控制的开关级电路,其特征在于,所述采样 管(161)采用NMOS采样管,NMOS采样管(161)栅端接地,源端连接在所述节点(LX),所述 采样输出负载(165)采用二极管方式连接的PMOS管,与NMOS采样管(161)漏端连接,NMOS 采样管(161)的漏端同时作为采样输出,控制充电开关(163)的使能信号(Keh),充电电流源(11)和放电电流源(12)通过外部偏置电压(Vbias)产生,外部偏置电压(Vbias)连接PMOS管 (167)、(166)的栅端,PMOS管(167)、(166)的源端接电源,由PMOS管(167)漏电流作为所述充电电流源(I1),PM0S管(166)的漏端连接由NMOS管(167)、(168)组成的电流镜,镜像 复制PMOS管(166)的漏电流,所述电流镜的输出电流作为所述放电电流源(12),采样电容 (164)每周期固定电荷放电采用在放电电流源(12)与采样电容(164)之间加入NMOS开关 管作为放电开关(163),放电开关(163)的使能产生电路采用由延迟单元和与非门组成的 脉冲产生电路(166),在所述充电使能信号(Keh)关断后所述脉冲产生电路(166)产生固定 时间的脉冲信号(Kd。h),控制放电开关(163)对采样电容固定电荷放电。
6.根据权利要求3、4所述的死区时间自适应控制的开关级电路,其特征在于,所述缓 冲电路(171)采用一个放大器(1711)和一个保持开关管(1712)组成,所述放大器(1711) 的正向端作为缓冲电路(171)的输入端,所述放大器(1711)的反向端与所述缓冲电路 (171)的输出端连接,保持开关管(1712)的一端与放大器(1711)的输出端连接,保持开关 管(1712)的另一端作为缓冲电路(171)的输出端,保持开关管(1712)受控端接受使能信 号(Kbuf),控制保持电容(173)的电压值进行保持/更新,使能信号(Kbuf)由延迟单元和与 非门组成的脉冲产生电路(177)产生,脉冲产生电路的输入端连接外部时钟;所述转换电 路(172)采用NMOS管(1721)和电阻(1722)组成的带源极负反馈的共源放大器结构,NMOS 管(1721)的栅端作为转换电路(172)的输入端并与保持电容(173)连接,电阻(1722)连 接在NMOS管(1721)的源端与地之间,NMOS管(1721)的漏端作为转换电路(172)的输出 端,输出信号(Sdey)。
7.根据权利要求3、4所述的死区时间自适应控制的开关级电路,其特征在于,所述受 控延迟电路(15)采用充电电流可变反相器延迟链(156)结构,反相器延迟链(156)的输入 端接收第二外部控制信号(Ng, p),反相器延迟链(156)的输出端产生所述低边同步整流管 (11)的控制信号(Ng),反相器延迟链(156)的受控延迟采用由PMOS管(151) (155)组 成的电流镜结构,PMOS管(151)的栅端与漏端连接同时作为电流镜的输入端,接收所述缓 冲电路(17)的输出信号(Sdey),PMOS管(152) (155)的栅端与PMOS管(151)的栅端连 接,漏端作为电流镜的输出端,连接所述反相器延迟链(156)中高边PMOS管的源端,电流镜 输出电流大小决定反相器延迟链(156)的延迟时间。
全文摘要
一种用于降低带有同步整流的开关电源转换器中开关损耗的死区时间自适应控制开关级电路,所述电路通过改变开关级高边控制管与低边同步整流管开启之间的死区时间,使开关电源开关损耗最小化。所述电路包括高边控制管和低边同步整流管,由外部控制信号控制高边控制管和低边同步整流管的开启和关断,并在开关节点上输出设定占空比波形,所述开关级电路还包括采样电路部分,用于感测由于死区时间引起同步整流管的体二极管导通时间,并将信号转换成为采样电容的电压值;调节电路部分,用于对第一电路部分采样的电压值进行缓冲和调制,并通过控制可调的延迟单元,自适应调节此后工作周期的死区时间。本发明具有结构简单、性能良好、适用范围广泛等优点。
文档编号H02M3/07GK101944845SQ20101024840
公开日2011年1月12日 申请日期2010年8月6日 优先权日2010年8月6日
发明者刘思超, 孙伟锋, 徐申, 时龙兴, 杨淼, 金友山, 陆生礼 申请人:东南大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1