提升电容电路以及电荷泵的制作方法

文档序号:8907366阅读:852来源:国知局
提升电容电路以及电荷泵的制作方法
【技术领域】
[0001 ] 本发明涉及电路设计技术领域,特别是涉及一种提升电容电路以及电荷泵。
【背景技术】
[0002] 在集成电路系统中,往往有很多用于特定操作的电路需要使用高于电源电压的直 流电压。比如在闪速存储器中,必须产生一个较高的电压来用于数据编程和擦除。闪速存 储器包含有若干存储单元阵列,通常,每个存储单元为一个场效应晶体管(FET),所述场效 应晶体管包括一个位于隧道氧化层表面的浮置栅,浮置栅可积累电荷,所述电荷对应一位 数据信息。存储器数据的编程和擦除是通过控制浮置栅中电荷的注入和释放来进行的。存 储器数据的编程需要通过热电子注入的方式将沟道中的电荷通过隧道氧化层注入到浮置 栅中,热电子注入需要较高的能量才能将电荷穿过栅氧化层;存储器数据的擦除利用隧道 效应将浮置栅的电荷通过隧道氧化层拉回沟道,隧道效应需要更高的能量才能将电荷拉回 沟道。用于存储器数据编程通常比电源电压要高的多。在现有的闪速存储器中,数据编程 (program)所需的编程电压为7V~8V,而电源电压为1. 5V。为此,在现有的闪速存储器电 路中,需要采用电荷泵,将1. 5V的电源电压升压到7V~8V的数据编程所需的电压。
[0003] 在现有技术中,所述电荷泵由多级相串联的提升(boost)电容,所述电荷泵利用 提升电容积累电荷,以便将输入电压升压至较高的输出电压。然而,现有的电荷泵中提升电 容的电压幅度为工作电压VDD,电位面积电容的提升电荷为C*VDD,其中C为单位面积电容 值,面积效率(单位面积电容所提供的电荷量)为CXVDD,电荷泵的单位面积的电荷不高, 即面积效率不高。

【发明内容】

[0004] 本发明的目的在于,提供一种高面积效率的提升电容电路以及电荷泵。
[0005] 为解决上述技术问题,本发明提供一种提升电容电路,包括第一NM0S晶体管和倍 压电路,所述第一NM0S晶体管的栅极用于提供提升电压,所述倍压电路包括:
[0006] 第一PM0S晶体管,所述第一PM0S晶体管的漏极接一工作电压,所述第一PM0S晶 体管的源极接一第一节点,所述第一PM0S晶体管的栅极接一第二节点;
[0007] 驱动反相器,所述驱动反相器的输入端接收一第一信号;
[0008] 第二PM0S晶体管,所述第二PM0S晶体管的栅极接所述驱动反相器的输出端,所述 第二PM0S晶体管的源极和漏极相连后,连接所述第一节点;
[0009] 第三PM0S晶体管,所述第三PM0S晶体管的栅极接收所述第一信号,所述第三PM0S 晶体管的源极连接所述第一节点,所述第三PM0S晶体管的漏极连接所述第二节点;
[0010] 第二NM0S晶体管,所述第二NM0S晶体管的栅极接收所述第一信号,所述第二NM0S 晶体管的源极接低电压,所述第二NM0S晶体管的漏极连接所述第二节点;
[0011] 其中,所述第一NM0S晶体管的源极和漏极相连,所述第二节点向所述第一NM0S晶 体管的源极和漏极提供一第二信号。
[0012] 进一步的,在所述提升电容电路中,所述第一信号的有效电压为所述工作电压。
[0013] 进一步的,在所述提升电容电路中,当所述第一信号的有效时,所述第二信号无 效;当所述第一信号的无效时,所述第二信号有效,所述第二信号的有效电压为两倍的所述 工作电压。
[0014] 进一步的,在所述提升电容电路中,所述第一NMOS晶体管为厚栅氧NMOS晶体管。
[0015] 进一步的,在所述提升电容电路中,所述第一NMOS晶体管的栅极氧化层厚度为 60A~200A。
[0016] 进一步的,在所述提升电容电路中,所述第一PM0S晶体管和第二PM0S晶体管均为 薄栅氧PM0S晶体管。
[0017] 进一步的,在所述提升电容电路中,所述第一PM0S晶体管和第二PM0S晶体管的栅 极氧化层厚度均小于40人。
[0018] 进一步的,在所述提升电容电路中,所述第三PM0S晶体管为厚栅氧PM0S晶体管, 所述第二NMOS晶体管为厚栅氧NMOS晶体管。
[0019] 进一步的,在所述提升电容电路中,所述第三PM0S晶体管和第二NMOS晶体管的栅 极氧化层厚度均为60A~200A。
[0020] 根据本发明的另一面,本发明还提供一种电荷泵,包括n级如上任意一项所述的 提升电容电路,n级所述提升电容电路中第一NM0S晶体管的栅极依次连接,n为正整数,且 n > 2〇
[0021] 与现有技术相比,本发明提供的提升电容电路以及电荷泵具有以下优点:
[0022] 在本发明提供的提升电容电路以及电荷泵中,通过所述倍压电路,提升所述第二 节点的电压,从而使得所述第一NMOS晶体管栅极提供的提升电压的电压幅度提高,以提高 面积效率。
【附图说明】
[0023] 图1为本发明一实施例中提升电容电路的示意图;
[0024] 图2为本发明一实施例中电荷泵的示意图;
[0025] 图3为本发明一实施例中第一信号和第二信号的电压变化示意图。
【具体实施方式】
[0026] 下面将结合示意图对本发明的提升电容电路以及电荷泵进行更详细的描述,其中 表示了本发明的优选实施例,应该理解本领域技术人员可以修改在此描述的本发明,而仍 然实现本发明的有利效果。因此,下列描述应当被理解为对于本领域技术人员的广泛知道, 而并不作为对本发明的限制。
[0027] 为了清楚,不描述实际实施例的全部特征。在下列描述中,不详细描述公知的功能 和结构,因为它们会使本发明由于不必要的细节而混乱。应当认为在任何实际实施例的开 发中,必须做出大量实施细节以实现开发者的特定目标,例如按照有关系统或有关商业的 限制,由一个实施例改变为另一个实施例。另外,应当认为这种开发工作可能是复杂和耗费 时间的,但是对于本领域技术人员来说仅仅是常规工作。
[0028] 在下列段落中参照附图以举例方式更具体地描述本发明。根据下面说明和权利要 求书,本发明的优点和特征将更清楚。需说明的是,附图均采用非常简化的形式且均使用非 精准的比例,仅用以方便、明晰地辅助说明本发明实施例的目的。
[0029] 本发明的核心思想在于,提供一种提升电容电路,包括第一NMOS晶体管和倍压电 路,所述第一NMOS晶体管的栅极用于提供提升电压,所述倍压电路包括:第一PMOS晶体管, 所述第一PMOS晶体管的漏极接一工作电压,所述第一PMOS晶体管的源极接一第一节点, 所述第一PMOS晶体管的栅极接一第二节点;驱动反相器,所述驱动反相器的输入端接收一 第一信号;第二PMOS晶体管,所述第二PMOS晶体管的栅极接所述驱动反相器的输出端,所 述第二PMOS晶体管的源极和漏极相连后,连接所述第一节点;第三PMOS晶体管,所述第三 PMOS晶体管的栅极接收所述第一信号,所述第三PMOS晶体管的源极连接所述第一节点,所 述第三PMOS晶体管的漏极连接所述第二节点;第二NMOS晶体管,所述第二NMOS晶体管的 栅极接收所述第一信号,所述第二NMOS晶体管的源极接低电压,所述第二NMOS晶体管的漏 极连接所述第二节点;其中,所述第一NMOS晶体管的源极和漏极相连,所述第二节点向所 述第一NMOS晶体管的源极和漏极提供一第二信号。在所述提升电容电路中,通过所述倍压 电路,提升所述第二节点的电压,从而使得所述第一NMOS晶体管栅极提供的提升电压的电 压幅度提尚,以提尚面积效率。
[0030] 以下请参考图1-图3来具体说明本实施例的提升电容电路以及电荷泵,其中,图 1为本发明一实施例中提升电容电路的示意图;图2为本发明一实施例中电荷泵的示意图; 图3为本发明一实施例中第一信号和第二信号的电压变化示意图。
[0031] 如图1所示,提升电容电路11包括第一NMOS晶体管N1和倍压电路111,所述第 一NMOS晶体管N1的栅极用于提供提升电压,在本实施例中,所述第一NMOS晶体管N1为厚 栅氧NMOS晶体管,厚栅氧的所述第一NMOS晶体管N1为低阈值的NMOS晶体管,一般的厚 栅氧指栅极氧化层的厚度大于300A,较佳的,所述第一NMOS晶体管的栅极氧化层厚度为 60A~200A,例如 12〇A、180A等等。
[0032]
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1