基于压控振荡器的脉冲频率调制电路的制作方法

文档序号:9581257阅读:997来源:国知局
基于压控振荡器的脉冲频率调制电路的制作方法
【技术领域】
[0001 ] 本发明涉及电子技术领域,具体涉及一种开关电源电路。
【背景技术】
[0002]脉冲频率调制方式通过改变时钟的频率来调整时钟的占空比,当输出负载较小时,时钟频率较高,占空比变小,而负载变大时,时钟变得很慢,由于负载水平在整个电路工作过程中可能会发生显著的变化,现有技术的脉冲频率调制电路存在频率变化的范围比较大,输出电压的纹波也会随时钟频率的变化而发生显著的变化,控制方法并不理想。现有技术中,在轻负载时,开关电源转换器能自动切换至一种低功耗模式以最大限度地减少电池电流消耗,通过间歇式地发出脉冲信号,以实现恒定频率下通过减小开关次数,增大占空比来提高轻载和待机的效率,这种模式的脉冲调制信号PFMl的波形图如图1所示,然而这种方法同样会造成输出纹波较高,控制方法并不理想。

【发明内容】

[0003]本发明的目的在于,提供一种基于压控振荡器的脉冲频率调制电路,解决以上技术问题。
[0004]本发明所解决的技术问题可以采用以下技术方案来实现:
[0005]基于压控振荡器的脉冲频率调制电路,其中,包括:
[0006]一第一开关器件组,于一脉冲调制信号作用下交替导通或关断;
[0007]—设置有储能元件的工作电路,在所述第一开关器件组的作用下于充电模式和放电模式之间切换;
[0008]—控制电路,用以根据一第一参考电压、一电压反馈信号、一电流检测信号和一频率可变的时钟信号生成脉冲调制信号;
[0009]所述控制电路包括,
[0010]一误差放大器,用于对所述第一参考电压与所述电压反馈信号进行比较,得到一误差放大信号;
[0011]—时钟信号产生器,产生所述时钟信号,并接受所述误差放大信号的补偿调整所述时钟信号;所述时钟信号产生器包括,
[0012]一环形振荡单元,在一电源电压的作用下产生一设定频率的时钟信号;
[0013]一调整单元,连接于所述电源电压与所述环形振荡单元之间,于所述误差放大信号的作用下调整电路的工作电流,以调整所述时钟信号。
[0014]优选地,所述环形振荡单元包括M级串联耦接的逻辑反相单元,每一所述逻辑反相单元包括输入节点、输出节点,一所述逻辑反相单元的输出节点连接下一个所述逻辑反相单元的输入节点,第M个逻辑反相单元的输出节点反馈至第一个逻辑反相单元的输入节点,其中M为大于或等于3的正整数。
[0015]优选地,所述环形振荡单元包括一缓冲器,所述第M个逻辑反相单元的输出节点通过所述缓冲器提供所述时钟信号。
[0016]优选地,每一所述逻辑反相单元包括一第一电压端、第二电压端,所述第一电压端连接至所述调整单元,通过所述调整单元与所述电源电压连接,所述第二电压端接地。
[0017]优选地,所述调整单元采用N沟道MOSFET晶体管,所述N沟道MOSFET晶体管的栅极连接所述误差放大信号,所述N沟道MOSFET晶体管的漏极连接所述电源电压,所述N沟道MOSFET晶体管的源极连接所述环形振荡单元。
[0018]优选地,所述控制电路还包括,
[0019]一第一比较器,用于对所述误差放大信号与所述电流检测信号进行比较,产生一比较信号;
[0020]一 PffM控制器,依据所述比较信号和所述时钟信号产生所述脉冲调制信号。
[0021 ] 优选地,所述工作电路包括:
[0022]—充电控制支路,连接于一输入电压端与一第一交汇结点之间;
[0023]—充放电支路,连接于所述第一交汇结点与一输出电压端之间;
[0024]一放电控制支路,连接于所述第一交汇结点与一接地端之间,所述储能元件串联于所述充放电支路上;
[0025]所述工作电路于充电模式时,所述第一开关器件组控制所述充电控制支路及所述充放电支路导通,并控制所述放电控制支路断开,使所述输入端输入的电流对所述储能元件充电;
[0026]所述工作电路于放电模式时,所述第一开关器件组控制所述放电控制支路及所述充放电支路导通,并控制所述充电控制支路断开,使所述储能元件对所述输出端放电。
[0027]优选地,所述控制电路还包括,
[0028]一反馈网络,连接于所述输出电压端与所述接地端之间,用以产生所述电压反馈信号;
[0029]一电流检测电路,可控制的并联于所述输入电压端与所述第一交汇结点之间,用以根据所述脉冲调制信号产生所述电流检测信号。
[0030]有益效果:由于采用以上技术方案,本发明通过误差放大信号以调整时钟信号产生器的工作电流大小,从而改变振荡频率,最终实现调整时钟信号的频率,获得需要的脉冲调制信号,使得周期稳定,减小输出电压的纹波。
【附图说明】
[0031]图1为现有技术的脉冲调制信号PFMl的波形图;
[0032]图2为本发明的电路结构示意图;
[0033]图3为本发明的时钟信号产生器的电路示意图;
[0034]图4为本发明的脉冲调制信号PFM2的波形图。
【具体实施方式】
[0035]下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0036]需要说明的是,在不冲突的情况下,本发明中的实施例及实施例中的特征可以相互组合。
[0037]下面结合附图和具体实施例对本发明作进一步说明,但不作为本发明的限定。
[0038]参照图2、图3,基于压控振荡器的脉冲频率调制电路,其中,包括:
[0039]一第一开关器件组,于一脉冲调制信号作用下交替导通或关断;
[0040]一设置有第一储能元件的工作电路,在第一开关器件组的作用下于充电模式和放电模式之间切换;
[0041]—控制电路,用以根据一第一参考电压Vrefl、一电压反馈信号Vfb、一电流检测信号和一频率可变的时钟信号生成脉冲调制信号;
[0042]控制电路包括
[0043]一误差放大器1,用于对第一参考电压Vrefl与电压反馈信号Vfb进行比较,得到一误差放大信号EAout ;
[0044]—时钟信号产生器2,产生时钟信号,并接受误差放大信号EAout的补偿调整时钟信号;时钟信号产生器2包括,
[0045]一环形振荡单元,在一电源电压VDD的作用下产生一设定频率的时钟信号;
[0046]一调整单元,连接于电源电压VDD与环形振荡单元之间,于误差放大信号EAout的作用下调整电路的工作电流,以调整时钟信号。
[0047]作为本发明的一种优选的实施例,环形振荡单元包括M级串联耦接的逻辑反相单元,每一逻辑反相单元包括输入节点、输出节点,一逻辑反相单元的输出节点连接下一个逻辑反相单元的输入节点,第M个逻辑反相单元的输出节点反馈至第一个逻辑反相单元的输入节点,其中M为大于或等于3的正整数。如图3所示,可以包括第一逻辑反相单元頂V1、第二逻辑反相单元MV2、第三逻辑反相单元頂V3。优选地,M为奇数。
[0048]作为本发明的一种优选的实施例,环形振荡单元包括一缓冲器BUF,第N个逻辑反相单元的输出节点通过缓冲器BUF提供时钟信号。
[0049]作为本发明的一种优选的实施例,每一逻辑反相单元包括一第一电压端、第二电压端,第一电压端连接至调整单元,通过调整单元与电源电压VDD连接,第二电压端接地GND0
[0050]作为本发明的一种优选的实施例,调整单元可以采用N沟道MOSFET晶体管NO,N沟道MOSFET晶体管NO的栅极连接误差放大信号EAout,N沟道MOSFET晶体管NO的漏极连接电源电压VDD,N沟道MOSFET晶体管NO的源极连接环形振荡单元。
[0051]作为本发明的一种优选的实施例,工作电路包括:
[0052]充电控制支路,连接于输入电压端VDD与第一交汇结点Lx之间;
[0053]充放电支路,连接于第一交汇结点Lx与输出电
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1