一种fifo集成保护电路的制作方法

文档序号:9617999
一种fifo集成保护电路的制作方法
【技术领域】
[0001]本发明涉及集成电路领域,具体为一种F IF0集成保护电路。
【背景技术】
[0002]目前各种集成电路元件基本上都具有过温保护功能以保护集成电路本身,但在实际应用中,集成电路还必须与若干外围电路配合工作,而在外围电路设计中会应用到各种发热量较高的电子元器件,如场效应管等。而这些高发热性的电子元器件的温度经常会超过集成电路的温度,导致在1C自身过温保护功能发挥作用之前,该等高发热性电子元器件已经烧毁,从而造成不必要的损失。

【发明内容】

[0003]本发明解决上述技术问题的技术方案如下:一种FIFO集成保护电路,包括集成电路、外围电路、电压源VCC,所述集成电路通过导线连接着外围电路的输入端,所述外围电路输出端通过导线连接着电压源VCC输入端,所述电压源VCC上端连接着电源控制电路,所述电源控制电路上端连接着分压电阻R输入端,所述分压电阻R设置在热敏电阻NTC下端,所述热敏电阻NTC上端设置有脉冲控制器,所述电源控制电路右端连接着侦测电路,所述侦测电路下方设置着发热元器件,所述发热元器件连接着负温度系数热敏电阻。
[0004]进一步,所述负温度系数热敏电阻上设置有F I F0长度信号延时单元电路,所述FIFO长度信号延时单元电路左端放置着微处理器。
[0005]进一步,所述微处理器左端放置着内置电压源VCC,所述内置电压源VCC通过导线连接着电源控制电路,所述电源控制电路上端连接着反转电路。
[0006]进一步,所述电源控制电路通过导线连接着F I F0长度信号延时单元电路和微处理器,所述FIFO长度信号延时单元电路和微处理器放置在负温度系数热敏电阻的内部。
[0007]本发明的有益效果是:可以对电路进行三层保护,并且安装有反转电路和信号延时功能,而且提供有很多特殊的功能。本设备结构简单,成本又低、效率高,所以适合广泛推广使用。
【附图说明】
[0008]图1为发明结构示意图。
[0009]附图中,各标号所代表的部件列表如下:
[0010]1、集成电路,2、外围电路,3、电压源VCC,4、电源控制电路,5、分压电阻R,6、热敏电阻NTC,7、脉冲控制器,8、侦测电路,9、发热元器件,10、负温度系数热敏电阻,11、F IF0长度信号延时单元电路,12、微处理器,13、内置电压源VCC,14、反转电路。
【具体实施方式】
[0011]以下结合附图对本发明的原理和特征进行描述,所举实例只用于解释本发明,并非用于限定本发明的范围。
[0012]如图1所示,FIFO集成保护电路,包括集成电路1、外围电路2、电压源VCC3,集成电路1通过导线连接着外围电路2的输入端,外围电路2输出端通过导线连接着电压源VCC3输入端,电压源VCC3上端连接着电源控制电路4,电源控制电路上端4连接着分压电阻R5输入端,分压电阻R5设置在热敏电阻NTC6下端,热敏电阻NTC6上端设置有脉冲控制器7,电源控制电路4右端连接着侦测电路8上输入端,侦测电路8下方设置着发热元器件9,发热元器件9连接着负温度系数热敏电阻10。
[0013]负温度系数热敏电阻10上设置有FIFO长度信号延时单元电路11,FIFO长度信号延时单元电路11左端放置着微处理器12。微处理器12左端放置着内置电压源VCC13,内置电压源VCC13通过导线连接着电源控制电路4。电源控制电路4通过导线连接着FIFO长度信号延时单元电路11和微处理器12,F I F0长度信号延时单元电路11和微处理器12放置在负温度系数热敏电阻10的内部。
[0014]工作原理为:本发明可以对电路进行三层保护,并且安装有反转电路和信号延时功能,而且提供有很多特殊的功能。脉冲控制器是指可以通过脉冲信号的检测来控制脉冲信号的传播的装置,侦测电路是指侦测设备电路情况的装置。
[0015]以上所述仅为本发明的较佳实施例,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
【主权项】
1.FIFO集成保护电路,包括集成电路(1)、外围电路(2)、电压源VCC (3),其特征在于:所述集成电路(1)通过导线连接着外围电路(2)的输入端,所述外围电路(2)输出端通过导线连接着电压源VCC(3)输入端,所述电压源VCC(3)上端连接着电源控制电路(4),所述电源控制电路上端(4)连接着分压电阻R(5)输入端,所述分压电阻R(5)设置在热敏电阻NTC(6)下端,所述热敏电阻NTC(6)上端设置有脉冲控制器(7),所述电源控制电路(4)右端连接着侦测电路(8)上输入端,所述侦测电路(8)下方设置着发热元器件(9),所述发热元器件(9)连接着负温度系数热敏电阻(10)。2.根据权利要求1所述的FIFO集成保护电路,其特征在于:所述负温度系数热敏电阻(10)上设置有FIFO长度信号延时单元电路(11),所述FIFO长度信号延时单元电路(11)左端放置着微处理器(12)。3.根据权利要求2所述的FIFO集成保护电路,其特征在于:所述微处理器(12)左端放置着内置电压源VCC(13),所述内置电压源VCC(13)通过导线连接着电源控制电路(4),所述电源控制电路(4)上端连接着反转电路(14)。4.根据权利要求1所述的FIFO集成保护电路,其特征在于:所述电源控制电路(4)通过导线连接着FIFO长度信号延时单元电路(11)和微处理器(12),所述FIFO长度信号延时单元电路(11)和微处理器(12)放置在负温度系数热敏电阻(10)的内部。
【专利摘要】本发明涉及一种FIFO集成保护电路,包括集成电路、外围电路、电压源VCC,所述集成电路通过导线连接着外围电路的输入端,所述外围电路输出端通过导线连接着电压源VCC输入端,所述电压源VCC上端连接着电源控制电路,所述电源控制电路上端连接着分压电阻R输入端,所述分压电阻R设置在热敏电阻NTC下端,所述热敏电阻NTC上端设置有脉冲控制器,所述电源控制电路右端连接着侦测电路,所述侦测电路下方设置着发热元器件,所述发热元器件连接着负温度系数热敏电阻。本发明FIFO集成保护电路可以对电路进行三层保护,并且安装有反转电路和信号延时功能,而且提供有很多特殊的功能。本设备结构简单,成本又低、效率高,所以适合广泛推广使用。
【IPC分类】H02H7/20
【公开号】CN105375445
【申请号】CN201510701675
【发明人】马国才, 赵丽
【申请人】马国才
【公开日】2016年3月2日
【申请日】2015年10月26日
再多了解一些
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1