一种三相正弦波变频电源的制作方法

文档序号:8849640阅读:578来源:国知局
一种三相正弦波变频电源的制作方法
【技术领域】
[0001]本实用新型属于逆变电源领域,尤其涉及一种三相正弦波变频电源。
【背景技术】
[0002]随着电力技术的发展,三相正弦波变频电源作为一种重要的供电仪器广泛地应用于计算机、通信、电力电子等行业及相关高校科研教学中。传统的模拟三相正弦波电源硬件电路复杂,输出波形易受使用时间、硬件条件及周围环境的影响,致使输出波形频率和振幅漂移大、稳定性差、精度低。因此,急需一种新型的功耗低、精度高和稳定性好的三相正弦波变频电源。
【实用新型内容】
[0003]本实用新型所要解决的问题在于提供一种三相正弦波变频电源,并具有过压、欠压、短路、过流和自恢复功能,使整个电源系统功耗低、精度高、稳定可靠。
[0004]本实用新型的技术方案是:一种三相正弦波变频电源,其特征在于,包括:辅助电源模块和相互级联的控制模块、FPGA模块和三相逆变模块,所述的三相逆变模块、鉴频模块和控制模块依次连接;所述的辅助电源模块提供不同供电电压分别为控制模块和FPGA模块供电。
[0005]进一步的,所述的三相逆变模块包括六个由FPGA模块控制的第一开关管Q1、第二开关管Q2、第三开关管Q3、第四开关管Q4、第五开关管Q5、第六开关管Q6,第一电感L1、第二电感L2、第三电感L3,第一电容Cl、第二电容C2、第三电容C3、第四电容C4,第一负载、第二负载和第三负载;所述的第一开关管Ql的源极连接第二开关管Q2的漏极,形成第一连接节点,第一电感LI连接第一节点,并和第一电容Cl串联组成第一 LC低通滤波器,第一负载与第一电容Cl并联接地输出交流电压;所述的第三开关管Q3的源极连接第四开关管Q4的漏极,形成第二连接节点,第二电感L2连接第二连接节点,并和第二电容C2串联组成第二LC低通滤波器,第二负载与第二电容C2并联接地输出交流电压;第五开关管Q5的源极连接第六开关管Q6的漏极,形成第三连接节点,电感L3连接第三连接节点,并和第三电容C3串联组成第三LC低通滤波器,第三负载与第三电容C3并联接地输出交流电压,所述的第四电容C4串接在输入端和地之间;
[0006]进一步的,所述的FPGA模块包括FPGA芯片、与FPGA芯片输入端相连的电压电流采样电路、与FPGA芯片输出端相连的SPWM驱动电路;所述的电压电流采样电路与第一负载、第二负载和第三负载并联;所述的SPWM驱动电路分别与第一开关管Q1、第二开关管Q2、第三开关管Q3、第四开关管Q4、第五开关管Q5、第六开关管Q6连接。
[0007]优选的,所述的FPGA芯片的型号为CycloneII。
[0008]进一步的,所述的鉴频模块包括依次级联的放大器、比较器和滤波器。
[0009]进一步的,所述的控制模块包括控制芯片、与控制芯片输出端相连的LCD显示电路;所述的控制芯片与FPGA芯片连接。
[0010]进一步的,所述的鉴频模块与控制芯片输入端相连;并与第一负载、第二负载和第三负载并联。
[0011]本实用新型的技术效果是:一种三相正弦波变频电源,使用灵活方便,结构简单,FPGA模块和控制模块共同作用,能够快速及时的使输出三相电压稳定,并改善输出电压的波形质量,具有完善的过压、欠压、过流、短路,整个电源系统功耗低、效率高、精度高和稳定可靠。
【附图说明】
[0012]图1:为本实用新型的示意图;
[0013]图2:为本实用新型的三相逆变电路图;
[0014]图3:为本实用新型的原理电路图;
[0015]图4:为本实用新型的鉴频模块电路图;
[0016]图中:I一控制模块,2—FPGA模块,3—三相逆变模块,4一鉴频模块,5—辅助电源模块。
【具体实施方式】
[0017]以下结合附图及具体实施例对本发明做进一步详细描述。
[0018]如图1所示,一种三相正弦波变频电源,包括控制模块1、FPGA模块2、三相逆变模块3、鉴频模块4和辅助电源模块5。控制模块I分别与FPGA模块2和三相逆变模块3级联;所述的三相逆变模块3、鉴频模块4和控制模块I依次连接,鉴频模块4将输出电压的频率传给控制模块I ;辅助电源模块5提供不同供电电压分别为控制模块I和FPGA模块2供电。
[0019]如图2所示,所述的三相逆变模块3包括六个由FPGA模块控制的MOSFET开关管,分别为第一开关管Q1、第二开关管Q2、第三开关管Q3、第四开关管Q4、第五开关管Q5、第六开关管Q6,第一电感L1、第二电感L2、第三电感L3,第一电容Cl、第二电容C2、第三电容C3、第四电容C4,第一负载、第二负载和第三负载;所述的第一开关管Ql的源极连接第二开关管Q2的漏极,形成第一连接节点,第一电感LI连接第一节点,并和第一电容Cl串联组成第一 LC低通滤波器,第一负载与第一电容Cl并联接地输出交流电压;所述的第三开关管Q3的源极连接第四开关管Q4的漏极,形成第二连接节点,第二电感L2连接第二连接节点,并和第二电容C2串联组成第二 LC低通滤波器,第二负载与第二电容C2并联接地输出交流电压;第五开关管Q5的源极连接第六开关管Q6的漏极,形成第三连接节点,电感L3连接第三连接节点,并和第三电容C3串联组成第三LC低通滤波器,第三负载与第三电容C3并联接地输出交流电压,所述的第四电容C4串接在输入端和地之间,即可得到三相交流输出电压。
[0020]如图3所示,所述的FPGA模块2包括FPGA芯片、与FPGA芯片输入端相连的电压电流采样电路、与FPGA芯片输出端相连的SPWM驱动电路;在本实施例中,FPGA芯片为CycloneI1所述的电压电流采样电路与第一负载、第二负载和第三负载并联;所述的SPWM驱动电路分别与第一开关管Q1、第二开关管Q2、第三开关管Q3、第四开关管Q4、第五开关管Q5、第六开关管Q6连接。第一路信号经过第一开关管Q1、
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1