一种电压档位控制电路的制作方法

文档序号:9996949阅读:542来源:国知局
一种电压档位控制电路的制作方法
【技术领域】
[0001]本实用新型实施例涉及电子电路技术,尤其涉及一种电压档位控制电路。
【背景技术】
[0002]资料储存型闪存(NAND Flash)具有容量较大,改写速度快等优点,适用于大量数据的存储,因而在业界得到了越来越广泛的应用。
[0003]NAND Flash的编程和擦除需要30V高压,而提供NAND Flash编程和擦除时所需电压的电路中,通常使用P沟道金属氧化物半导体型场效应管(PM0S管),但基于目前的工艺,制造耐压30V的PMOS管的成本很高。
【实用新型内容】
[0004]本实用新型提供一种电压档位控制电路,以实现输出电压范围大,降低成本。
[0005]本实用新型实施例提供了一种电压档位控制电路,包括:电荷栗、分压系统、比较器和电源,所述分压系统包括:
[0006]由至少一个一级分压阻抗元件串联形成的一级分压支路,每个一级分压阻抗元件的首端作为一个一级分压点,所述一级分压支路的首端作为所述分压系统的输入端;
[0007]至少一个N沟道金属氧化物半导体型场效应管NM0S,所述NMOS管的漏极与所述电荷栗的输出端连接,所述NMOS管的栅极与一级控制信号输出端连接,各所述NMOS管的源极与各所述一级分压点一一对应相连;
[0008]由至少一个二级分压阻抗元件串联形成的二级分压支路,每个二级分压阻抗元件的首端作为一个二级分压点;
[0009]至少一个P沟道金属氧化物半导体型场效应管PM0S,各所述PMOS管的漏极与各所述二级分压点一一对应相连,所述PMOS管的栅极与二级控制信号输出端连接,各所述PMOS管的源极分别与所述一级分压支路的末端相连;
[0010]接地阻抗元件,所述二级分压支路的末端通过所述接地阻抗元件接地,且作为所述分压系统的输出端;
[0011]所述电荷栗,和所述电源和所述分压系统的输入端分别相连,所述分压系统的输出端和所述比较器的反相输入端连接,所述比较器的同相输入端连接恒定参考电压,输出端连接所述电荷栗的使能端。
[0012]进一步的,所述电压档位控制电路,还包括:
[0013]非门,所述比较器的输出端通过所述非门和所述电荷栗的使能端连接,相应的,所述分压系统的输出端和所述比较器的同相输入端连接,所述比较器的反相输入端连接恒定参考电压。
[0014]进一步的,单个所述一级分压阻抗元件的电阻抗值大于等于所有二级分压阻抗元件的电阻抗值之和;
[0015]接地阻抗元件和单个二级分压阻抗元件的电阻抗值相等。
[0016]进一步的,所述NMOS管为耗尽型NMOS管,耐压30V以上;
[0017]所述PMOS管为耗尽型PMOS管,耐压7V以上。
[0018]进一步的,所述电压档位控制电路,还包括:
[0019]前端阻抗元件,连接在所述电荷栗的输出端和所述一级分压支路的首端之间。
[0020]进一步的,所述一级分压阻抗元件、二级分压阻抗元件、接地阻抗元件包括下述中的至少一个:
[0021]电阻、二极管、金属氧化物半导体型场效应管。
[0022]进一步的,一级分压电阻的阻值为50K欧姆;
[0023]二级分压电阻的阻值为1K欧姆;
[0024]接地电阻的阻值为1K欧姆。
[0025]进一步的,所述一级分压阻抗元件和所述前端阻抗元件的类型相同;
[0026]所述二级分压阻抗元件和所述接地阻抗元件的类型相同。
[0027]进一步的,所述恒定参考电压的电压值为IV。
[0028]本实用新型通过两级分压支路,不需使用高成本的PMOS管,解决电压档位控制电路制造成本高的问题,实现降低成本的效果。
【附图说明】
[0029]图1为现有技术的电压档位控制电路的结构示意图;
[0030]图2是本实用新型实施例一中的一种电压档位控制电路中分压系统的电路图;
[0031]图3是本实用新型实施例二中的一种电压档位控制电路的结构示意图;
[0032]图4是本实用新型实施例三中的一种电压档位控制电路中分压系统的电路图。
【具体实施方式】
[0033]下面结合附图和实施例对本实用新型作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本实用新型,而非对本实用新型的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本实用新型相关的部分而非全部结构。
[0034]实施例一
[0035]图1为现有技术的电压档位控制电路的结构示意图,如图1所示,电压档位控制电路包括:电荷栗、分压系统、比较器和电源。
[0036]其中,电荷栗,和电源和分压系统分别相连,用于输出高于电源电压的输出电压VH,输出到分压系统的输入端;
[0037]分压系统,用于输出正比于电荷栗输出电压VH的低电压分量VDIV,分压系统的输出端连接比较器的反相输入端;
[0038]比较器的同相输入端连接恒定参考电压VREF,输出端连接电荷栗的使能端EN,用于根据低电压分量VDIV和恒定参考电压VREF的电压值大小关系控制电荷栗的启停;
[0039]电源连接到电荷栗的输入端,为电荷栗供电。
[0040]分压系统控制低电压分量VDIV和电荷栗输出电压VH的比例系数μ。当电荷栗输出电压VH等于分压系统控制的目标电压时,低电压分量VDIV等于恒定参考电压VREF。当电荷栗输出电压VH大于目标电压时,低电压分量VDIV大于恒定参考电压VREF,比较器输出低电平到电荷栗的使能端,电荷栗停止工作,其输出电压VH维持在目标电压;当电荷栗输出电压VH小于目标电压时,低电压分量VDIV小于恒定参考电压VREF,比较器输出高电平到电荷栗的使能端,电荷栗启动,其输出电压VH继续提升,直到其达到目标电压。示例的,当低电压分量VDIV和电荷栗输出电压VH的比例系数μ为0.1,电荷栗输出电压VH = VREF/μ = 10.VREF0
[0041 ]图2为本实施例提供的一种电压档位控制电路中分压系统的电路图,如图2所示,优选的,一级分压阻抗元件、二级分压阻抗元件和接地阻抗元件为电阻,即一级分压电阻、二级分压电阻和接地电阻。一级分压电阻Rl、R2、R3和R4串联组成一级分压支路,每个一级分压电阻的首段作为一个一级分压点,示例的,各个一级分压电阻的阻值均为50Κ欧姆;二级分压电阻R5、R6、R7、R8和R9串联组成二级分压支路,每个二级分压电阻的首端作为一个二级分压点,二级分压支路的末端和接地电阻RlO连接,示例的,各个二级分压电阻和接地电阻的阻值均为1K欧姆。
[0042]NMOS管Ql、Q2、Q3和Q4的源极和各一级分压点——对应相连,栅极分别连接一级控制信号输出端MSB〈1: 4>,漏极都和电荷栗的输出端连接,示例的,NMOS管的耐压值为30V。优选的,一级控制信号是摆幅为O?VH的数字信号,VH即为电荷栗输出电压,一级控制信号由数字译码器和电平转换电路组合产生,当一级控制信号输出为O,其对应的NMOS管关断,当一级控制信号输出为VH,其对应的NMOS管导通。?1103管1]1、1]2、1]3、1]4和1]5的漏极和各二级分压点一一对应相连,栅极分别连接二级控制信号输出端LSB〈1: 5>,源极都和一级分压支路的末端相连,示例的,PMOS管的耐压为7
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1