Pwm驱动器的制造方法_4

文档序号:10371442阅读:来源:国知局
T5、第六开关管T6;
[0164]所述半桥驱动电路,其输入端作为功率开关电路输入端,其两输出端分别接第五开关管T5、第六开关管T6的控制端;
[0165]所述第五开关管T5,其高端接负载供电电压Vs,其低端经负载RL接地;
[0166]所述第六开关管T6,其高端接所述第五开关管T5的低端,其低端接地。
[0167]以上所述仅为本实用新型的较佳实施例而已,并不用以限制本实用新型,凡在本实用新型的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本实用新型保护的范围之内。
【主权项】
1.一种P丽驱动器,其特征在于,包含基准电压源电路、占空比自适应的P丽发生电路、功率开关驱动模块及功率开关电路; 所述基准电压源电路,输入端接负载供电电压Vs,输出第一分压电压Vx、第二分压电压Vy; Vx=KlVs,Vy=K2Vs,K1Vs-K2Vs>2Vzd,K1、K2 为分压系数,Vzd 为稳压电压值; 所述占空比自适应的PffM发生电路,包括参考输入模块、PWM信号发生模块和电压调整模块; 所述参考输入模块,输出控制参考电压Vref到PWM信号发生模块,Vref = Vx-Vzd或者Vref = Vy+VzD; 所述PWM信号发生模块,第一输入端接控制参考电压Vref,第二输入端接所述电压调整模块输出的反馈电压,并根据控制参考电压Vref及所述电压调整模块输出的反馈电压,输出一定频率的PffM信号到所述电压调整模块的输入端;当Vref = Vx-VzD:Ton = P/(Vx-VzD-Vy) ,Toff = P/Vzd;当Vref = Vy+VzD:Ton = P/Vz,Toff = P/(Vx-VzD-Vy); Ton为所述P丽信号的高电平持续时间,TofT为所述PWM信号的低电平持续时间,P为电路传递系数; 所述电压调整模块,将PWM信号的高电平值调整到Vx,低电平值调整到Vy,输出到所述功率开关驱动模块,并作为反馈电压接到所述PffM信号发生模块的第二输入端; 所述功率开关驱动模块,驱动所述功率开关电路中的负载功率开关接通或断开; 所述负载功率开关和负载串接在负载供电电压Vs同地之间。2.根据权利要求1所述的PWM驱动器,其特征在于, 所述PWM信号发生模块,包括第二电阻、第三电阻、第四电阻、第五电阻、第一运算放大器、第二比较器、第一电容; 所述第一运算放大器,正输入端作为PWM信号发生模块的第一输入端接控制参考电压Vref,负输入端作为PWM信号发生模块的第二输入端经第二电阻接所述电压调整模块的输出立而; 所述第一电容,接在所述第一运算放大器的负输入端及其输出端之间; 所述第三电阻,接在所述第一运算放大器的输出端同第二比较器正输入端之间; 所述第四电阻,接在比较电压Vz同第二比较器负输入端之间,VX>Vz>Vy; 所述第二比较器的正输入端,并经第五电阻接所述电压调整模块的输出端; 所述电压调整模块,包括第六电阻、第七电阻、第一 NPN三极管、第二 NPN三极管; 所述第六电阻,接在负载供电电压Vs同所述第二比较器的输出端之间; 所述第七电阻,接在所述第二比较器的输出端同第一NPN三极管及第二PNP三极管的基极之间; 所述第一 NPN三极管,集电极接第一分压电压Vx; 所述第二 PNP三极管,集电极接第二分压电压Vy; 所述第一 NPN三极管的发射极同第二 PNP三极管的发射极相接并作为所述电压调整模块的输出端。3.根据权利要求2所述的PffM驱动器,其特征在于, 所述第七电阻两端并联有第二二极管; 第二二极管的正端接所述第二比较器的输出端。4.根据权利要求1所述的PWM驱动器,其特征在于, 所述基准电压源电路,包括第十电阻、第十一电阻、第十二电阻、第十三电阻、第十四电阻、第四运算放大器、第五运算放大器; 第十电阻、第十一电阻、第十二电阻依次串接在负载供电电压Vs同地之间; 所述第四运算放大器,其正输入端接在第十电阻同第十一电阻的串接点,其负输入端同其输出端短接; 所述第五运算放大器,其正输入端接在第十一电阻同第十二电阻的串接点,其负输入端同其输出端短接; 第十三电阻、第十四电阻串接在第四运算放大器的输出端同第五运算放大器的输出端之间; 第四运算放大器的输出端输出第一分压电压Vx ; 第五运算放大器的输出端输出第二分压电压Vy。5.根据权利要求4所述的PffM驱动器,其特征在于, 所述基准电压源电路还包括第六运算放大器; 所述第六运算放大器,其正输入端接在第十三电阻同第十四电阻的串接点,其负输入端同其输出端短接并作为比较电压V z的输出端。6.根据权利要求1所述的PWM驱动器,其特征在于, 所述参考输入模块,包括第一电阻、第一稳压二极管; 所述第一稳压二极管,其负端接第一分压电压Vx,其正端接所述PWM信号发生模块的第一输入端; 所述第一电阻,接在第一稳压二极管正端同地之间; 所述功率开关驱动模块,包括第三比较器、第八电阻、第九电阻、第十电阻; 所述第八电阻,接在比较电压Vz同第三比较器的正输入端之间; 所述第三比较器的负输入端,接所述电压调整模块的输出端; 所述第九电阻,接在第一工作电压VDD同第三比较器的输出端之间; 所述第十电阻,接在第三比较器的输出端同功率开关电路输入端之间。7.根据权利要求1所述的PWM驱动器,其特征在于, 所述参考输入模块,包括第一电阻、第一稳压二极管; 所述第一稳压二极管,其正端接第二分压电压Vy,其负端接所述PWM信号发生模块的第一输入端; 所述第一电阻,接在第一稳压二极管负端同负载供电电压Vs之间; 所述功率开关驱动模块,包括第三比较器、第八电阻、第九电阻、第十电阻; 所述第八电阻,接在比较电压Vz同第三比较器的负输入端之间; 所述第三比较器的正输入端,接所述电压调整模块的输出端; 所述第九电阻,接在第一工作电压VDD同第三比较器的输出端之间; 所述第十电阻,接在第三比较器的输出端同功率开关电路输入端之间。8.根据权利要求6或7所述的PffM驱动器,其特征在于, 所述第十电阻两端并联有第三二极管; 第三二极管的正端接所述第三比较器的输出端。9.根据权利要求6或7所述的PffM驱动器,其特征在于, 所述功率开关电路包括第三NPN三极管及第四PNP三极管、第五开关管; 所述第三NPN三极管及第四PNP三极管的基极相连作为功率开关电路输入端; 所述第三NPN三极管,其集电极接第二工作电压VDR; 所述第四PNP三极管,其集电极接地; 所述第三NPN三极管的发射极同第四PNP三极管的发射极同接第五开关管的控制端; 所述第五开关管,其高端经负载接负载供电电压Vs,其低端接地; 所述第九电阻,所接第一工作电压VDD为负载供电电压Vs。10.根据权利要求6或7所述的PffM驱动器,其特征在于, 所述功率开关电路包括高边驱动电路、第五开关管; 所述高边驱动电路,其输入端作为功率开关电路输入端,其输出端接第五开关管的控制端; 所述第五开关管,其高端接负载供电电压Vs,其低端经负载接地; 所述第九电阻,所接第一工作电压VDD为负载供电电压Vs。11.根据权利要求6或7所述的PffM驱动器,其特征在于, 所述功率开关电路包括半桥驱动电路、第五开关管、第六开关管; 所述半桥驱动电路,其输入端作为功率开关电路输入端,其两输出端分别接第五开关管、第六开关管的控制端; 所述第五开关管,其高端接负载供电电压Vs,其低端经负载接地; 所述第六开关管,其高端接所述第五开关管的低端,其低端接地。
【专利摘要】本实用新型公开了一种PWM驱动器,基准电压源电路获得负载供电电压Vs的分压电压Vx、Vy;占空比自适应的PWM发生电路包括参考输入模块、PWM信号发生模块和电压调整模块,参考输入模块引入了负载供电电压Vs的第一分压电压Vx或第二分压电压Vy,并通过一个稳压器件获得了PWM发生电路的一个控制参考电压Vref;PWM信号发生模块根据控制参考电压Vref及电压调整模块输出的反馈电压输出一定频率的PWM信号到电压调整模块,电压调整模块将PWM输出两种状态的电压值分别设置为Vx和Vy。本实用新型的PWM驱动器稳态工作时,施加到负载RL的平均电压与负载供电电压Vs无关,可保持基本恒定,并且仅使用硬件电路便可实现。
【IPC分类】H02P7/28
【公开号】CN205283443
【申请号】CN201520939347
【发明人】于垂顺, 潘文, 姚伟, 余志洋
【申请人】联合汽车电子有限公司
【公开日】2016年6月1日
【申请日】2015年11月23日
当前第4页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1