A/d转换器、a/d转换方法和信号处理装置的制作方法

文档序号:7521964阅读:294来源:国知局
专利名称:A/d转换器、a/d转换方法和信号处理装置的制作方法
技术领域
本发明涉及A/D转换器、A/D转换方法和信号处理装置。


图13是A/D转换器中使用的差动输入-差动输出运算放大器的一个例子。本电路通过定电流源而偏置。输入晶体管即Nch型晶体管M1、M2的栅极端子分别连接在模拟差动输入信号正极Vin+和模拟差动输入信号负极Vin-上。所述Nch型晶体管M1、M2的源极端子连接了基准电压VSS。Pch型晶体管M3、M4的栅极端子连接了偏压Vb。所述Pch型晶体管M3、M4的源极端子连接了电源电压VDD。所述Nch型晶体管M1和所述Pch型晶体管M3的漏极端子连接了模拟差动输出信号负极Vout-。所述Nch型晶体管M2和所述Pch型晶体管M4的漏极端子连接了模拟差动输出信号正极Vout+。
模拟差动输入信号ΔVin=(Vin+-Vin-)通过所述Nch型晶体管M1、M2的电压-电流变换作用,变换为流向所述Nch型晶体管M1的漏源极电流Ids1和流向所述Nch型晶体管M2的漏源极电流Ids2的差电流Δids=(Ids1-Ids2)。所述漏源极电流Ids1和所述漏源极电流Ids2的各变化量Δids1和Δids2由Δids1=gm1(ΔVin/2)、Δids2=gm2(ΔVin/2)表示。在此,gm1是Nch型晶体管M1的跨导,gm2是Nch型晶体管M2的跨导。如果所述Nch型晶体管M1、M2具有相同的特性,则gm=gm1=gm2。如果输出端的动态电阻值为ro,则模拟差动输出信号ΔVout=(ΔVout+-ΔVout-)由ΔVout=gm·ΔVin·ro表示。因此,本电路的电压增益G为G=ΔVout/ΔVin=gm·ro。
即所述运算放大器的所述电压增益G与输入晶体管即所述Nch型晶体管M1、M2的所述跨导gm成比例。另外,所述跨导gm与流向所述晶体管的漏源极电流Ids几乎成比例。因此,为了增大所述电压增益G,就有必要增大漏源极电流。
为了实现高分解度、高速动作的A/D转换器,就需要所述运算放大器高精度化、高增益化、高速化。
一般来说,运算放大器是在恒定电流偏置的状态下工作。因此,运算放大器的电力消耗几乎总是一定的。
如以上所述,在以往的A/D转换器中,即使系统要求的A/D转换器的性能发生变化,流向构成A/D转换器的运算放大器的电流也不发生变化,其结果是,A/D转换器自身的性能不发生变化。一般来说,A/D转换器的性能和电力消耗大致有相关关系。因此,在以往的A/D转换器中,相对于系统要求的A/D转换器的性能,当A/D转换器的性能过高(性能超高)时,存在着电力浪费的问题。
鉴于以上所述问题的存在,本发明的目的在于当系统要求的A/D转换器性能变化时,降低作为系统整体的电力消耗。
为了解决以上所述问题,本发明采取了以下所述的方法。即作为A/D转换器,根据指示分解度的控制信号来变更流向放大器的电流,据此使分解度可变。
另外,作为A/D转换器,具有决定分解度的控制部件;根据所述控制部件的信号,变更电流的放大器;输入所述放大器的输出的电压比较器列;通过把所述电压比较器列的比较结果输入所述控制部件中来修正分解度。
另一方面,本发明的信号处理装置具有所述的A/D转换器;根据所述A/D转换器的分解度决定性能的一部分的信号处理部件;监视所述A/D转换器的分解度所导致的所述信号处理部件的性能,如果检测到性能下降,就指示所述A/D转换器提高分解度,如果检测到过度性能,就指示所述A/D转换器降低分解度的监测部件。所述信号处理部件最好是数字解调电路;所述性能是数字解调电路的位误差率。
另一方面,本发明的A/D转换方法具有向放大器输入检查电压的电压输入步骤;比较从所述放大器输出的电压和所述检查电压的比较步骤;从所述比较步骤的结果调整所述放大器的电流值的分解度决定步骤。所述分解度决定步骤最好当所述比较步骤的结果为给定阈值以上时,使所述放大器的电流值增大,而当所述比较步骤的结果为给定阈值以下时,使所述放大器的电流值减小。
如以上所述,当系统要求的性能变化时,能够按照该系统状态而改变A/D转换器的性能,能防止A/D转换器出现性能过高的情况。据此,能降低A/D转换器的电力消耗,另外还能降低作为系统整体的电力消耗。
图1是本发明实施例1的A/D转换器的结构图。
图2是本发明实施例2的信号处理装置的结构图。
图3是本发明实施例3的信号处理装置的结构图。
图4本发明实施例4信号处理装置的结构图。
图5本发明实施例5的信号处理装置的结构图。
图6是构成本发明实施例6的A/D转换器的运算放大器的结构图。
图7是图6的变形例。
图8是构成实施例6的A/D转换器的可变电流源的电流镜电路的结构图。
图9是构成本发明实施例7的A/D转换器的运算放大器的结构图。
图10是本发明实施例8的A/D转换器的结构图。
图11是实施例8的A/D转换器的定时图表。
图12是表示实施例8的A/D转换器的电压比较器列的图。
图13是构成以往的A/D转换器的运算放大器的结构图。下面简要说明附图符号。
1a、1b、1c、1d、1e-A/D转换器;9-数字解调电路(信号处理部件);11-位误差率监视器(监视部件);12c-运算放大器;14-电压比较器列;16-控制电路(控制部件);
(实施例1)图1是表示本发明实施例1的A/D转换器的结构的图。
向A/D转换器1a提供了模拟输入信号2作为输入。A/D转换器按照所述模拟输入信号2输出数字输出信号3。另外,从外部,向A/D转换器1a提供了控制信号4作为输入。以上是本发明实施例1的A/D转换器1a的结构。
下面,说明本实施例的A/D转换器1a的动作。
首先,提供了模拟输入信号2作为A/D转换器1a的输入。A/D转换器1a按照模拟输入信号2输出数字输出信号3。此时根据控制信号4控制了A/D转换器1a的电力消耗。因为A/D转换器1a的电力消耗和性能大致具有相关关系,所以通过控制A/D转换器1a的电力消耗,能使A/D转换器1a的性能变化。
以上,根据本实施例,根据来自外部的控制信号4变更A/D转换器1a的电力消耗,其结果是,能使A/D转换器1a的性能变化。因此,能降低作为包含A/D转换器1a的系统整体的电力消耗。
须指出的是,控制信号4可以是模拟信号或数字信号、或模拟信号和数字信号的任意一种。另外,作为使用的A/D转换器的转换方式,可以是闪型、2阶闪型、副测距型(Sub-Ranging)、逐次比较型、积分型、流水线型的任意一种。
(实施例2)图2是表示本发明实施例2的信号处理装置的结构的图。
在图2中,1b是A/D转换器,5b是对于A/D转换器1b独立工作的内部系统,6b是在内部包含A/D转换器1b和内部系统5b的外部系统。从内部系统5b向所述A/D转换器1b提供了模拟输入信号2作为输入。A/D转换器1b按照所述模拟输入信号2,输出数字输出信号3。另外,从内部系统5b向所述A/D转换器1b提供了控制信号4作为输入。以上是本发明实施例2的信号处理装置的结构。
下面,说明本实施例的信号处理装置的动作。
首先,从内部系统5b向所述A/D转换器1b提供了模拟输入信号2作为A/D转换器1b的输入。A/D转换器1b按照所述模拟输入信号2,输出数字输出信号3。同时,从内部系统5b提供了包含关于对A/D转换器1b的要求的性能的信息的所述控制信号4作为A/D转换器1b的输入。此时,通过所述控制信号4,控制了A/D转换器1b的电力消耗。因为A/D转换器1b的电力消耗和性能大致具有相关关系,所以通过控制A/D转换器1b的电力消耗,能使A/D转换器1b的性能变化。
根据本实施例,能按照系统要求的性能,使A/D转换器1b的电力消耗和性能变化。据此,能降低作为系统整体的电力消耗。
(实施例3)图3是表示本发明实施例3的信号处理装置的结构的图。
在图3中,1c是A/D转换器,5c是对于A/D转换器1c独立工作的内部系统,6c是在内部包含A/D转换器1c和内部系统5c的外部系统。从内部系统5c向所述A/D转换器1c提供了模拟输入信号2作为输入。A/D转换器1c按照所述模拟输入信号2,输出数字输出信号3。得到的数字输出信号3被反馈给内部系统5c。从内部系统5b向所述A/D转换器1c提供了控制信号4作为输入。以上是本发明实施例3的信号处理装置的结构。
下面,说明本实施例的信号处理装置的动作。
首先,从内部系统5c向所述A/D转换器1c提供了模拟输入信号2作为A/D转换器1c的输入。A/D转换器1c按照所述模拟输入信号2,输出数字输出信号3。同时,从内部系统5c提供了包含关于对A/D转换器1c的要求的性能的信息的所述控制信号4作为A/D转换器1c的输入。而数字输出信号3被反馈给内部系统5c。内部系统5c按照所述数字输出信号3再次输出控制信号4。控制信号4被作为A/D转换器1c的输入提供。此时,根据所述控制信号4,控制了A/D转换器1c的电力消耗。因为A/D转换器1c的电力消耗和性能大致具有相关关系,所以通过控制A/D转换器1c的电力消耗,能使A/D转换器1c的性能变化。
根据本实施例,能把A/D转换器1c的性能抑制到系统全体所必要的最低限度的水平。据此,能使A/D转换器1c的电力消耗和性能最优化,能降低作为系统整体的电力消耗。
(实施例4)图4是表示本发明实施例4的信号处理装置的结构的图。
在图4中,1d是A/D转换器,5d是对于A/D转换器1d独立工作的内部系统,6d是在内部包含A/D转换器1d和内部系统5d的外部系统,8是系统特性监视器。从内部系统5d向所述A/D转换器1d提供了模拟输入信号2作为输入。A/D转换器1d按照所述模拟输入信号2,输出数字输出信号3。得到的数字输出信号3被反馈给内部系统5d。而从内部系统5d向系统特性监视器8提供了内部系统特性7。系统特性监视器8按照内部系统特性7输出控制信号4。从系统特性监视器8向A/D转换器1d提供了控制信号4作为输入。以上是本发明实施例4的信号处理装置的结构。
下面,说明本实施例的信号处理装置的动作。
首先,从内部系统5d提供了模拟输入信号2作为所述A/D转换器1d的输入。A/D转换器1d按照所述模拟输入信号2,输出数字输出信号3。同时,从内部系统5d提供了内部系统特性7作为系统特性监视器8的输入。系统特性监视器8接收内部系统特性7,向A/D转换器1d输出控制信号4。而所述数字输出信号3被反馈给内部系统5d。内部系统5d按照所述数字输出信号3再输出内部系统特性7,提供它作为系统特性监视器8的输入。此时,根据来自系统特性监视器8的所述控制信号4,控制了A/D转换器1d的电力消耗,因为A/D转换器1d的电力消耗和性能大致具有相关关系,所以通过控制A/D转换器1d的电力消耗,能使A/D转换器1d的性能变化。
根据本实施例,通过监视根据A/D转换器1d的特性而变化系统的特性,能把全体所必要的A/D转换器1d的性能抑制到系统的最低限度的水平。据此,能使A/D转换器1d的电力消耗和性能最优化,能降低作为系统整体的电力消耗。
(实施例5)图5是表示本发明实施例5的信号处理装置的结构的图。本信号处理装置能在象数字TV等那样,接收包含图像、声音数据的电波信号,对于接收的电波信号进行A/D变换,进行数字解调时使用。
图5中,1e是A/D转换器,9是作为根据所述A/D转换器1e的分解度而决定性能的一部分的信号处理部件的数字解调电路,6e是在内部包含A/D转换器1e和数字解调电路9的外部系统,11是作为监视所述A/D转换器1e的分解度所导致的数字解调电路9的性能,如果检测到性能下降,就指示所述A/D转换器1e提高分解度,如果检测到过度性能,就指示所述A/D转换器1e降低分解度的监测部件的位误差率监视器。
向所述A/D转换器1e提供了提供给外部系统6e的模拟输入信号2e作为输入。A/D转换器1e按照所述模拟输入信号2,输出数字输出信号3。得到的数字输出信号3提供给数字解调电路9。而从数字解调电路9,位误差率10被提供给位误差率监视器11。位误差率监视器11输出控制信号4。控制信号4提供给A/D转换器1e。以上是本发明实施例5的信号处理装置的结构。
下面,说明本实施例的信号处理装置的动作。
提供了提供给外部系统6e的模拟输入信号2e作为所述A/D转换器1e的输入。A/D转换器1e按照所述模拟输入信号2,输出数字输出信号3。数字输出信号3提供给数字解调电路9。数字解调电路9根据提供的数字输出信号3,进行数字解调、误差校正。通过进行误差校正,从数字解调电路9取得了位误差率10。所述位误差率10根据电波接收状况和A/D转换器1e的特性而变化。即当电波接收状况恶劣或A/D转换器1e的特性差时,位误差率10劣化。当位误差率10劣化时,位误差率监视器11输出控制信号4,使A/D转换器1e的电力消耗增加,直到位误差率10达到规定值。而当位误差率10良化时,位误差率监视器11输出控制信号4,使A/D转换器1e的电力消耗减少,直到位误差率10达到规定值。接着,得到的控制信号4被提供给A/D转换器1e。此时,根据控制信号4,控制了A/D转换器1e的电力消耗。因为A/D转换器1d的电力消耗和性能大致具有相关关系,所以通过控制A/D转换器1d的电力消耗,能使A/D转换器1d的性能变化。
根据本实施例,通过监视数字解调电路9输出的位误差率10,能把A/D转换器1d的抑制到数字解调电路9所必要的最低限度的水平。据此,能使A/D转换器1e的电力消耗和性能最优化,能降低作为系统整体的电力消耗。
(实施例6)图6表示了作为构成本发明实施例6的A/D转换器的运算放大器的一个例子,即差动输入-差动输出的运算放大器12a。
在图6中,Iss是可变电流源,M1、M2是Nch型晶体管,M3、M4是Pch型晶体管。
须指出的是,在A/D转换器中,运算放大器主要作为采样/保持电路、电压比较器、流水线A/D转换器和副测距A/D转换器的阶段间的输入范围调整电路使用。
可变电流源Iss的一端连接了基准电压即VSS,另一端分别连接了Nch型晶体管M1、M2的源极端子。输入晶体管即Nch型晶体管M1、M2的栅极端子分别连接了模拟差动输入信号正极Vin+和模拟差动输入信号负极Vin-。Pch型晶体管M3、M4的栅极端子连接了偏压Vb。Pch型晶体管M3、M4的源极端子连接了电源电压VDD。Nch型晶体管M1和所述Pch型晶体管M3的漏极端子连接了模拟差动输出信号负极Vout-,Nch型晶体管M2和所述Pch型晶体管M4的漏极端子连接了模拟差动输出信号正极Vout+。以上是构成本发明实施例6的A/D转换器的运算放大器12a的结构。
下面,说明构成本发明的A/D转换器的运算放大器12a的动作。
如果模拟差动输入信号为ΔVin=(Vin+-Vin-),模拟差动输出信号为ΔVout=(Vout+-Vout-),则如以上所述,本电路的电压增益G为G=ΔVout/ΔVin=gm·ro。即所述运算放大器12a的所述电压增益G与入晶体管即所述Nch型晶体管M1、M2的所述跨导gm成比例。而所述跨导gm与流向所述Nch型晶体管M1以及所述Nch型晶体管M2的漏源极电流Ids几乎成比例。须指出的是,gm=gm1=gm2,gm1是所述Nch型晶体管M1的跨导,gm2是所述Nch型晶体管M2的跨导。另外,ro是输出端的动态电阻。
如果使可变电流源Iss增加,则漏源极电流Ids1、Ids2减少。因此,如果使电流源Iss增加,则所述电压增益G增大,如果使电流源Iss减少,则所述电压增益G减小。
通过所述电压增益G增加或减少,运算放大器12a的频带特性、偏移误差特性分别增加或减少。即通过使可变电流源Iss变化,运算放大器12a的特性变化,其结果是,A/D转换器的特性也变化。
如以上所述,通过使流向A/D转换器中使用的运算放大器12a的电流可变,能控制A/D转换器的电力消耗和性能。
须指出的是,在本实施例中,说明了Nch型晶体管的栅极端子是输入端子的运算放大器,但是关于Pch型晶体管的栅极端子是输入端子的运算放大器,当然也能取得同样的效果。
另外,说明了简单的差动输入-差动输出的运算放大器,但是,关于差动输入-单输出的运算放大器、更复杂的运算放大器,关于电流偏置型的运算放大器,当然也能取得同样的效果。
也可以是图7所示的结构。即通过Nch型晶体管M0a和Nch型晶体管M0b,形成电流镜电路,偏压电路内的电流Issa为可变得。在图7的结构中,流向Nch型晶体管M0b的电流Issb是把可变电流源输出Issa用电流反射比倍增后得到的。而且,通过使电流Issb成为运算放大器12b的偏流,就取得了与所述同样的效果。
另外,在图7中表示了使用Nch型晶体管,形成电流镜电路时的情形,但是也能由Pch型晶体管,形成电流镜电路。另外,在图7中,表示了形成单级型电流镜电路时的情形,但是,当形成了级联型电流镜电路时,也能取得与所述同样的效果。
须指出的是,图6和图7的可变电流源Iss也能用图8所示的电流实现。在图8中,定电流源Issa的一端连接了基准电压VDD,另一端连接了Nch型晶体管M0a的漏极端子和栅极端子。Nch型晶体管M0a的源极端子连接了基准电压VSS。Nch型晶体管M0b1~M0bn各自的源极端子连接了基准电压VSS,漏极端子彼此相连。Nch型晶体管M0b1~M0bn的栅极端子分别连接了开关SW1~SWn的输出端子C。开关SW1~SWn的一个输入端子A连接了Nch型晶体管M0a的栅极端子和漏极端子。开关SW1~SWn的一个输入端子B连接了基准电压VSS。而且,通过开关Swi的一个输入端子A和输出端子C变为导通状态,由Nch型晶体管M0a和Nch型晶体管M0bi形成了电流镜电路。而且,把电流Issa用电流反射比倍增后得到的电流Issbi流向Nch型晶体管M0bi的漏源极之间。而通过开关Swi的一个输入端子B和输出端子C变为导通状态,Nch型晶体管M0bi变为OFF状态,漏源极之间没有电流。通过根据控制信号4,对于SW1~SWn,选择输入端子A或输入端子B,能使可变电流源Iss为Issb1~Issbn的任意一个或它们的组合,或为0。通过这样的结构,能实现可变电流源Iss。
须指出的是,在图8中,说明了由Nch型晶体管构成的电流镜电路,但是,根据电路结构,即使由Pch型晶体管构成的电流镜电路,也能取得与所述同样的效果。
(实施例7)图9是表示构成本发明实施例7的A/D转换器的运算放大器的一个例子的图。12b是差动输入-差动输出的运算放大器,M0a、M0b、M1、M2是Nch型晶体管,M3、M4是Pch型晶体管,4是控制信号,13是电流输出型的D/A转换器。
控制信号4输入到D/A转换器13中。Nch型晶体管M0a、M0b形成电流镜电路。Nch型晶体管M0b的源极端子连接了基准电压VSS。漏极端子分别连接了Nch型晶体管M1、M2的源极端子。输入晶体管级Nch型晶体管M1、M2的栅极端子分别连接了模拟差动输入信号正极Vin+和模拟差动输入信号负极Vin-。Pch型晶体管M3、M4的栅极端子连接了偏压Vb。Pch型晶体管M3、M4的源极端子连接了电源电压VDD。Nch型晶体管M1和Pch型晶体管M3的漏极端子连接了模拟差动输出信号负极Vout-。Nch型晶体管M2和所述Pch型晶体管M4的漏极端子连接了模拟差动输出信号正极Vout+。以上是构成实施例7的A/D转换器的运算放大器12b的结构。
下面,说明构成本发明的A/D转换器的运算放大器12b的动作。
首先,把控制信号4提供给D/A转换器13。D/A转换器13输出对于控制信号4而唯一决定的电流Iout。输出的电流Iout从Nch型晶体管M0a的漏极端子流入基准电压VSS。因为Nch型晶体管M0a、M0b形成了电流镜电路,所以把电流Issa用电流反射比倍增后得到的电流Issb从Nch型晶体管M0b的漏极端子流向基准电压VSS。电流Issb成为运算放大器12b的偏流。
根据本实施例,根据提供给D/A转换器13的控制信号4,关于流向构成A/D转换器的运算放大器12b的电流,能控制D/A转换器13具有的等级,其结果是,能控制A/D转换器的电力消耗和性能。
须指出的是,表示了电流输出D/A转换器,但是也可以使用电压输出D/A转换器,使用电阻负载,通过进行电压-电流变换,也能取得与所述同样的效果。
(实施例8)图10是表示本发明实施例8的A/D转换器的图。
在图10中,16是作为决定分解度的控制部件的控制电路,12c是根据所述控制电路而变更电流的运算放大器,14是输入所述运算放大器12c的输出的电压比较器列。该A/D转换器的结构为通过把所述电压比较器列14的比较结果输入到所述控制电路16,修正分解度。向该A/D转换器中的运算放大器12c提供了输入电压信号Vinp和输入电压信号Vinn作为检查电压。电压比较器列14把运算放大器12c的输出电压信号Vout作为输入,把电压比较器列输出15作为输出。控制电路16把电压比较器列输出15和控制信号4a作为输入。控制电路16的输出即控制信号4b提供给运算放大器12c。以上是实施例8的A/D转换器的结构。本实施例的A/D转换器在初始动作时,决定流向运算放大器12c的内部的电流量。
下面,参照图11的定时图表和图12的电压比较器列14的详细图,说明本实施例的A/D转换器的动作。
首先,当图11所示的Initialize为High时,相当于系统所必要的A/D转换器的初始动作时。然后,在初始动作中,与Clock同步,使输入信号(Vinp-Vinn)从V1向V2变化。须指出的是,当输入电压为V1时,对于运算放大器12c提供充分的设定时间(Setting Time)(图11所示的A-B的期间)。
接着,使输入电压向V2变化。可是,因为存在于运算放大器12c的输出端的负载电容CL很小,有点流IL泄漏,所以运算放大器12c的输出电压信号Vout不是从电压水平V1立即向电压水平V2变化,如图11所示,是平缓地变化。然后,在进行A/D转换时的动作定时(图11所示的C)进行采样。如果此时的电压信号Vout的电压水平为V2’,则设定误差为V2-V2’。在此,设定误差是指电压水平V2和实现输出的电压水平V2’的误差。在该状态下,使用比较器Co1~Co4,分别把电压水平V2'和电压水平Va~Vd做比较。须指出的是,电压水平Va~Vd是相当于当电压水平V2为理想值时的各误差1LSB/2、2LSB/2、4LSB/2、8LSB/2的水平。
根据电压比较器列输出15检测了设定误差。对此,控制信号具有关于为了构成某精度的A/D转换器所必要的运算放大器的精度的信息,把它提供给控制电路16。一般来说,设定误差与流向运算放大器12c的电流的倒数具有相关关系。即流向运算放大器12c的电流越大,设定误差越小,相反,流向运算放大器12c的电流越小,设定误差越大。在此,根据电压比较器列输出15,检测现在的设定误差是否收敛于1LSB/2、2LSB/2、4LSB/2或8LSB/2。即例如当b1、b2为High,b3、b4为low时,设定误差在4LSB/2和2LSB/2之间。
在此,对于控制信号4a表示的运算放大器12c的必要精度,设定误差大,当不满足必要的精度时,从控制电路16向运算放大器12c提供控制信号4b,使流向运算放大器12c的电流增加。据此,再次重复图11所示的时间A到C的动作。而当对于控制信号4a表示的运算放大器12c的必要精度,设定误差足够小,充分满足了必要的精度时,从控制电路16向运算放大器12c提供控制信号4b,使流向运算放大器12c的电流减少。据此,再次重复图11所示的时间A到C的动作。另外,当设定误差收敛于控制信号4a表示的运算放大器12c的必要精度内时,接收初始动作。
根据本实施例,从运算放大器12c的设定误差检测运算放大器12c的精度,根据控制信号4a控制运算放大器12c的电流,以便取得为了满足系统要求的A/D转换器的精度所必要的运算放大器12c的精度。据此,就能控制A/D转换器的电力消耗和性能。
如以上所述,根据本发明,通过根据控制信号控制构成A/D转换器的运算放大器的电流,当系统要求的A/D转换器的性能变化时,能按照所要求的性能,使电力消耗和A/D转换器的性能变化。据此,就能使A/D转换器的电力消耗和性能按照系统的工作状况在最佳的工作状态下工作,从而能削减作为系统整体的电力消耗。
权利要求
1.一种A/D转换器,其特征在于根据指示分解度的控制信号来变更流向放大器的电流,据此使分解度可变。
2.一种信号处理装置,其特征在于包括权利要求1所述的A/D转换器;根据所述A/D转换器的分解度决定性能的一部分的信号处理部件;监视所述A/D转换器的分解度所导致的所述信号处理部件的性能,如果检测到性能下降,就指示所述A/D转换器提高分解度,如果检测到过度性能,就指示所述A/D转换器降低分解度的监测部件。
3.根据权利要求2所述的信号处理装置,其特征在于所述信号处理部件是数字解调电路;所述性能是数字解调电路的位误差率。
4.一种A/D转换器,其特征在于包括决定分解度的控制部件;根据所述控制部件的信号来变更电流的放大器;输入所述放大器的输出的电压比较器列;通过把所述电压比较器列的比较结果输入到所述控制部件中来修正分解度。
5.一种信号处理装置,其特征在于包括权利要求4所述的A/D转换器;根据所述A/D转换器的分解度决定性能的一部分的信号处理部件;监视所述A/D转换器的分解度所导致的所述信号处理部件的性能,如果检测到性能下降,就指示所述A/D转换器提高分解度,如果检测到过度性能,就指示所述A/D转换器降低分解度的监测部件。
6.根据权利要求5所述的信号处理装置,其特征在于所述信号处理部件是数字解调电路;所述性能是数字解调电路的位误差率。
7.一种A/D转换方法,其特征在于包括向放大器输入检查电压的电压输入步骤;比较从所述放大器输出的电压和所述检查电压的比较步骤;从所述比较步骤的结果调整所述放大器的电流值的分解度决定步骤。
8.根据权利要求7所述的A/D转换方法,其特征在于所述分解度决定步骤当所述比较步骤的结果为给定阈值以上时,使所述放大器的电流值增大,而当所述比较步骤的结果为给定阈值以下时,使所述放大器的电流值减小。
全文摘要
本发明的A/D转换器(1a)根据指示分解度的来自外部的控制信号(4)来变更流向放大器的电流,据此使分解度可变。当系统要求的A/D转换器的性能变化时,能降低作为系统整体的电力消耗。
文档编号H03M1/00GK1445931SQ02159360
公开日2003年10月1日 申请日期2002年12月26日 优先权日2001年12月26日
发明者中顺一, 稻垣善嗣, 樱裕司, 生驹平治, 冈浩二, 冈本阳一, 野间崎大辅 申请人:松下电器产业株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1