一种宽带上变频器及上变频方法

文档序号:7520913阅读:254来源:国知局
专利名称:一种宽带上变频器及上变频方法
技术领域
本发明涉及通信技术领域,尤其涉及数字无线广播技术中的数字宽带上变频器及数字上变频方法。
背景技术
文中技术术语解释1. OFDM调制正交频分复用技术,多载波调制的一种。其主要机制将信道分成若干正交子信道,将高速数据信号转换成并行的低速子数据流,调制到在每个子信道上进行传输。正交信号可以通过在接收端采用相关技术来分开,这样可以减少子信道之间的相互干扰。每个子信道上的信号带宽小于信道的相关带宽,因此每个子信道上的可以看成平坦性衰落,从而可以消除符号间干扰。2. IQ信号又称为正交信号,可以通过在接收端采用相关技术分开为I信号与Q 信号两路信号,且I信号与Q信号相位差为90°。3.峰均功率比等于信号的峰值除以信号有效值(RMS)。4.非恒包络信号调制后的信号幅度是恒定的,就是恒包络信号。否则就是非恒包络信号。5.单频网单频网(SFN:Single Frequency Network)是由多个不同地点的处于同步状态的无线电发射台,在同一时间、以同一频率发射同一信号,以实现对一定服务区的
可靠覆盖。6.激励器将输入码流按照相关标准规定进行编码调制输出射频信号的设备。7. VHF =Very high frequency (VHF),即甚高频,是指频带由 30MHz 到 300MHz 的无线电电波。8. UHF =Ultra High Frequency (UHF),即特高频,是指频带由 300MHz 到 3000MHz 的无线电电波。9.上变频将信号从低频端搬移到高频端,便于天线发送或实现不同信号源,不同系统的频分复用。10.射频本振源是指本机内产生射频信号的振荡源。11相位噪声是指单位Hz的噪声密度与信号总功率之比,表现为载波相位的随机漂移,是评价频率源(振荡器)频谱纯度的重要指标相位噪声通常定义为,在某一给定偏移频率处的dBc/Hz值。其中,dBc是以dB为单位的该频率处功率与总功率的比值。数字无线广播采用OFDM调制传送高数据速率信息时,由于调制信号为非恒包络信号,有较高的峰均功率比,根据数字广播电视相关国家标准GY/T 229. 2-2008和GD/ J 020-2008 在单频网模式下对频率调节步长的要求为1Hz,对于调制误差率要求为 >-36dB,带外杂散低于带内信号功率55dB。因此激励器面临以下挑战射频本振源具有极低的相位噪声以保证其射频指标;在保证带外杂散指标的情况下实现小步进频率调节;实现覆盖VHF到UHF的一个宽带上变频方案。
目前常用的几种变频方案一、直接上变频方案此方案采用双路A/D将数字基带IQ信号变为模拟基带IQ信号,再利用模拟正交调制的方法实现频谱搬移。具有结构简单,杂散毛刺(即信号有用频率成分以外干扰噪声) 少,滤波器少和电流消耗低和仅需一次上变频(从而只需要一个频率合成器)等优点,虽然直接上变频方法具有较大的优越性,但它也有一些缺陷a)第一个缺陷称为本地振荡泄漏(本振泄露就是指泄露到输出口或输入口的本振信号),它主要有以下因素造成,I和Q信号之间的直流偏移和不是很理想的本地振荡器到射频输出的隔离;b)第二个缺陷为IQ信号不平衡,它主要由D/A增益不匹配、低通滤波器的插入损耗和IQ调制器内部增益不匹配等造成。这两个主要缺陷对于像OFDM这样的多电平调制而言,很容易使接收机产生较高的误码率。二、模拟中频一次变频方案此方案采用数字正交上变频将数字基带IQ变为模拟中频信号,再利用混频器将模拟中频频谱搬移到需要的频率。具有结构简单,杂散毛刺少,电流消耗低和仅需一次上变频(从而只需要一个频率合成器)等优点,虽然模拟中频一次变频方案具有较大的优越性, 但它也有一些缺陷不能实现宽带覆盖,其输出频谱旁边有本振信号和相应的镜像频率。所以需要相应的频道滤波器实现选频功能。三、模拟中频二次变频方案此方案采用数字正交上变频将数字基带IQ变为模拟中频信号,再利用二次变频将模拟中频搬移到需要的频率首先将中频信号变为高于所需频段的高中频,然后第二次变频将高中频信号搬移到所需频点。此方案可实现宽带变频功能,同时可基本满足国家相关标准,但实现结构复杂。

发明内容
本发明的目的是为了克服现有技术的不足提出一种结构简单、能够实现小步进宽带上变频的变频器及其方法。本发明采用的技术方案是这样的一种宽带上变频器,包括数据处理模块、DA转换器、时钟处理模块、射频本振源、复数乘法器、数字控制振荡器一、乘法器一、乘法器二、数字控制振荡器二、减法器,时钟处理模块接受射频本振源输出的时钟信号,数据处理模块输出的信号进入DA转换器;时钟处理模块用于向数据处理模块、DA转换器提供时钟信号;所述复数乘法器一方面接受基带IQ信号,另一方面接受数字控制振荡器一输出的载波IQ信号;复数乘法器用于将基带IQ信号与载波IQ信号进行复数乘法后得到第一次上变频后的非对称基带信号的I信号与Q信号,并向乘法器一输出非对称基带信号的的I信号,复数乘法器还向乘法器二输出非对称基带信号的的Q信号;乘法器一用于将复数乘法器输出的I 信号与数字控制振荡器二输出的载波I信号相乘得到第二次上变频后的I信号,乘法器一再将第二次上变频后的I信号输出给减法器;乘法器二用于将复数乘法器输出的Q信号与数字控制振荡器二输出的载波Q信号相乘得到第二次上变频后的Q信号,乘法器二再将第
5二次上变频后的Q信号输出给减法器;减法器作用是用乘法器二输出的Q信号去减乘法器一输出的I信号,并将结果输出给数据处理模块;射频本振源的时钟信号输出端还与数字控制振荡器一、数字控制振荡器二的参考时钟信号输入端连接。优选地,所述数字控制振荡器一输出的载波IQ信号的频率大于等于0. 007且小于等于1。优选地,所述复数乘法器、数字控制振荡器一存在于同一 FPGA芯片中。优选地,乘法器一、乘法器二、数字控制振荡器二、减法器、数据处理模块、DA转换器、时钟处理模块存在于同一宽带变频芯片中。优选地,所述FPGA芯片接受基带IQ信号,并向宽带变频芯片输出第一次上变频后的I信号与Q信号;所述射频本振源向FPGA芯片与宽带变频芯片提供工作时钟信号。优选地,FPGA的工作时钟信号为30MHz,FPGA运算精度为32位。一种宽带上变频方法,其特征在于,包括步骤a.将数字基带IQ信号s (t)进行小步进的频谱搬移得到第一次上变频后的非对称基带信号s' (t);b.将非对称基带信号s' (t)进行第二次上变频。优选地,所述步骤a中的小步进频谱搬移的方法为利用载波正交信号与基带正交信号s (t)相乘得到第一次上变频的非对称基带信号s' (t),其中0 < Co1 < 2 π s'(t) = s(t) χ emt = (I(t) - jQ(t)) χ emt= (I(t) - jQ{t)) x (COS(W1Z) - j Sin(^1O)= [/(/) x COS(OJ1Z) - Q(t) χ Sin(Oj1Z)] -jx [/(/) χ Sin(OJ1Z) + Q(t) χ Cos(^1Z)]。优选地,所述ω i的取值范围为0. 014 π彡ω i彡2 π。优选地,所述第二次上变频的方法为将非对称基带信号s' (t)分成I' (t) 信号与Q ‘ (t)信号两路相位正交的信号,再用两路相位正交的载波信号COS(co2t)、 sin( 2t)分别与I' (t)信号、Q' (t)信号相乘,最后将两个乘积结果相加得到两次上变频的宽带信号s" (t) =I' (t) Xcos(co2t)-Q' (t) X sin (ω 2t)=[I (t) X cos (ω J) X cos (ω 2t)-Q (t) X sin (ω J) X cos (ω 2t) ]-[I (t) X sin (ω J )κ sin(ω2t) +Q(t) Xcos (ω jt) κ sin(ω2t)]= I (t) X cos [ ( ω ^ ω 2) t] -Q (t) X sin [ ( ω ^ ω 2) t]。综上所述,由于采用了上述技术方案,本发明的有益效果是1.采用FPGA芯片实现第一次宽带上变频,将FPGA的精度设为32bit甚至更高,工作时钟信号可达30MHz,从而可以将最小上变频步进做到0. 007Hz,满足了国家标准中小步进上变频的要求。2.使用DDS技术提供系统工作时钟信号,上变频后的调制信号能够覆盖整个UHF 频段,满足了国家标准中宽带上变频的要求。3.电路简单设备去除了混频单元,从而减少了元器件数量并降低了设计复杂性,整个电路板面积可以比传统方案小50%。4.可靠性高,技术指标好由于原器件数量很少,所以设计可靠性大大提高。同时上变频器技术指标较传统的方式有了较大提高,其中相位噪声得到大幅度提高,例如
^ -82dBc/Hzil00Hz^ -96dBc/HzilkHz^ -101dBc/Hzil0kHz对于数字广播来讲,MER(最大有效功率)可达45dB以上。5.低功耗单芯片总功耗为1. 7W,由于工作时不是所有功能模块都开启,所以实际使用功耗为1.4W。数字基带高精度NCO (数字控制振荡器)和第一次频谱搬移在信道编码芯片(FPGA)内实现,这部分代码所需功耗大概为0. 5W以下,高频参考时钟也使用集成电路,功耗极低,所以此方案较传统方案可大幅度降低功耗。


图1为本发明原理框图。图2为经过第一次上变频后的信号频谱图。
具体实施例方式本说明书中公开的所有特征,或公开的所有方法或过程中的步骤,除了互相排斥的特征和/或步骤以外,均可以以任何方式组合。本说明书(包括任何附加权利要求、摘要和附图)中公开的任一特征,除非特别叙述,均可被其他等效或具有类似目的的替代特征加以替换。即,除非特别叙述,每个特征只是一系列等效或类似特征中的一个例子而已。如图1,本发明包括复数乘法器、数字控制振荡器一(即图中NC01)、乘法器一、乘法器二、数字控制振荡器二(即图中NC02)、减法器、数据处理模块、DA转换器、时钟处理模块、射频本振源。射频本振源提供数字控制振荡器一与数字控制振荡器二的参考时钟信号; 射频本振源还提供时钟处理模块的时钟信号,所述时钟处理模块向数据处理模块、DA转换器提供工作时钟信号。所述复数乘法器一方面接受基带IQ信号,另一方面接受数字控制振荡器一输出的载波IQ信号;复数乘法器将基带IQ信号与载波IQ信号进行复数乘法后得到第一次上变频后的I信号与Q信号,并向乘法器一输出调制后的I信号,复数乘法器还向乘法器二输出调制后的Q信号;乘法器一将复数乘法器输出的I信号与数字控制振荡器二输出的载波I信号相乘得到第二次上变频后的I信号,乘法器一再将第二次上变频后的I信号输出给减法器;乘法器二将复数乘法器输出的Q信号与数字控制振荡器二输出的载波Q 信号相乘得到第二次上变频后的Q信号,乘法器二再将第二次上变频后的Q信号输出给减法器;减法器用乘法器二输出的Q信号去减乘法器一输出的I信号,并将结果输出给数据处理模块;数据处理模块的再将信号输出给DA转换器。数字基带IQ信号s (t) = I(t)-jQ(t)与数字控制振荡器一输出的载波正交信号 =COS(邮)-_/+Sin(邮)在复数乘法器中进行复数相乘,得到经过第一次小步进频谱搬移
后的非对称基带信号s' (t),其中0 < Co1彡2 π,图2为非对称基带信号s' (t)的频谱图,具体的s'(t) = s(t) χ em' = (I(t) - jQ{t)) χ em
= (/(0 - jQ(t)) χ (cos^/) - JSin(^1O) = [/(/) χ CosO1/) - Q{t) χ sin^/)] -jx [/(/) χ sini^/) + Q{t) χ CosO1/)]。
然后,s'⑴分为I信号I'⑴与Q信号Q' (t),具体的I ‘ (t) = I (t) X cos ( ω J)-Q (t) X sin ( ω ,Q ' (t)= I (t) X sin(ω jt) +Q(t) Xcos (ω jt)。I' (t)与数字控制振荡器二输出的载波IQ信号中的I信号COs( 2t)在乘法器一中相乘,即 Γ (t) X COS(G) 2t)。Q' (t)与数字控制振荡器二输出的载波IQ信号中的Q信号sin( 2t)在乘法器二中相乘,即 Q' (t) Xsin(co2t)。乘法器一与乘法器二的输出在减法器中作减法运算,减法器的输出结果s" (t) =I' (t) Xcos(co2t)-Q' (t) X sin (ω 2t)=[I (t) X cos (ω J) X cos (ω 2t)-Q (t) X sin (ω J) X cos (ω 2t) ]-[I (t) X sin (ω J )κ sin(ω2t) +Q(t) Xcos (ω jt) κ sin(ω2t)]= I (t) X cos [ ( ω ^ ω 2) t] -Q (t) X sin [ ( ω ^ ω 2) t]。进一步将基带IQ信号的频谱范围搬移到需要的高频端,式中的Q1由数字控制振荡器一决定,Q1可以取到大于O到小于等于的数值,从此公式结果不难得出,信号在复数乘法器与数字控制振荡器一中实现了第一次上变频,即小步进频谱搬移,再由乘法器一、乘法器二、数字控制振荡器二、减法器将信号频谱搬移到需要的高频段,实现第二次上变频。作为本发明的一种优选实施方式所述小步进频谱搬移在FPGA芯片中实现,即对 FPGA芯片编程以实现数字控制振荡器一与复数乘法器的功能。根据需要可将FPGA的相位累加器设为32Bits或者更高的精度,优选地,设为32Bits,FPGA的工作时钟为30MHz,最小频率步进可做到0.007Hz (30MHz/232),S卩,这时所述的ω i取值为0·014π。采用市场上已有的整合了 M00MSPS 14位DAC的宽带变频器来实现第二次上变频,即采用已有的宽带变频芯片实现乘法器一、乘法器二、数字控制振荡器二、减法器、数据处理模块、DA转换器、时钟处理模块的功能。该宽带变频器具有灵活的数字接口可以接受多达四个通道的复数数据,在基带模式下都具备高至奈奎斯特频率的多载波能力,并采用混频模式功能产生第二和第三奈奎斯特区域的射频信号。这个特性允许使得该设备去除混频级,从而减少了直接射频应用的元器件数量并降低了设计复杂性。采用1.5V、1.8V*3.3V 电源供电,总功耗为1. 7W。所述的数据处理模块主要功能是对上变频后的信号进行插值和重采样等处理,以满足相关国家标准中对单频网传输码流速率的要求及DAC的时钟速率要求等。DA转换单元作用是将上变频后数字信号转换为模拟射频信号,最后由射频发射机将射频信号无线发送至接收端。本发明并不局限于前述的具体实施方式
。本发明扩展到任何在本说明书中披露的新特征或任何新的组合,以及披露的任一新的方法或过程的步骤或任何新的组合。
权利要求
1.一种宽带上变频器,包括数据处理模块、DA转换器、时钟处理模块、射频本振源,时钟处理模块接受射频本振源输出的时钟信号,数据处理模块输出的信号进入DA转换器;时钟处理模块用于向数据处理模块、DA转换器提供时钟信号,其特征在于,还包括复数乘法器、数字控制振荡器一、乘法器一、乘法器二、数字控制振荡器二、减法器;所述复数乘法器一方面接受基带IQ信号,另一方面接受数字控制振荡器一输出的载波IQ信号;复数乘法器用于将基带IQ信号与载波IQ信号进行复数乘法后得到第一次上变频后的非对称基带信号的I信号与Q信号,并向乘法器一输出非对称基带信号的的I信号,复数乘法器还向乘法器二输出非对称基带信号的的Q信号;乘法器一用于将复数乘法器输出的I信号与数字控制振荡器二输出的载波I信号相乘得到第二次上变频后的I信号,乘法器一再将第二次上变频后的I信号输出给减法器;乘法器二用于将复数乘法器输出的Q信号与数字控制振荡器二输出的载波Q信号相乘得到第二次上变频后的Q信号,乘法器二再将第二次上变频后的Q信号输出给减法器;减法器作用是用乘法器二输出的Q信号去减乘法器一输出的I信号,并将结果输出给数据处理模块;射频本振源的时钟信号输出端还与数字控制振荡器一、 数字控制振荡器二的参考时钟信号输入端连接。
2.根据权利要求1所述的一种宽带上变频器,其特征在于,所述数字控制振荡器一输出的载波IQ信号的频率大于等于0. 007且小于等于1。
3.根据权利要求1所述的一种宽带上变频器,其特征在于,所述复数乘法器、数字控制振荡器一存在于同一 FPGA芯片中。
4.根据权利要求1所述的一种宽带上变频器,其特征在于,乘法器一、乘法器二、数字控制振荡器二、减法器、数据处理模块、DA转换器、时钟处理模块存在于同一宽带变频芯片中。
5.根据权利要求3或4所述一种宽带上变频器,其特征在于,所述FPGA芯片接受基带IQ信号,并向宽带变频芯片输出第一次上变频后的I信号与Q信号;所述射频本振源向 FPGA芯片与宽带变频芯片提供工作时钟信号。
6.根据权利要求5所述的一种宽带上变频器,其特征在于,FPGA的工作时钟信号为 30MHz,FPGA运算精度为32位。
7.一种宽带上变频方法,其特征在于,包括步骤a.将数字基带IQ信号s(t)进行小步进的频谱搬移得到第一次上变频后的非对称基带信号s' (t);b.将非对称基带信号s'(t)进行第二次上变频。
8.根据权利要求7所述的一种宽带上变频方法,其特征在于,所述步骤a中的小步进频谱搬移的方法为利用载波正交信号一―与基带正交信号s (t)相乘得到第一次上变频的非对称基带信号s'⑴,其中0< Co1彡s\t)^s(t)y.e^jQ(t))y.e^=(lit) - JQit)) χ (cos_ - j Sin(^1O)=[/(/) χ COs(OJ1Z) - Q(t) χ sin^/)]-^ χ [/(/) χ Sin(^y1Z) + Q(t) χ Cos(^1Z)]。
9.根据权利要求8所述的一种宽带上变频方法,其特征在于,所述Q1的取值范围为·0. 014 31 彡(O1 彡 231。
10.根据权利要求7所述的一种宽带上变频方法,其特征在于,所述第二次上变频的方法为将非对称基带信号s' (t)分成I' (t)信号与Q ‘ (t)信号两路相位正交的信号, 再用两路相位正交的载波信号cOS(co2t)、Sin( 2t)分别与I' (t)信号、Q' (t)信号相乘,最后将两个乘积结果相加得到两次上变频的宽带信号
全文摘要
本发明公开了一种宽带上变频器及上变频方法,本发明涉及通信技术领域,尤其涉及数字无线广播技术中的数字宽带上变频器及数字上变频方法。本发明的技术要点是采用复数乘法器、数字控制振荡器一对数字基带IQ信号进行第一次上变频,即小步进的频谱搬移;再对经过小步进频谱搬移的数字信号进行第二次上变频,将信号频谱搬移到需要的高频段;最后对信号作进一步信号处理后,转换为模拟射频信号,由发射机无线发送至接收端。本发明能够实现小步进调节的宽带上变频,具有结构简单、可靠性好的优点。
文档编号H03D7/16GK102176656SQ201110024598
公开日2011年9月7日 申请日期2011年1月21日 优先权日2011年1月21日
发明者马亮 申请人:成都凯腾四方数字广播电视设备有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1