一种设置终端电阻阻值的装置及时序控制器的制作方法

文档序号:7545598阅读:517来源:国知局
专利名称:一种设置终端电阻阻值的装置及时序控制器的制作方法
技术领域
本实用新型涉及电子设备技术领域,尤其涉及一种设置终端电阻阻值的装置及时序控制器。
背景技术
目前通信已经步入3G时代,而无线广域网(WffAN)则是3G应用的一大热点,使得笔记本电脑或者其他应用设备在蜂窝网络覆盖的范围内可以连接到互联网,但WWAN工作频段中的电磁干扰一直是困扰液晶面板厂商与笔记本系统端的一大难题,为了保证通信质量,使数据能够正确的传送,就需要降低无线应用的特殊频段(该特殊频段包括GSM、WCDMA等频段)的电磁干扰水平。在实际的WffAN测试中,WffAN关注频段内出现的主要噪声(WffAN Noise)的特点 是与LVDS信号成倍频关系,即噪声所出现的频段均为LVDS频率的整数倍,则可推断这些Noise是由LVDS (Low-Voltage Differential Signaling,低压差分信号)信号产生的高次谐波。而LVDS产生Noise的原理是LVDS信号由系统端的ー个恒流源产生,经过信号线,输送给液晶驱动电路中的时序控制芯片,LVDS属于高频信号,频率一般在69ΜΗζ 75ΜΗζ左右,由于LVDS信号没有被完全吸收,就可能会在传播线路上发生反射,反射回的信号和传播的信号最終会形成高频驻波。这些高频驻波把传播线路布线变成了非常高效率的天线,向外辐射,会成为WWAN频段中的Noise。综上所述,由于现有終端不能消除LVDS信号在传输线路上发生的反射,因此产生了 WffAN Noise。

实用新型内容本实用新型提供了一种设置终端电阻阻值的装置及包含此装置的时序控制器,可消除LVDS信号在传输线路上发生的反射,避免产生WffAN Noise0本实用新型实施例提供的一种设置终端电阻阻值的装置包括波形检测电路,与传输线路相连,用于采集传输线路上传输至终端的信号中的电压幅值;运算器,与波形检测电路相连,用于根据波形检测电路采集到的电压幅值,确定终端的电阻阻值;寄存器,与运算器相连,用于根据所述运算器确定的终端电阻阻值,生成电阻阻值设置命令;并联电阻网络,与传输线路和寄存器相连,用于接收传输线路上传输至终端的信号;并根据所述寄存器生成的所述电阻阻值设置命令设置自身的阻值。所述信号为LVDS低压差分信号。所述波形检测电路包括[0014]采集单元,用于采集传输线路上传输至终端的信号;电压幅值获取単元,用于获取所述采集单元采集的信号中在设定的电压范围内的最高点电压Vl和最低点电压V2。所述运算器包括电压幅值接收単元,用于从电压幅值获取单元接收最高点电压Vl和最低点电压V2 ;运算单元,用于根据电压幅值接收単元接收到的VI、V2和预先设定的參考电压值R,确定终端的电阻阻值。所述运算単元根据如下公式确定终端的电阻阻值R=Rref* (V1/V2); R为终端的电阻阻值。所述并联电阻网络包括一个外围电阻和至少ー个默认电阻,其中各电阻之间为并联。所述并联电阻网络包括至少ー个默认电阻,且当默认电阻为至少两个时,各电阻之间为并联。所述并联电阻网络还包括控制器,用于根据电阻阻值设置命令控制并联电阻网络中所述默认电阻的导通或关断。本实用新型实施例还提供了ー种时序控制器,所述时序控制器包括上述装置。本实用新型实施例提供的设置终端电阻阻值的装置,通过设置合适的与LVDS信号传输线路相连的电阻的阻值,尽可能吸收信号沿着线路网络传播的能量,以减弱信号传输线路上信号反射,避免反射信号与信号传输线路上的正常信号共同形成高频驻波,就可抑制WffAN Noise的产生。

图I为本实用新型的实施例装置结构示意图;图2为本实用新型的实施例并联电阻网络中的电阻连接示意图;图3为本实用新型的实施例寄存器传输命令至并联电阻网络的示意图;图4为本实用新型的实施例装置工作流程示意图。
具体实施方式
本实用新型提供了一种设置终端电阻阻值的装置,用来抑制WffAN Noise的产生。
以下结合附图,对设置终端电阻阻值的装置进行说明,如图I所示,该装置包括波形检测电路11,与传输线路15和运算器12相连,用于采集传输线路上传输至终端的信号中的电压幅值。运算器12,与波形检测电路11和寄存器13相连,用于根据从波形检测电路接收到的电压幅值,确定终端的电阻阻值。寄存器13,与运算器12和并联电阻网络14相连,用于根据所述运算器确定的終端电阻阻值,生成电阻阻值设置命令。并联电阻网络14,与传输线路15和寄存器13相连,用于接收传输线路上传输至终端的信号;根据所述寄存器生成的所述电阻阻值设置命令设置自身的阻值。在理想情况下,电阻值为IOOohm的传输线路,其终端匹配电阻应该选用IOOohm的电阻,当终端电阻与传输线路匹配时,则可使得信号不会在传输线路上发生反射。但是,在现有终端中,由干与传输线路连接的电阻的阻值是ー设定值,并不会改变,而传输线路的电阻阻值并不是ー个确定值,所以才会使得LVDS信号的能量在从传输线路传输至电阻后没有被完全吸收而产生反射。本实施例中的并联电阻网络14所提供的阻值,是由波形检测电路11、运算器12和寄存器13通过采集传输线路上传输至终端的信号中的电压幅值;根据从波形检测电路接收到的电压幅值,确定终端的电阻阻值;根据所述运算器确定的终端电阻阻值,生成电阻阻值设置命令;最终根据生成的命令设置并联电阻网络14的阻值,并联电阻网络14提供的电阻即是终端中与传输线路连接的电阻。因此,本实施例中设置终端电阻阻值的装置会根据传输线路上传输至终端的信号中的电压幅值,设置与传输线路连接的电阻阻值,该与传输线路连接的电阻即为并联电阻网络提供的电阻,并联电阻网络14的阻值与传输线路的匹配可尽可能的吸收传输线路上的信号。而如果传输线路上传输的信号为LVDS,可被本实施例提供的装置尽可能的吸收,以避免WffAN Noise的产生。同吋,并联电阻网络14会将接收到的信号传输至終端中的用于信号转换的芯片16以进行信号转化,转化 后的信号可为屏幕驱动提供像素数据信号。优选的,所述芯片16为时序控制芯片。传输线路15与并联电阻网络14连接,波形检测电路11则与传输线路15和运算器12相连,可接收传输线路15上传输至终端的信号,并采集到信号中的电压幅值。而电压幅值用于终端电阻的阻值确定。传输线路15可用于传输LVDS信号,而本实施例可用于消除传输线路15上传输的是LVDS信号时所产生的反射。根据LVDS是低压差分信号的特点,应采集的电压幅值该是在设定的电压范围内的最高点电压Vl和最低点电压V2,根据Vl和V2才能确定对应需要的电阻值。因此较优地,所述波形检测电路包括采集单元111和电压幅值获取単元112。其中,采集单元111用于采集传输线路上传输至终端的信号;电压幅值获取単元112用于获取所述采集单元采集的信号中在设定的电压范围内的最高点电压Vl和最低点电压V2。波形检测电路11采集的电压幅值是确定并联电阻网络14提供的电阻阻值的基础。LVDS信号的电压幅值是在设定的电压范围内的最高点电压Vl和最低点电压V2,而确定的电阻阻值如果与Vl和V2匹配,则可保证传输线路上的LVDS信号会尽可能地被电阻吸收,而最大程度減少信号在传输线路上发生反射。本实施例中的信号可以为LVDS信号,该信号是现有终端上产生WffAN Noise的主要原因。运算器12在接收到波形检测电路11采集到的传输线路上传输至终端的信号中的电压幅值,根据此电压幅值确定终端的电阻阻值。为了保证传输线路上的LVDS信号都被电阻吸收,由于LVDS为差分信号,根据差分信号的反射原理设定ー參考电压值RMf再配合检测到的Vl和V2,来确定与传输线路15上传输的信号匹配的电阻阻值。因此较优地,所述运算器12包括电压幅值接收単元121和运算单元122。其中电压幅值接收単元121用于从电压幅值获取単元接收最高点电压Vl和最低点电压V2 ;运算单元122用于根据电压幅值接收单元接收到的VI、V2和预先设定的參考电压值R,确定终端的电阻阻值。所述运算单元122根据如下公式确定终端的电阻阻值R=RMf*Vl/V2。所述运算器12在确定终端的电阻阻值后,会将此阻值发送给寄存器13。由于现有传输线路的电阻阻值也大约为lOOohm,因此终端一般采用IOOohm的电阻,即使传输线路的阻值发生变动,也会在IOOohm左右,因此在本实施例中,可将參考电压值设置为lOOohm。寄存器13根据所述运算器确定的终端电阻阻值,生成电阻阻值设置命令。并联电阻网络14,与传输线路15和寄存器13相连,用于接收传输线路15上传输至终端的信号;根据所述寄存器生成的所述电阻阻值设置命令设置自身的阻值。并联电阻网络14实际为终端的电阻,用于接收传输线路上传输的信号,并联电阻网络14中的各并联的默认电阻的导通或断开确定后,并联电阻网络14中各电阻组成的电阻组合的阻值即为并联电阻网络14的电阻值,该并联电阻网络14的电阻值与传输线路上的信号的电压幅值匹配,才能尽量避免传输线路上的信号发生反射。如图2所示,并联电阻网络14中包括多个并联电阻,其中包括一个外围电阻和至少ー个默认电阻,各电阻之间为并联。外围电阻R’是ー个常闭电阻,用于保证并联电阻网络14中至少有ー个电阻是导通的,且外围电阻的电阻值为并联电阻网络14可提供的最大电阻值。而至少ー个的默认电阻则是用于调节电 阻阻值的,每ー个默认电阻与ー开关串联,每个开关用于控制与之相连的默认电阻的闭合或关断。以并联电阻网络14中包括8个默认电阻为例。图2所示的并联电阻网络14包括ー个外围电阻R’和8个默认电阻(R(TR7)以及对应的8个开关(D(TD7),则理论上至少有28=2 56种电阻取值。假设所需终端电阻可调范围在80ohnTl20Ohm之间,那么8个默认电阻可实现对终端的微调,其步长可以为(120-80) /256=0. 15ohm。并联电阻网络14还可有另ー种实现方式,即只包括至少ー个默认电阻,且当默认电阻的数量为至少两个时,各电阻之间为并联。每个默认电阻并联ー个由控制器141控制的开关,而各个默认电阻之间仍未并联。此时,为了保证与传输线路15连接的有一常闭电阻,可在本实现方式下的并联电阻网络外,再并联ー个常闭电阻。但其实本实现方式与之前的并联电阻网络14包括一个外围电阻和至少ー个默认电阻的实现方式中,对于电阻的导通和断开的控制以及得到的最后电阻效果都是ー样的。当运算器12根据电压幅值和预先设定的參考电压值RMf,确定所需为并联电阻网络14设定的电阻值R。寄存器13根据确定的为并联电阻网络14设定的电阻值,生成电阻阻值的设定命令,以并联电阻网络14包括8个并联的默认电阻(R(TR7)为例,寄存器13会针对每个默认电阻都生成对应的控制信号,以控制与各个默认电阻相连的开关(D(TD7)。如下表(表I)所示,为控制信号的真值表
权利要求1.一种设置终端电阻阻值的装置,其特征在于,该装置包括 波形检测电路,与传输线路相连,用于采集传输线路上传输至终端的信号中的电压幅值; 运算器,与波形检测电路相连,用于根据波形检测电路采集到的电压幅值,确定终端的电阻阻值; 寄存器,与运算器相连,用于根据所述运算器确定的终端电阻阻值,生成电阻阻值设置命令; 并联电阻网络,与传输线路和寄存器相连,用于接收传输线路上传输至终端的信号;并根据所述寄存器生成的所述电阻阻值设置命令设置自身的阻值。
2.根据权利要求I所述的装置,其特征在于,所述信号为LVDS低压差分信号。
3.根据权利要求I所述的装置,其特征在于,所述波形检测电路包括 采集单元,用于采集传输线路上传输至终端的信号; 电压幅值获取単元,用于获取所述采集单元采集的信号中在设定的电压范围内的最高点电压Vl和最低点电压V2。
4.根据权利要求3所述的装置,其特征在于,所述运算器包括 电压幅值接收单元,用于从电压幅值获取单元接收最高点电压Vl和最低点电压V2 ;运算单元,用于根据电压幅值接收単元接收到的VI、V2和预先设定的參考电压值RMf,确定终端的电阻阻值。
5.根据权利要求4所述的装置,其特征在干,所述运算単元根据如下公式确定终端的电阻阻值R=Rref* (V1/V2); R为终端的电阻阻值。
6.根据权利要求I所述的装置,其特征在于,所述并联电阻网络包括 一个外围电阻和至少ー个默认电阻,其中各电阻之间为并联。
7.根据权利要求I所述的装置,其特征在于,所述并联电阻网络包括 至少ー个默认电阻,且当默认电阻的数量为至少两个时,各电阻之间为并联。
8.根据权利要求6或7所述的装置,其特征在于,所述并联电阻网络还包括控制器,用于根据电阻阻值设置命令控制并联电阻网络中所述默认电阻的导通或关断。
9.ー种时序控制器,其特征在于,所述时序控制器包括权利要求Γ7任ー权利要求所述的装置。
专利摘要本实用新型提供了一种设置终端电阻阻值的装置及时序控制器,可消除LVDS信号在传输线路上发生的反射,避免产生WWAN Noise。本实用新型提供的装置包括波形检测电路,与传输线路相连,用于采集传输线路上传输至终端的信号中的电压幅值;运算器,与波形检测电路相连,用于根据波形检测电路采集到的电压幅值,确定终端的电阻阻值;寄存器,与运算器相连,用于根据所述运算器确定的终端电阻阻值,生成电阻阻值设置命令;并联电阻网络,与传输线路和寄存器相连,用于接收传输线路上传输至终端的信号;并根据所述寄存器生成的所述电阻阻值设置命令设置自身的阻值。
文档编号H03H11/28GK202634377SQ201220273919
公开日2012年12月26日 申请日期2012年6月11日 优先权日2012年6月11日
发明者张郑欣, 徐帅 申请人:北京京东方光电科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1