一种永磁线圈驱动电路的制作方法

文档序号:7526832阅读:412来源:国知局
专利名称:一种永磁线圈驱动电路的制作方法
技术领域
本实用新型涉及一种永磁线圈驱动电路。
背景技术
现有的电磁线圈的驱动方式是采用单片机电路来控制三极管构成的H电桥电路来实现的,单片机分别通过四个端口来控制构成H电桥的两高端开关管和低端开关管轮流导通,该方式占用了较多的端口资源,若编程出现差错,出现了同时输出使所述两对开关管导通的电平的话,则H电桥就会烧毁;所以如何提供两个输入端就能控制该两对高端、低端开关管轮流导通,并且在两个输入端同时出现使所述开关管导通的电平时,能随机导通任一组对管,以避免H电桥烧坏的驱动电路是本领域的技术难题。

实用新型内容本实用新型首要解决的技术问题是提供一种适于单输入控制H电桥的一组对管导通的永磁线圈驱动电路。本实用新型其次要解决的技术问题是永磁合和永磁分的输入端同时出现所述开关管导通的电平时,避免H电桥烧坏的永磁线圈驱动电路。为解决上述技术问题,本实用新型提供一种永磁线圈驱动电路,包括分别有第一低端开关管Ql和第二低端开关管Q2和第一高端开关管Q3和第二高端开关管Q4构成的H电桥,其中第一低端开关管Ql和第二高端开关管Q4为第一组控制线圈LI得电的对管,第二低端开关管Q2和第一高端开关管Q3为第二组控制所述线圈LI得电的对管,各高端开关管与相应的高端驱动电路相连,各低端开关管与相应的低端驱动电路相连;还包括分别控制所述第一、第二组对管的结构相同的第一、第二组对管控制电路;所述第一、第二组对管控制电路都包括比较器、控制电路、比较电平电路;所述比较器的同相端与外部控制信号相连,其反相端与所述比较电平电路的输出端相连,该比较器的输出端分别与所述控制电路的输入端、所述低端驱动电路输入端相连;所述控制电路的输出端与所述比较电平电路控制输入端相连;所述比较电平电路的输出端与另一组的比较器的反相端相连。所述比较器适于在输出高电平时,控制所述的一低端驱动电路使相应的一低端开关管导通;所述控制电路适于在所述比较器输出高电平时,控制所述的一高端驱动电路使相应的一高端开关管导通,并提高所述比较电平电路的输出电压大于所述另一组的比较器的同相端的输入电压;或所述比较器输出低电平时,控制所述的一高端驱动电路使相应的一高端开关管截止;所述比较电平电路,适于提供比较电压。进一步,为了使比较电路控制相应的高端驱动电路,使所述高端开关管导通或截止;所述控制电路包括第一光电稱合器DAl、第二光电稱合器DA2,所述第一光电稱合器DAl的阴极、阳极分别与第二光电耦合器DA2的阳极、阴极对应连接,并形成第一结点J1、第二结点J2 ;所述第一结点Jl作为所述控制电路的输出端,所述第二结点J2作为该控制电路的输入端;所述第一光电稱合器DAl的发射极与所述第二光电稱合器DA2的集电极相连,所述第二光电耦合器DA2的发射极作为相应的悬浮接地端,所述第一光电耦合器DAl的集电极与驱动电源相连;所述第二光电耦合器DA2的集电极还与所述高端开关管驱动电路的输入端相连;所述高端开关管驱动电路的接地端与所述悬浮接地端相连。进一步,为了驱动高端开关管导通或者截止,所述高端开关管的高端驱动电路包括第十四二极管VD14,第十五电阻R15、第十六电阻R16,第三PNP型三极管V3,第十三稳压管VD13 ;所述第十四二极管VD14的阳极 与第三PNP型三极管V3的基极、第十六电阻R16的一端相连,构成所述高端开关管驱动电路的输入端;所述第十六电阻R16的另一端、第三PNP型三极管V3的集电极、第十三稳压管VD13的阳极与所述悬浮接地端相连;所述第十四二极管VD14的阴极与第三PNP型三极管V3的发 射极、第十五电阻R15的一端相连;所述第十五电阻R15的另一端与第十三稳压管VD13的阴极相连,作为所述高端驱动电路的输出端,并与一相应的高端开关管的基极相连,该高端开关管的发射极与所述高端开关管驱动电路的接地端相连。进一步,为了当所述控制电路输入端为高电平时,以提高所述比较电平电路的输出电压,使另一组对管控制电路不会因为误输入高电平而造成H电桥的所有开关管导通;所述比较电平电路包括第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4,第一二极管VD1、第二二极管VD2、第六电容C6 ;所述第一电阻Rl的一端与一电源相连,另一端分别与所述第二电阻R2、第三电阻R3的一端、第六电容C6的一端相连,所述第六电容C6的另一端接地;所述第二电阻R2的另一端分别与所述第一二极管VDl的阳极、第四电阻R4的一端、所述第一结点Jl相连;所述第三电阻R3的另一端分别与所述第一二极管VDl的阳极、第二二极管VD2的阴极、比较器的反相端相连;所述第四电阻R4的另一端、所述第二二极管VD2的阳极接地。进一步,为了驱动低端开关管导通或者截止,所述低端管驱动电路包括第六电阻R6、第七电阻R7,第三二极管VD3,第一 NPN型三极管VI,第四稳压管VD4 ;所述第六电阻R6的一端与所述比较器的输出端相连,另一端与所述第三二极管VD3的阳极、第一NPN型三极管Vl的基极相连,所述第一 NPN型三极管Vl的发射极与第三二极管VD3的阴极、所述第七电阻R7的一端相连,所述述第七电阻R7的另一端与第四稳压管VD4的阴极、相应低端开关管的基极相连;所述第四稳压管VD4的阳极、第一 NPN型三极管Vl的集电极接地。进一步,为了防止输入信号抖动,所述比较器的同相端与一输入电阻、接地电容相连。该电路中,所述第一、第二组对管控制电路的输入电平范围,即第一、第二比较器的输入电平范围,高电平5v、低电平Ον。所述比较电平电路中的电源为大于5V的电压源,一般取5-20V,取13V最佳,也可以根据选用的比较器的类型适当的调整比较电平电路的电源值。比较器的电源根据相应的比较器类型,一般可取5-20V,取13V最佳。本实用新型具有以下优点(1)两个比较器就能控制两组对管电路进行轮流导通,所以其控制端口也只要两个永磁合与永磁分,节约了端口资源;(2)比较器、控制电路、比较电平电路配合工作,能提高比较电平电路的输出电压,防止另一比较器同相输入端误输入高电平时,即两比较器的同相端同时输入高电平时,两组对管都发生导通的情况,避免H电桥烧毁;(3)在同相端连接一接地电容,具有防抖动的功能;(4)高端开关管驱动电路各第三、第四PNP三极管的基极和发射极相连的第十二、第十四二极管能有效防止驱动电路过载。

为了使本实用新型的内容更容易被清楚的理解,下面根据的具体实施例并结合附图,对本实用新型作进一步详细的说明,其中图I为本实用新型的永磁线圈驱动电路的结构示意图;图2为本实用新型永磁线圈驱动电路的H电桥的结构示意图;图3为本实用新型的永磁线圈驱动电路的电路图;图4为本实用新型的永磁线圈驱动电路的第一控制电路及第一高端驱动电路图;·[0021]图5为本实用新型的永磁线圈驱动电路的第一比较电路、第二比较电平电路及第一低端驱动电路图;图6为本实用新型的永磁线圈驱动电路的第二控制电路及第二高端驱动电路图;图7为本实用新型的永磁线圈驱动电路的第二比较电路、第一比较电平电路及第二低端驱动电路图。
具体实施方式
以下结合附图及实施例对本实用新型进行详细说明实施例I见图1、2,一种永磁线圈驱动电路,包括分别有第一低端开关管Ql和第二低端开关管Q2和第一高端开关管Q3和第二高端开关管Q4构成的H电桥,其中第一低端开关管Ql和第二高端开关管Q4为第一组控制线圈LI得电的对管,第二低端开关管Q2和第一高端开关管Q3为第二组控制所述线圈LI得电的对管,各高端开关管与相应的高端驱动电路相连,各低端开关管与相应的低端驱动电路相连;还包括分别控制所述第一、第二组对管的结构相同的第一、第二组对管控制电路;所述第一对管控制电路I、第二组对管控制电路2都包括比较器、控制电路、比较电平电路;所述比较器的同相端与外部控制信号相连,其反相端与所述比较电平电路的输出端相连,该比较器的输出端分别与所述控制电路的输入端、所述低端驱动电路输入端相连;所述控制电路的输出端与所述比较电平电路控制输入端相连;所述比较电平电路的输出端与另一组的比较器的反相端相连;所述比较器适于在输出高电平时,控制所述的一低端驱动电路使相应的一低端开关管导通;所述控制电路适于在所述比较器输出高电平时,控制所述的一高端驱动电路使相应的一高端开关管导通,并提高所述比较电平电路的输出电压大于所述另一组的比较器的同相端的输入电压;或所述比较器输出低电平时,控制所述的一高端驱动电路使相应的一闻端开关管截止;所述比较电平电路,适于提供比较电压。[0034]其中,见图4,所述控制电路包括第一光电耦合器DA1、第二光电耦合器DA2,所述第一光电耦合器DAl的阴极、阳极分别与第二光电耦合器DA2的阳极、阴极对应连接,并形成第一结点J1、第二结点J2 ;所述第一结点Jl作为所述控制电路的输出端,所述第二结点J2作为该控制电路的输入端;所述第一光电耦合器DAl的发射极与所述第二光电耦合器DA2的集电极相连,所述第二光电耦合器DA2的发射极作为相应的悬浮接地端,所述第一光电耦合器DAl的集电极与驱动电源相连;所述第二光电耦合器DA2的集电极还与所述高端开关管驱动电路的输入端相连;所述高端开关管驱动电路的接地端与所述悬浮接地端相连。所述控制电路还包括第十五二极管VD15、第二电容C2 ;所述第十五二极管VD15的阴极和第二电容C2的一端与所述驱动电源相连;所述第十五二极管VD15的阳极和第二电容C2的另一端与所述悬浮接地端相连。见图4,所述高端开关管的高端驱动电路包括第十四二极管VD14,第十五电阻 R15、第十六电阻R16,第三PNP型三极管V3,第十三稳压管VD13 ;所述第十四二极管VD14的阳极与第三PNP型三极管V3的基极、第十六电阻R16的一端相连,构成所述高端开关管驱动电路的输入端;所述第十六电阻R16的另一端、第三PNP型三极管V3的集电极、第十三稳压管VD13的阳极与所述悬浮接地端相连;所述第十四二极管VD14的阴极与第三PNP型三极管V3的发射极、第十五电阻R15的一端相连;所述第十五电阻R15的另一端与第十三稳压管VD13的阴极相连,作为所述高端驱动电路的输出端,并与一相应的高端开关管的基极相连,该高端开关管的发射极与所述高端开关管驱动电路的接地端相连。见图5,所述比较电平电路包括第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4,第一二极管VD1、第二二极管VD2、第六电容C6 ;所述第一电阻Rl的一端与一电源相连,另一端分别与所述第二电阻R2、第三电阻R3的一端、第六电容C6的一端相连,所述第六电容C6的另一端接地;所述第二电阻R2的另一端分别与所述第一二极管VDl的阳极、第四电阻R4的一端、所述第一结点Jl相连;所述第三电阻R3的另一端分别与所述第一二极管VDl的阳极、第二二极管VD2的阴极、比较器的反相端相连;所述第四电阻R4的另一端、所述第二二极管VD2的阳极接地。所述低端管驱动电路包括第六电阻R6、第七电阻R7,第三二极管VD3,第一 NPN型三极管VI,第四稳压管VD4;所述第六电阻R6的一端与所述比较器的输出端相连,另一端与所述第三二极管VD3的阳极、第一 NPN型三极管Vl的基极相连,所述第一 NPN型三极管Vl的发射极与第三二极管VD3的阴极、所述第七电阻R7的一端相连,所述述第七电阻R7的另一端与第四稳压管VD4的阴极、相应低端开关管的基极相连;所述第四稳压管VD4的阳极、第一 NPN型三极管Vl的集电极接地。所述比较器的同相端与一输入电阻、接地电容相连。见图3-7,特别是图6、7示出了第二控制电路及第二高端驱动电路图和第二比较电路、第一比较电平电路及第二低端驱动电路图;其结构与第一控制电路,第一高端驱动电路,第二比较电平电路及第一低端驱动电路相同。见图1,所述第一对管控制电路I、第二组对管控制电路2都包括比较器、控制电路、比较电平电路;现将各组对管控制电路分组,即所述第一对管控制电路1,包括第一比较器101、第二控制电路103、第二比较电平电路105 ;所述第二对管控制电路2,包括第二比较器201、第一控制电路203、第一比较电平电路205。该实施方式中各组所述比较器、控制电路、比较电平电路的结构是相同的,故电路不再重复表示;现示出该实施方式各电路的元器件型号和电路阻值如下R1=R3=R4=R8=R9=R1I=IOKΩR2=R5=R6=R10=R12=R13=2. 2kΩR7=R15=R18=R14=39QR16=R17=47 kQ比较电平电路的电源取13V,比较器的电源取13V。 比较器可以采用处于开环状态的运算放大器;处于开环状态的运算放大器具有非线性特点,即同相端电压比反相端电压高,输出高电平(等于运放工作电压的最大值,本实用新型电源正端接13V,所以输出高电平为13V),同相端电压比反相端电压低,输出低电平(等于运放工作电压的最小值,本实用新型电源一端接地,所以低电平输出为0V)。本实用新型的一种永磁线圈驱动电路适用于由NPN、PNP型开关管,或者各种MOS管构成的H电桥电路。实施例2见图3,图3示出了该开关管驱动电路的具体电路实施方式和原理;为了简便起见,相同或相似的元器件采用相同或相似的标号;在该实施方式中,比较器采用双比较器集成电路,所以第一比较器的标号改为U1B、第二比较器的标号改为UlA0在实施例I的基础上开关管可以采用MOS管来代替,H电桥的驱动原理如下本电路充分考虑H电桥的驱动可靠性,电路设计时完全避免上下桥臂的直通,具体真值表如下表I :表I H电桥的驱动真值表
.....................................................................................................................................H电桥的驱动真值表
永磁分输入永磁合输入.................................H电轿输出
低高第一低端开关管QK第二髙端开关管
__^_q4导通_
低高第二低端开关管Q2、第一高端开关管
___q3导通_
咚咚 所有开关管Ql,q2,Q3,Q4关断 高高__第一,第二组对管随机导通该电路的工作原理如下该电路主要有两个比较器、四个光耦及少量几个无源器件组成,本实施方式中所述的开关管为MOS管。其中第四稳压管VD4,第五稳压管VD5,第十二稳压管VD12,第十三稳压管VD13分别为第一低端开关管Q1、第二低端开关管Q2、第一高端开关管Q3、第二高端开关管Q4的栅极过压保护稳压管,对于感性负载,当高端开关管断开时,电流会流经续流二极管。由于电感和寄生电容之间的谐振,第一低端开关管Q1、第二低端开关管Q2、第一高端开关管Q3、第二高端开关管Q4的栅极上的电压可能上升到过压状态。该过压保护稳压管取13V齐纳二极管对栅极上的电压进行箝位,从而避免过压状况;第七电阻R7、第十七电阻R17、第十四电阻R14、第十五电阻R15为栅极驱动电阻,根据所需的开关时间tSW.选择。开关时间是指将Cgd、Cgs和开关管充电到要求的电荷Qgd和Qgs所需的时间;第一 PNP三极管VI,第二 PNP三极管V2,第三PNP三极管V3,第四PNP三极管V4为各开关管快速关断三极管,保证开关管快速(在微妙级的时间内)从饱和区进入截止区。第三二极管VD3,第六二极管VD6,第十一二极管VD11,第十四二极管VD14为第一低端开关管Q1、第二低端开关管Q2、第一高端开关管Q3、第二高端开关管Q4的开通通道,保证各开关管的可靠导通。以上所有器件组成开光管的最基本的驱动电路。永磁分永磁合为处理器发出的TTL电平信号,该电平信号送入比较器后直接驱动开关管,由于高端和低端的驱动电源是不同的。低端的驱动电压以地为参考,因此该驱动由直流电源直接供,比较器的输出直接驱动第一低端开关管Ql和第二低端开关管Q2。然而,高端是悬空的,因此需要使用自举驱动电路,其工作原理如下所述。观察图3或图4,所示H桥电路的左侧,自举驱动电路利用第二电容C2、第十五二极管VD15实现。自举电容的过压保护由第十五二极管VD15完成,如上所述,对于感性负载,当高端开关管断开时,电流会流 经续流二极管。由于电感和寄生电容之间的谐振,电容上的电压可能上升到过压状态。13V齐纳二极管第十五二极管VD15对电容上的电压进行箝位,从而避免过压状况。所述第一比较电平电路中的第一电阻Rl、第二电阻R2、第三电阻R3、第四电阻R4和第二比较电平电路中的第八电阻R8、第九电阻R9、第十电阻R10、第十一电阻Rll分别构成第一比较器UlB和第二比较器BlA的反相端电平分配器,与第一比较器UlB和第二比较器U1A、第一光电稱合器DAl,第二光电稱合器DA2,第三光电稱合器DA3,第四光电I禹合器DA4联合组成逻辑控制,以实现表中的驱动逻辑。常态时,通常情况下永磁分、永磁合没有信号输入,即都为0V(TTL低电平),由于第一比较器UlB和第二比较器BlA的的反相端电平为电阻网络,任何情况下都比各比较器的正相端高,根据比较器的特性,两比较器的输出端脚输出永远为0V,第一 PNP三极管VI,第二 PNP三极管V2导通,第一低端开关管Q1,第二低端开关管Q2被关断,与第二比较器UlA的输出端相连的第二光电稱合器DA2的阴极和第一光电稱合器DAl的阳极也被拉到0V,第二光电耦合器DA2通过第二电阻R2,第一电阻Rl与13V电源形成回路导通,第三PNP三极管V3导通,第一高端开关管Q3关断,第一比较器UlB的反相端通过第三电阻R3取得第二光电耦合器DA2导通回路的分压电压3V作为永磁合的比较电平,第一二极管VD1,第二二极管VD2为第一比较器UlB的反相端的反相保护电路,第六电容C6,第七电容C7为去抖电路,防止瞬间干扰,增加电路的稳定性。此时第一光电耦合器DAl由于没有导通回路而关闭(其阳极和阴极皆为低电平)。同理,与第一比较器UlB的输出端相连的第四光电耦合器DA4的阴极和第三光电耦合器DA3的阳极也被拉到0V,第四光电耦合器DA4通过第十电阻R10,第八电阻R8与13V电源形成回路导通,第四PNP三极管V4导通,第二高端开关管Q4关断,第二比较器UlA的反相端通过第八电阻R8取得第四光电耦合器DA4导通回路的分压电压3V作为永磁分的比较电平,第七二极管VD7,第八二极管VD8为第二比较器UlA的反相端的反相保护电路,第四电容C4,第五电容C5为去抖电路,防止瞬间干扰,增加电路的稳定性。此时第三光电耦合器DA3由于没有导通回路而关闭(其阳极和阴极皆为低电平)。控制永磁机构分时,当永磁分有信号输入为5V (TTL高电平),永磁合没有信号输入为OV (TTL低电平),此时第二比较器UlA的同相端电平为5V高于该比较器UlA的反相端3V,该比较器UlA的I脚输出13V高电平,通过第十三电阻R13,第六二极管VD6,第十四电阻R14,使得第二低端开关管Q2导通,第二比较器UlA的输出端相连的第二光电耦合器DA2的阴极和被拉到13V第一光电稱合器DAl的阳极也被拉到13V,第一光电稱合器DAl通过第四电阻R4与电源地形成回路导通,驱动电源通过第一光电耦合器DAl的集电极,第一光电耦合器DAl的发射极第十四二极管VD14,第十五电阻R15,使得第一高端开关管Q3导通,第一比较器UlB的反相端通过第三电阻R3取得第一光电耦合器DAl导通回路的分压电压12V作为永磁合的比较电平,强行抬高比较电平永磁合(TTL电平O — 5V)被强制屏蔽,确保第一比较器UlB的输出端输出为OV,此时第二光电I禹合器DA2由于没有导通回路而关闭(其阳极和阴极皆为高电平)。第一比较器UlB的输出端相连的第四光电耦合器DA4的阴极和第三光电耦合器DA3的阳极也被拉到0V,第四光电耦合器DA4通过第十电阻R10,第八电阻R8与13V电源形成回路导通,第四PNP三极管V4导通,使得第二高端开关管Q4关断,第二比较器UlA的反相端通过第八电阻R8取得第四光电耦合器DA4导通回路的分压电压3V作为永磁分的比较电平。因此第一高端开关管Q3和第二低端开关管Q2导通,驱动永
磁机构进行分闸操作。该过程经过一个脉冲完成后,回归到常态,即通常情况下永磁分、永磁合没有信号输入,即都为OV (TTL低电平),从而使得第一 PNP三极管VI,第二 PNP三极管V2,第三PNP三极管V3,第四PNP三极管V4导通,第一低端开关管Q1、第二低端开关管Q2、第一闻端开关管Q3、第_■闻端开关管Q4因此关断。控制永磁机构合时,当永磁合有脉冲信号输入为5V (TTL高电平),永磁分没有信号输入为OV (TTL低电平),此时第一比较器UlB的同相端电平为5V高于该比较器UlB的反相端3V,第一比较器UlB的输出端输出13V高电平,通过第六电阻R6,第三PNP 二极管VD3,第七电阻R7,使得第一低端开关管Ql导通,与第一比较器UlB的输出端相连的第四光电稱合器DA4的阴极和第三光电稱合器DA3的阳极也被拉到13V,第三光电稱合器DA3通过第十一电阻Rl I与电源地形成回路导通,驱动电源通过第三光电耦合器DA3的集电极,第三光电耦合器DA3的发射极第十一二极管VD11,第十八电阻R18,使得第二高端开关管Q4导通,第二比较器UlA的反相端通过第九电阻R9取得第三光电耦合器DA3导通回路的分压电压12V作为永磁合的比较电平,强行抬高比较电平,永磁分(TTL电平O—5V)被强制屏蔽,确保第二比较器UlA的输出端输出为0V,此时第四光电I禹合器DA4由于没有导通回路而关闭(其阳极和阴极皆为高电平)。第二较器UlA的输出端相连的第二光电耦合器DA2的阴极和第一光电稱合器DAl的阳极也被拉到0V,第二光电稱合器DA2通过第二电阻R2,第一电阻Rl与13V电源形成回路导通,第三PNP三极管V3导通,使得第一高端开关管Q3关断,第一比较器UlB的反相端通过第三电阻R3取得第二光电耦合器DA2导通回路的分压电压3V作为永磁分的比较电平。因此第一低端开关管Ql和第二高端开关管Q4导通,驱动永磁机构进行合闸操作。该过程进过一个脉冲完成后,回归到常态,即通常情况下永磁分、永磁合没有信号输入,即都为OV (TTL低电平),从而使得第一 PNP三极管VI,第二 PNP三极管V2,第三PNP三极管V3,第四PNP三极管V4导通,第一低端开关管Q1、第二低端开关管Q2、第一闻端开关管Q3、第_■闻端开关管Q4因此关断。非法状态,即当永磁合、永磁分都有脉冲信号输入为5V(TTL高电平),为非法状态,微处理器不会发出这样的信号,即使异常时永磁合、永磁分都有TTL的5V高电平输入,将随机导通各组第一低端开关管Q1,第二高端开关管Q4或第二低端开关管Q2,第一高端开关管Q3,防止第一低端开关管Q1,第一高端开关管Q3或第二低端开关管Q2,第二高端开关管Q4直通而烧坏开关管。显然,上述实施例仅仅是为清楚地说明本实用新型所作的举例,而并非是对本实用新型的实施方式的限 定。对于所属领域的普通技术人员来说,在上述说明的基础上还可以做出其它不同形式的变化或变动。这里无需也无法对所有的实施方式予以穷举。而这些属于本实用新型的精神所引伸出的显而易见的变化或变动仍处于本实用新型的保护范围之中。
权利要求1.一种永磁线圈驱动电路,包括分别有第一、第二低端开关管和第一,第二高端开关管构成的H电桥,其中第一低端开关管和第二高端开关管为第一组控制线圈得电的对管,第二低端开关管和第一高端开关管为第二组控制所述线圈得电的对管,各高端开关管与相应的高端驱动电路相连,各低端开关管与相应的低端驱动电路相连; 其特征在于还包括分别控制所述第一、第二组对管的结构相同的第一、第二组对管控制电路;所述第一、第二组对管控制电路都包括比较器、控制电路、比较电平电路; 所述比较器的同相端与外部控制信号相连,其反相端与所述比较电平电路的输出端相连,该比较器的输出端分别与所述控制电路的输入端、所述低端驱动电路输入端相连;所述控制电路的输出端与所述比较电平电路控制输入端相连; 所述比较电平电路的输出端与另一组的比较器的反相端相连。
专利摘要本实用新型涉及一种永磁线圈驱动电路,包括分别有第一、第二低端开关管和第一,第二高端开关管构成的H电桥,其中第一低端开关管和第二高端开关管为第一组控制线圈得电的对管,第二低端开关管和第一高端开关管为第二组控制所述线圈得电的对管,各高端开关管与相应的高端驱动电路相连,各低端开关管与相应的低端驱动电路相连;分别控制所述第一、第二组对管的结构相同的第一、第二组对管控制电路;所述第一、第二组对管控制电路都包括比较器、控制电路、比较电平电路。本实用新型采用两个比较器就能控制两组对管电路进行轮流导通,所以其控制端口也只要两个永磁合与永磁分,节约了端口资源。
文档编号H03K17/08GK202696561SQ201220348959
公开日2013年1月23日 申请日期2012年7月18日 优先权日2012年7月18日
发明者王全忠 申请人:常州电子研究所有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1