多路信号发生器的制作方法

文档序号:7529534阅读:1106来源:国知局
专利名称:多路信号发生器的制作方法
技术领域
多路信号发生器[0001]技术领域[0002]本实用新型涉及一种多路信号发生器,具体涉及一种基于数字集成电路的控制装置。[0003]背景技术[0004]在现代社会中,信号处理、通信领域以及自动化控制系统的设计、调试和电子试验过程中,经常会需要正弦波信号、矩形波信号以及三角波的信号等作为信号源或其它用途的情况。且自动化技术早已渗透到社会生产的各个领域中,高精度、宽频率、高稳定性的信号发生器对于所属整体系统性能的改善和提高起着至关重要的作用。传统的函数信号波形发生器如8098等等,通常由晶体管、运放IC等分立元件制成.用分立元件组成的函数发生器,其结构很简单,制作容易,但通常是单函数发生器且频率不高,输出信号有频率线性度差、频率稳定度低、频率分辨率低、频率变换时间比较长,相位噪声大以及人机界面不友好等缺点。与此相比,基于数字集成电路的控制装置具有信号输出频率高、波形稳定、失真小、可控性强等特点.所以,一个幅度、频率、稳定性以及波形可调的信号发生器的设计和完成更具有实际价值.基于单片机的函数信号发生器,与电子实验室使用的标准产品相比,具有器件结构简单,成本低、体积小、便于携带等特点。[0005]发明内容[0006]本实用新型的目的是提供一种多路信号发生器。[0007]上述的目的通过以下的技术方案实现[0008]一种多路信号发生器,其组成包括波形编码存储电路,所述的波形编码存储电路通过顺序地址发生器电路连接时钟发生电路,所述的波形编码存储电路又分别连接波形序号显示电路和数据锁存器,所述的数据锁存器连接D/A转换电路,所述的D/A转换电路连接低通滤波电路,所述的低通滤波电路连接输出电路。[0009]所述的多路信号发生器,所述的D/A转换电路包括D/A转换器和运算放大器A,所述的输出电路包括滑动变阻器和运算放大器B。[0010]本实用新型的有益效果[0011]I.本实用新型结构简单,实用性强。[0012]多谐振荡器是一种自激振荡器,在接通电源以后,不需要外加触发信号,便能自动地产生矩形波脉冲。[0013]本实用新型的时钟发生电路采用NE555,它是一种双极性定时器,具有较大的驱动能力。[0014]
[0015]附图I是本产品的结构框架示意图。[0016]附图2是波形序号编程控制端电路示意图。[0017]附图3是低通滤波用电路原理图。[0018]附图4是输出电路用电路原理图。[0019]具体实施方式
[0020]实施例I :[0021]一种多路信号发生器,其组成包括波形编码存储电路1,所述的波形编码存储电路通过顺序地址发生器电路2连接时钟发生电路3,所述的波形编码存储电路又分别连接波形序号显示电路4和数据锁存器5,所述的数据锁存器连接D/A转换电路6,所述的D/A 转换电路连接低通滤波电路7,所述的低通滤波电路连接输出电路8。[0022]所述的时钟发生电路是由时钟电路NE555组成的多谢振荡器,它的电压范围是 5-16V,最大负载电流可达200mA。[0023]所述的顺序地址发生器电路由⑶4040构成。⑶4040是十二位二进制加法串行计数器。它是由12个触发器组成的串行二进制计数器,它有两个输入端,一个时钟输入端CP, 一个清零端R,有12个分频输出端Q1-Q12,最大分频系数为4096,⑶4040所有输入和输出端都没有缓冲级。考虑到八路信号切换,用两片CD4040来实现。分别设为CD4040 (I)和 ⑶4040 (2)。⑶4040 (I)计数器的时钟脉冲由NE555 (I)提供,且只使用它的低8位输出端,提供EPR0M2716的低8位地址,即256个存储单元。完成一个完整波的存储。⑶4040(2)计数器的时钟脉冲由NE555 (2)提供,且使用它的低3位地址,进行波形切换。⑶4040(2)的状态转换表如下表I。[0024]表3-1 CD4040 (2)的状态转换表[0025]
权利要求1.一种多路信号发生器,其组成包括波形编码存储电路,其特征是所述的波形编码存储电路通过顺序地址发生器电路连接时钟发生电路,所述的波形编码存储电路又分别连接波形序号显示电路和数据锁存器,所述的数据锁存器连接D/A转换电路,所述的D/A转换电路连接低通滤波电路,所述的低通滤波电路连接输出电路。
2.根据权利要求I所述的多路信号发生器,其特征是所述的D/A转换电路包括D/A转换器和运算放大器A,所述的输出电路包括滑动变阻器和运算放大器B。
专利摘要本实用新型涉及一种多路信号发生器。在现代社会中,信号处理、通信领域以及自动化控制系统的设计、调试和电子试验过程中,经常会需要正弦波信号、矩形波信号以及三角波的信号等作为信号源或其它用途的情况。本实用新型的组成包括波形编码存储电路(1),所述的波形编码存储电路通过顺序地址发生器电路(2)连接时钟发生电路(3),所述的波形编码存储电路又分别连接波形序号显示电路(4)和数据锁存器(5),所述的数据锁存器连接D/A转换电路(6),所述的D/A转换电路连接低通滤波电路(7),所述的低通滤波电路连接输出电路(8)。本实用新型用于信号源产生器。
文档编号H03K4/00GK202818250SQ201220509058
公开日2013年3月20日 申请日期2012年10月7日 优先权日2012年10月7日
发明者陶丽娟, 刘立平, 马文霞, 訾世庆 申请人:陶丽娟
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1