Lc滤波器电路及高频模块的制作方法

文档序号:7541506阅读:221来源:国知局
Lc滤波器电路及高频模块的制作方法
【专利摘要】本实用新型提供一种插入损耗较低且可获得急速衰减特性的小型LC滤波器电路。第1输入输出端子(P1)与第2输入输出端子(P2)通过信号线(100)相连接。信号线(100)经由第1电感器(101)连接至接地。第2电感器(102)与电容器(103)一起构成LC并联电路(10)。LC并联电路(10)连接至接地。第1电感器(101)与第2电感器(102)配置成以互感M进行磁场耦合。此时,第1电感器(101)与第2电感器(102)配置为通过磁场耦合使得互感以-M作用于各电感器。
【专利说明】1-0滤波器电路及高频模块

【技术领域】
[0001]本实用新型涉及一种具备IX并联谐振电路的IX滤波器电路及高频模块。

【背景技术】
[0002]在移动电话等移动体通讯设备中,使用小型的低损耗且量产性优异的层叠型滤波器电路(例如,参照专利文献1〉。图1是专利文献1所使用的IX滤波器电路的电路图。
[0003]图1所示的电路中,在连接第1输入输出端子?1及第2输入输出端子?2的信号线与接地之间,插入有由电感器111与电容器?:11构成的IX并联谐振电路。IX并联谐振电路具有在该谐振电路的谐振频率处电路阻抗成为最大(无限大)的阻抗特性,因此能利用该特性使包含该谐振频率在内的频带的信号通过。
[0004]现有技术文献
[0005]专利文献
[0006]专利文献1:日本专利特开2003-258587号公报实用新型内容
[0007]实用新型所要解决的技术问题
[0008]如上所述,在形成使特定频带通过的滤波器电路的情况下,通过实现在特定频带(通频带)的端部获得急速衰减的特性(以下,将这种特性称为急速衰减特性),可防止通频带宽度不必要地变宽。通过实现这种特性,例如,即使想要使其通过的通信信号与想要使其衰减的通信信号的频带相接近,也可以仅使想要通过的通信信号通过。
[0009]然而,在使用包含图1的IX并联谐振电路的滤波器电路的情况下,通过增大电容器011的电容能使衰减特性变得陡峭,但通频带的衰减量也会增加,插入损耗变大。另一方面,通过增大电感器111的电感能使插入损耗变小,但在这种情况下,衰减特性变得平缓,3(18频带宽度变广。因此,在图1所示的现有滤波器电路中,无法实现能将靠近使用频带的通信信号彼此可靠地分离的滤波器。
[0010]并且,为了增大电感器111的电感,必须进行使电感器111的导体的匝数增多等的设计变更,这必然会产生电路尺寸变大的倾向。因此,在电感具有上限的情况下,从电路尺寸的角度考虑,对于插入损耗必须要作出一定程度的牺牲。
[0011]鉴于上述问题,本实用新型的目的在于提供一种插入损耗较低且可获得急速衰减特性的小型IX滤波器电路及高频模块。
[0012]解决技术问题所采用的技术方案
[0013]本实用新型的IX滤波器电路,具备:第1电感器,该第1电感器的第1端部与连接第1输入输出端子和第2输入输出端子的信号线相连接;以及IX并联电路,该IX并联电路由第2电感器及并联于该第2电感器的电容器构成。第1电感器与第2电感器配置为进行磁场耦合。IX并联电路的第2电感器与电容器的一个连接点接地或经由电容器、电感器接地。
[0014]在该结构中,第1电感器与构成IX并联电路的第2电感器进行磁场耦合,从而形成互感。由此,仅利用第1电感器、第2电感器、及电容器这三个电路元件即可构成由第1电感器、第2电感器、互感、及电容器四个电路元件形成的滤波器电路。因此,在不增加实际形成在层叠体上的电路元件个数的情况下,就能实现仅由一个电感器和一个IX并联电路的组合无法实现的衰减特性、衰减极。
[0015]此外,在本实用新型的IX滤波器电路中,优选第1电感器的与第1端部相反侧的第2端部接地或经由电容器、电感器等元件接地。
[0016]对于这种结构,示出具体的IX滤波器电路的一个示例。在该结构中,在信号线与接地之间连接有第1电感器,从而形成IX并联电路的第2电感器与该第1电感器进行磁场耦合的电路结构。通过这种电路结构,可构成以下滤波器,即:以特定频带作为通频带、且频率高于该通频带的高频侧及频率低于该通频带的低频侧成为衰减频带。此外,如后文所述,通过对各电路元件进行恰当地设计,能够实现以下特性,即:低频侧的衰减特性急剧倾斜,且在通频带的高频侧具有衰减极。也就是说,能实现可防止通频带宽度不必要地变宽并争取通频带两端的衰减量的滤波器电路。
[0017]此外,在本实用新型的IX滤波器电路中,优选第2电感器的电感大于第1电感器的电感。
[0018]根据这种结构,能更有效地实现上述特性。
[0019]此外,优选本实用新型的IX滤波器电路的电容器为第2电感器的寄生电容器。
[0020]根据这种结构,进一步地,也可以不在层叠体上实际形成电容器,而在电路上实现,由此可进一步小型化。
[0021]此外,本实用新型的高频模块,由IX滤波器电路的结构形成。高频模块包括:层叠体,该层叠体层叠有多个电介质层;以及导电图案,该导电图案设置在电介质层上,形成第1电感器、第2电感器及电容器。优选形成第1电感器的导电图案与形成第2电感器的导电图案沿着层叠体的层叠方向至少一部分相对。
[0022]对于这种结构,示出上述滤波器电路构成的高频模块的具体结构例。
[0023]此外,本实用新型的高频模块,具有多个IX滤波器电路的结构。高频模块包括:层叠体,该层叠体层叠有多个电介质层;以及导电图案,该导电图案设置在电介质层上,形成第1电感器、第2电感器及电容器。优选形成第1电感器的导电图案与形成第2电感器的导电图案,在多个IX滤波器电路的各电路中,沿着层叠体的层叠方向至少一部分相对。
[0024]对于这种结构,示出由多个上述滤波器电路构成的高频模块的具体结构例。
[0025]实用新型效果
[0026]根据本实用新型,能以简单的电路结构且小型化地形成插入损耗较低且可获得急速衰减特性的IX滤波器电路。

【专利附图】

【附图说明】
[0027]图1是专利文献1所使用的IX滤波器电路的电路图。
[0028]图2是第1实施方式所涉及的IX滤波器电路1的电路图。
[0029]图3是第1实施方式所涉及的IX滤波器电路1及现有IX滤波器电路的传输特性图。
[0030]图4是将第1实施方式所涉及的IX滤波器电路10的互感1考虑在内的等效电路图。
[0031]图5是第2实施方式所涉及的IX滤波器电路1八的电路图。
[0032]图6是第2实施方式所涉及的IX滤波器电路1八的传输特性图。
[0033]图7是具备第2实施方式所涉及的IX滤波器电路1八的高频模块的一部分的层叠图。
[0034]图8是具备第2实施方式所涉及的IX滤波器电路1八的高频模块的一部分的层叠图。
[0035]图9是具备第2实施方式所涉及的IX滤波器电路1八的高频模块的一部分的层叠图。

【具体实施方式】
[0036]参照【专利附图】
附图
【附图说明】本实用新型第1实施方式所涉及的滤波器电路。图2是第1实施方式所涉及的IX滤波器电路1的电路图。
[0037]IX滤波器电路1具备第1输入输出端子?1与第2输入输出端子?2。第1输入输出端子?1与第2输入输出端子?2通过信号线100连接。第1电感器101的第1端连接至信号线100,与第1端相反一侧的第2端连接至接地(接地)。第1电感器101的电感为110
[0038]第2电感器102的第1端与电容器103的第1端连接,第2电感器102的第2端与电容器103的第2端连接。由此,构成第2电感器102与电容器103的IX并联电路10。IX并联电路10的第2电感器102与电容器103的第2端彼此的连接点接地。第2电感器102的电感为12,电容器103的电容为01。
[0039]通过后述的层叠体内的结构对第1电感器101与第2电感器102进行配置,使两者进行磁场耦合。由此,在第1电感器101与第2电感器102之间产生互感1。此时,第1电感器101与第2电感器102配置为通过磁场耦合使得互感以-1作用于各电感器。
[0040]由这种结构形成的IX滤波器电路1具有下述传输特性(通过特性3 (2,1)及反射特性3(1,1)1图3㈧是第1实施方式所涉及的IX滤波器电路1的传输特性图,图3(8)是图2所示的现有IX滤波器电路的传输特性图。此外,图300、图3(8)是模拟结果,设定为2.56!!2成为通频带的中心频率。
[0041]使用下述设定来作为具体的元件值的设定。
[0042]在图3㈧中,第1、第2输入输出端子?1、?2设定为500终端,第1电感器101的电感11设定为1.0=1第2电感器102的电感12设定为8.0沾,第1、第2电感器101、102的内部电阻设定为10 0。此外,电容器103的电容设定为0.5??,由电感器102与电容器103构成的并联电路的内部电阻设定为100。此外,在图3(8)中,电感设定为1=?,电容设定为6.0^0
[0043]若使用本实施方式的结构,则如图300所示,能使通频带的频宽变窄,在通频带的低频侧与高频侧可实现急速的衰减特性。尤其是,在高频侧可形成衰减极。于是,在这种结构中,3(18带宽为640册12。这里,3(18带宽表示以通过损耗最小的频率的衰减量为基准、衰减量为-3(18的频率范围。此外,插入损耗II为0.56(18。
[0044]另一方面,在使用现有结构的情况下,如图3(8)所示,通频带的频宽变广,通频带的低频侧与高频侧这两侧具有平缓的衰减特性。于是,在这种现有结构中,3(18带宽为1980册12,插入损耗为1.53(18。
[0045]如上所述,若使用本实施方式的结构,则可实现将通频带作为窄频带从而在通频带的低频侧与高频侧获得急速衰减特性,且插入损耗较小的IX滤波器电路。即,可实现传输特性优异的IX滤波器电路。尤其是,若将高频侧的衰减极设定为与使用安装有该IX滤波器电路的通信模块进行收发的、利用相邻频率的其他通信信号的频带大致一致,则可充分地确保收发二种通信信号的收发电路间的隔离性。
[0046]这是由于本实施方式的IX滤波器电路1与下述等效电路具有相同的电路结构,因而可实现上述效果。通过第1电感器101与第2电感器102的电磁场耦合,可将IX滤波器电路1视为图4所示的等效电路。图4是将第1实施方式所涉及的IX滤波器电路1的互感1考虑在内的等效电路图。
[0047]在作为等效电路的IX滤波器电路1中,由电感仏1-1)形成的电感器111的第1端与信号线相连接。在该电感器111的第2端上连接有由电感1形成的电感器113的第1端,以及由电感(12-1)形成的电感器112的第1端。在电感器112的第2端上连接有由电容形成的电容器103的第1端。电感器113的第2端与电容器103的第2端接地。由此,构成由电感(12-1)的电感器112及电容器103的IX串联电路与电感1的电感器113构成的并联电路。
[0048]在这种电路结构中,在通频带的低频侧,第1电感器101与第2电感器102之间的磁场耦合较弱,因此直接连接至信号线的第1电感器大幅有助于IX滤波器电路1的传输特性。并且,由于是低频、第1电感11小于第2电感12且值较小,因此从信号线100经由第1电感器101连接至接地的电路的阻抗也相对较小。因此,在信号线100中传输的信号具有容易经由第1电感器101流向接地的特性。由此,在通频带的低频侧形成具有规定的衰减量及衰减特性的衰减域。
[0049]接着,在通频带中必须考虑互感1的存在,互感1的电感器113、以及电感([2-1)的电感112和电容的电容器103的并联谐振电路大幅有助于IX滤波器电路1的传输特性。在并联谐振电路的谐振频率处,并联电路的阻抗为最大。因此,在通频带中,若从信号线100观察接地侧,则可视为电感仏1-1)的电感器111与具有大阻抗的并联谐振电路相连接。由此,在通频带中,在与该谐振频率相对应的频带内,可视为从信号线100到接地侧连接有较大阻抗,通信信号无衰减地在第1、第2输入输出端子间传输。并且,由于互感1无导体损耗,因此并联谐振电路的0值非常高。从而可实现窄频带且通频带内的衰减较小的滤波器。
[0050]接着,在频率比通频带高的高频侧,也必须考虑互感1的存在,由电感仏1-1)的电感器111、电感仏2-1)的电感器112、及电容的电容器构成的串联谐振电路大幅有助于IX滤波器电路1的传输特性。在串联谐振电路的谐振频率处,阻抗为最小,在谐振频率,通信信号几乎全部流向接地。因此,在第1、第2输入输出端子间,几乎不传输通信信号。通过将该谐振频率设定成与通频带的高频侧的附近、尤其是相邻的其它通信信号的频率大致一致,能使高频侧的衰减特性提升。
[0051]并且,如上所述,通过利用上述电路结构来实现IX滤波器电路1,能由第1电感器101、第2电感器102、电容器103的三个电路元件实现由电感器111、电感器112、113、电容器103四个电路元件形成的电路。即,通过仅在层叠体上形成三个电路元件,即可实现由四个电路元件构成的IX滤波器电路10。由此,与在层叠体上形成四个电路元件的情况相比,能够实现小型化。
[0052]如上所述,通过使用本实施方式的结构,能实现通频带较窄、衰减特性优异、插入损耗较低的IX滤波器电路的小型化。
[0053]接着,参照【专利附图】
附图
【附图说明】本实用新型第2实施方式所涉及的IX滤波器电路。图5是第2实施方式所涉及的IX滤波器电路1八的电路图。本实施方式的IX滤波器电路1八的结构中包括两个第1实施方式所示的利用互感的IX滤波器电路1。
[0054]在第1输入输出端子?1与第2输入输出端子?2之间,从第1输入输出端子侧开始,串联有电容器105、电感器104、电容器106。
[0055]电容器105与电感器104的连接点经由电感器101八、电容器200连接至接地。电感器102八形成并配置为使得电感器102八与电感器101八进行磁场耦合,从而产生互感11。此时,电感器101八与电感器102八配置为通过磁场耦合使得互感以-11作用于各电感器。电容器103八的第1端连接至电感器102八的第1端,电容器103八的第2端连接至电感器102八的第2端。由此,构成电感器102八与电容器103八的并联电路。电感器102八及电容器103八各自的第2端经由电容器200连接至接地。
[0056]电感器104与电容器106的连接点经由电感器1018、电容器200连接至接地。电感器1028形成并配置为使得电感器1028与电感器1018进行磁场耦合,从而产生互感12。此时,电感器1018与电感器1028配置为通过磁场耦合使得互感以-12作用于各电感器。电容器1038的第1端连接至电感器1028的第1端,电容器1038的第2端连接至电感器1028的第2端。由此,构成电感器1028与电容器1038的并联电路。电感器1028及电容器1038各自的第2端经由电容器200连接至接地。
[0057]这里,电感器101八、1018相当于上述第1电感器,电感器102八、1028相当于上述第2电感器。
[0058]由这种结构形成的IX滤波器电路1八具有下述传输特性(通过特性3(2,1)及反射特性3(1,1)1图6是第2实施方式所涉及的IX滤波器电路1八的传输特性图。此外,图6是实验结果,设定成2.46!!2附近成为通频带的中心频率。
[0059]如图6所示,通过使用由本实施方式的结构形成的IX滤波器电路1八,可实现插入损耗不会恶化且衰减频带的衰减量较大的IX滤波器电路。尤其是,通过采用图5所示的电路结构,在通频带的低频侧与高频侧这两侧均形成衰减极。因此,若将该衰减极设定为与利用频带相邻的多个通信信号的频带大致一致,则能实现可更有效地确保多个通信信号的电路间的隔尚性的尚频如端电路。
[0060]具备这种IX滤波器电路1八的高频模块,如上所述可通过层叠体来实现,各电感器及电容器按下述形状来形成即可。
[0061]图7、图8、图9是具备第2实施方式所涉及的IX滤波器电路1八的高频模块的一部分的层叠图。在图7及图8中,仅示出图5所示的电感器101八、1018、102八、1028。在图9中,仅示出图5所示的电容器200。
[0062]在图7 00至图7(0)所示的各电介质层中,构成电感器101八、1018的开环状的电极图案形成为使得在层叠方向上电极图案彼此的至少一部分重合。通过利用通孔电极在层叠方向上将各层的电极图案相连接,使得各层的电极图案形成为以层叠方向为轴方向的螺旋形状。电感器10111018从图7(0)所示的电介质层经由图9所示的电容器200的电极图案与接地电位相连接。
[0063]在图8㈧至图8(0)所示的各电介质层中,构成电感器102八、1028的开环状的电极图案形成为使得在层叠方向上电极图案彼此的至少一部分重合。通过利用通孔电极在层叠方向上将各层的电极图案相连接,使得各层的电极图案形成为以层叠方向为轴方向的螺旋形状。电感器102、1028从图8(0)所示的电介质层经由图9所示的电容器200的电极图案与接地电位相连接。
[0064]在图9所示的各电介质层中,形成为平面状的电极图案200八与内层接地电极相对。利用这种结构来形成电容器200。
[0065]此时,构成电感器101八的电极图案形成为,相对于构成电感器102八的电极图案、在层叠方向上电极图案彼此的至少一部分重合。通过改变构成电感器101八的电极图案与构成电感器102八的电极图案之间的重合面积、及电极图案间的层叠方向的距离,可适当地调整在电感器101八与电感器102八间产生的互感11的值,从而可根据需要调整IX滤波器1八的特性。
[0066]同样地,构成电感器1018的电极图案形成为,相对于构成电感器1028的电极图案、在层叠方向上电极图案彼此的至少一部分重合。通过改变构成电感器1018的电极图案与构成电感器1028的电极图案之间的重合面积、及电极图案间的层叠方向的距离,可适当地调整在电感器1018与电感器1028间产生的互感11的值,从而可根据需要调整IX滤波器1八的特性。
[0067]并且,图5所示的电容器103八是通过寄生电容器而实现的,该寄生电容器由电感器102八的电极图案与电容器200的电极图案200八沿着层叠方向重合而产生。此外,图5所示的电容器1038也是寄生电容器而实现的,该寄生电容器由电感器1028的电极图案与电容器200的电极图案200八沿着层叠方向重合而产生。利用该重合面积与相重合的电极间的电介质层的层数,能获得作为IX滤波器电路1八所需的电容。
[0068]这里,如上所述,若电容变大则插入损耗变大,因此在本实施方式所涉及的IX滤波器电路1八中,只要以所需的最小限度获得规定范围的电容即可。因此,若使用图7、图
8、图9所示的电极图案的结构,利用在电感器102八、1028与电容器200之间产生的寄生电容器来实现电容器103八、1038,则能实现以下本实施方式的结构所需的电极结构的小型化,即:将电容器10311038的电容设为所需最小限度,并增大电感器10211028的电感以用于改善插入损耗。
[0069]此外,如上述所说明的那样,由于具备本实施方式的IX滤波器电路的高频模块可内设于[了⑶([0界161111)61-81:111-6 00-^11-0(1 061~8111108:低温共烧陶瓷),因此与另外具备可实现相同的窄频带通过特性的“I滤波器,并将该“I滤波器安装在层叠体顶面的形状的高频模块相比,具备本实施方式的IX滤波器电路的高频模块能够更为小型化。
[0070]此外,在上述第2实施方式中,示出了具备两个第1实施方式所示的IX滤波器电路的例子,但也可以为三个以上。
[0071]此外,上述实施方式所示的电感或电容,是用于实现本实施方式的结构的一个示例,作为IX滤波器电路,也可将电感或电容适当设定成其它值,以使得可以获得上述本实用新型申请的特征特性。
[0072]标号说明
[0073]1,1八IX滤波器电路
[0074]10,10八,108 IX 并联电路
[0075]100信号线
[0076]101第1电感器
[0077]102第2电感器
[0078]103,103六,1038,200 电容器
[0079]10111018,1021 1028,104 电感器
【权利要求】
1.一种LC滤波器电路,其特征在于,包括: 第I电感器,该第I电感器的第I端部与连接第I输入输出端子和第2输入输出端子的信号线相连接;以及 LC并联电路,该LC并联电路由第2电感器及并联于该第2电感器的电容器构成, 所述第I电感器与所述第2电感器配置成进行磁场耦合, 所述LC并联电路的第2电感器与电容器的一个连接点接地或经由电容器、电感器接地, 所述第2电感器的电感大于所述第I电感器的电感。
2.如权利要求1所述的LC滤波器电路,其特征在于, 所述第I电感器的与所述第I端部相反侧的第2端部接地或经由电容器、电感器接地。
3.如权利要求1或2所述的LC滤波器电路,其特征在于, 所述电容器为所述第2电感器的寄生电容器。
4.一种高频模块,其特征在于, 所述高频模块由如权利要求1至3的任一项所述的LC滤波器电路的结构形成,包括: 层叠体,该层叠体层叠有多个电介质层;以及 导电图案,该导电图案设置在所述电介质层上,并形成所述第I电感器、所述第2电感器及所述电容器, 沿着所述层叠体的层叠方向,形成所述第I电感器的导电图案与形成所述第2电感器的导电图案的至少一部分相对。
5.一种高频模块,其特征在于, 所述高频模块具有多个如权利要求1至3的任一项所述的LC滤波器电路的结构,包括: 层叠体,该层叠体层叠有多个电介质层;以及 导电图案,该导电图案设置在所述电介质层上,并形成所述第I电感器、所述第2电感器及所述电容器, 在多个LC滤波器电路的各电路中,沿着所述层叠体的层叠方向,形成所述第I电感器的导电图案与形成所述第2电感器的导电图案的至少一部分相对。
【文档编号】H03H7/09GK204244192SQ201290000758
【公开日】2015年4月1日 申请日期:2012年10月30日 优先权日:2011年11月8日
【发明者】岸本健 申请人:株式会社村田制作所
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1