一种并联型晶体振荡器的制造方法

文档序号:7541657阅读:372来源:国知局
一种并联型晶体振荡器的制造方法
【专利摘要】本发明公开了一种并联型晶体振荡器,包括电源正极输入端、电源负极输出端、第一电阻、第二电阻、第三电阻、第四电阻、第五电阻、第六电阻、第七电阻、第八电阻、第九电阻、第十电阻、第一电容、第二电容、第三电容、第四电容、第五电容、第一电感、第二电感、第三电感、第一晶体管、第二晶体管和晶振。本发明能改善电源滤波电路,实现了对输出信号直流电平的控制,使得晶体振荡器在震荡的过程中始终保证输出正弦信号的直流电平偏置在预先设定的值,保障系统的稳定性,减小纹波电压以提高直流分量。
【专利说明】一种并联型晶体振荡器

【技术领域】
[0001] 本发明涉及一种晶体振荡器,尤其涉及到一种并联型晶体振荡器。

【背景技术】
[0002] 晶体振荡器电路作为一个基本的电路模块,在芯片中用来产生一个精准的时钟信 号。这个时钟信号不仅可以经过频率变换后与信号混频,实现调制和解调;还可以作为数 字模块的参考时钟。因此,晶体振荡器几乎存在于每一个芯片中,具有极其广泛的应用。
[0003] 晶体振荡器的启动需要一个比较长的时间(低频晶体振荡器通常需要几百毫秒 甚至几秒)。通常来说,增大电流即增加功耗会缩短起振时间,但是同时会增大起振后信号 的幅度。对于晶体振荡器电路来说,输出信号幅度过大,不仅会造成波形失真,而且还会产 生过多的谐波,影响输出信号的性能,而且过大的振荡幅度还会严重影响晶体寿命,甚至损 坏晶振。另外,为了满足晶体参数的波动以及满足不同频率的晶振,如果采用固定的电流来 驱动电路,就会导致有些晶体振荡器不起振,而有些晶体振荡器幅度过大。


【发明内容】

[0004] 本发明的目的就在于为了解决上述问题而提供一种安全可靠,提高直流分量的并 联型晶体振荡器。
[0005] 本发明通过以下技术方案来实现上述目的:
[0006] 本发明包括电源正极输入端、电源负极输出端、第一电阻、第二电阻、第三电阻、第 四电阻、第五电阻、第六电阻、第七电阻、第八电阻、第九电阻、第十电阻、第一电容、第二电 容、第三电容、第四电容、第五电容、第一电感、第二电感、第三电感、第一晶体管、第二晶体 管和晶振,所述电源输入端与所述第八电容的第一端连接,所述第八电容的第二端分别与 所述第二晶体管的集电极和所述第八电阻的第一端连接,所述第八电阻的第二端分别与所 述第十电阻的第一端、所述第七电容的第一端、所述第九电阻的第一端、所述第六电容的第 一端、第六电阻的第一端、所述第五电容的第一端、第三电阻的第一端、所述第二电感的第 一端、所述第三电容的第一端、第一电阻的第一端和第一电容的第一端连接,所述第十电阻 的第二端分别与所述第九电阻的第二端、所述第一电感的第一端、所述第二电阻的第一端、 所述第五电阻的第一端、所述第六电容的第二端和所述第七电阻的第一端连接,所述第一 电感的第二端连接所述第四电阻后与所述电源负极输出端连接,所述第七电阻的第二端分 别与所述第二晶体管的发射极和所述第七电容的第二端连接,所述第五电阻的第二端分别 与所述第四电容的第一端、所述第六电阻的第二端和所述第二晶体管的基极连接,所述第 二电阻的第二端分别与所述第一晶体管的发射极和所述第三电容的第二端连接,所述第一 电阻的第二端分别与所述第一电容的第二端、所述第二电容的第一端和所述第一晶体管的 基极连接,所述第二电容的第二端与所述晶振的第一端连接,所述晶振的第二端分别与所 述第一晶体管的集电极、所述第二电感的第二端、第三电阻的第二端、所述第五电容的第二 端和所述第四电容的第二端连接
[0007] 具体地,所述电源正极输入端的输入电压24V。
[0008] 本发明的有益效果在于:
[0009] 本发明能改善电源滤波电路,实现了对输出信号直流电平的控制,使得晶体振荡 器在震荡的过程中始终保证输出正弦信号的直流电平偏置在预先设定的值,保障系统的稳 定性,减小纹波电压以提高直流分量。

【专利附图】

【附图说明】
[0010] 图1是本发明电路示意图。

【具体实施方式】
[0011] 下面结合附图对本发明作进一步说明:
[0012] 如图1所示,包括电源正极输入端al、电源负极输出端a2、第一电阻R1、第二电阻 R2、第三电阻R3、第四电阻R4、第五电阻R5、第六电阻R6、第七电阻R7、第八电阻R8、第九电 阻R9、第十电阻R10、第一电容C1、第二电容C2、第三电容C3、第四电容C4、第五电容C5、第 一电感L1、第二电感L2、第三电感L3、第一晶体管VT1、第二晶体管VT2和晶振SJT,电源输 入端al与第八电容C8的第一端连接,第八电容C8的第二端分别与第二晶体管VT2的集电 极和第八电阻R8的第一端连接,第八电阻R8的第二端分别与第十电阻R10的第一端、第七 电容C7的第一端、第九电阻R9的第一端、第六电容C6的第一端、第六电阻R6的第一端、第 五电容C5的第一端、第三电阻R3的第一端、第二电感L2的第一端、第三电容C3的第一端、 第一电阻R1的第一端和第一电容C1的第一端连接,第十电阻R10的第二端分别与第九电 阻R9的第二端、第一电感L1的第一端、第二电阻R2的第一端、第五电阻R5的第一端、第六 电容C6的第二端和第七电阻R7的第一端连接,第一电感L1的第二端连接第四电阻R4后 与电源负极输出端a2连接,第七电阻R7的第二端分别与第二晶体管VT2的发射极和第七 电容C7的第二端连接,第五电阻R5的第二端分别与第四电容C4的第一端、第六电阻R6的 第二端和第二晶体管VT2的基极连接,第二电阻R2的第二端分别与第一晶体管VT1的发射 极和第三电容C3的第二端连接,第一电阻R1的第二端分别与第一电容C1的第二端、第二 电容C2的第一端和第一晶体管VT1的基极连接,第二电容C2的第二端与晶振SJT的第一 端连接,晶振SJT的第二端分别与第一晶体管VT1的集电极、第二电感L2的第二端、第三电 阻R3的第二端、第五电容C5的第二端和第四电容C4的第二端连接,电源正极输入端al的 输入电压24V。
[0013] 晶振SJT在电路中等效为一个电感元件使用,从而构成一个电容三端振荡电路, 振荡频率可在一定的范围内变化,晶体SJT的标称频率是指在电路中配接一定的电容得到 的,其中,第四电容为稱合电容,第一电阻R1、第二电阻R2和第五电阻R5、第六电阻R6、第 七电阻R7是第一晶体管VT1和第二晶体管VT2的直流偏置元件,第二电感L2是高频扼演 线圈,给第一晶体管VT1的集电极电流提供个直流通路,第二电容C2为隔直电容,第三电容 C3、第七电容C7是交流旁路电容,使第一晶体管VT1的发射极处于交流零电位,但直流位不 为零,第一电感L1、第六电容C6、第三电阻R3为改善电源滤波电路,略调第四电容C4和第 八电容C8可改变耦合信号大小,由第四电容C4送入第二晶体管VT2进行信号放大,经第八 电容C8耦台输出。
【权利要求】
1. 一种并联型晶体振荡器,其特征在于:包括电源正极输入端、电源负极输出端、第一 电阻、第二电阻、第三电阻、第四电阻、第五电阻、第六电阻、第七电阻、第八电阻、第九电阻、 第十电阻、第一电容、第二电容、第三电容、第四电容、第五电容、第一电感、第二电感、第三 电感、第一晶体管、第二晶体管和晶振,所述电源输入端与所述第八电容的第一端连接,所 述第八电容的第二端分别与所述第二晶体管的集电极和所述第八电阻的第一端连接,所述 第八电阻的第二端分别与所述第十电阻的第一端、所述第七电容的第一端、所述第九电阻 的第一端、所述第六电容的第一端、第六电阻的第一端、所述第五电容的第一端、第三电阻 的第一端、所述第二电感的第一端、所述第三电容的第一端、第一电阻的第一端和第一电容 的第一端连接,所述第十电阻的第二端分别与所述第九电阻的第二端、所述第一电感的第 一端、所述第二电阻的第一端、所述第五电阻的第一端、所述第六电容的第二端和所述第七 电阻的第一端连接,所述第一电感的第二端连接所述第四电阻后与所述电源负极输出端连 接,所述第七电阻的第二端分别与所述第二晶体管的发射极和所述第七电容的第二端连 接,所述第五电阻的第二端分别与所述第四电容的第一端、所述第六电阻的第二端和所述 第二晶体管的基极连接,所述第二电阻的第二端分别与所述第一晶体管的发射极和所述第 三电容的第二端连接,所述第一电阻的第二端分别与所述第一电容的第二端、所述第二电 容的第一端和所述第一晶体管的基极连接,所述第二电容的第二端与所述晶振的第一端连 接,所述晶振的第二端分别与所述第一晶体管的集电极、所述第二电感的第二端、第三电阻 的第二端、所述第五电容的第二端和所述第四电容的第二端连接。
2. 根据权利要求1所述的一种并联型晶体振荡器,其特征在于:所述电源正极输入端 的输入电压24V。
【文档编号】H03B5/06GK104065342SQ201310088628
【公开日】2014年9月24日 申请日期:2013年3月20日 优先权日:2013年3月20日
【发明者】陈伟, 孙国栋 申请人:成都世旗电子科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1