基于循环时间数字转换器的时域adc的制作方法

文档序号:7542705阅读:431来源:国知局
基于循环时间数字转换器的时域adc的制作方法
【专利摘要】本发明涉及微电子学的模拟集成电路设计领域,为进一步增加传统时域ADC的输入范围和线性度并降低延时匹配误差,本发明采用的技术方案是,基于循环时间数字转换器的时域ADC,由三部分电路模块构成,电路模块一为电压时间转换器VTC:两个采样开关Sh,两个放电开关Sd,两个采样电容CH或CL与Cref,两个电流源I和两个比较器Com1和Com2;第一个采样开关Sh的一端接模拟输入VH或VL,另一端接采样电容CH或CL的一端和第一个放电开关Sd的一端。采样电容CH或CL的另一端接地,本发明主要应用于模拟集成电路设计。
【专利说明】基于循环时间数字转换器的时域ADC
【技术领域】
[0001]本发明涉及微电子学的模拟集成电路设计领域,特别涉及一种基于循环时间数字转换器的时域ADC。
技术背景
[0002]时域数据转换在近年发展迅速。时域ADC是使用数字电路来处理模拟信号的有效解决方法。时域ADC有很多优点,例如,数字信号边沿传输的时域分辨率要优于模拟信号的电压分辨率。而且采用时域ADC,上升沿的时间差量变化可以替代传统电压和电流的变化,整个电路可以取代大尺寸高功耗的模拟电路。组成时域ADC的有两个重要器件,电压时间转换器(Voltage to Time Converter, VTC)和时间数字转换器(Time to DigitalConverter, TDC)。VTC用来将模拟输入信号转换为时间信号,而TDC将时间信号转换为数子里。
[0003]上述技术至少存在以下缺点和不足:
[0004]传统VTC的线性度和输入范围都不够理想,由于使用的线性输入范围很窄,通常几百毫伏的输入范围对应不到几百皮秒的时间量。另外,传统的延时线结构TDC由于工艺不确定性和延迟线折叠导致的延时不匹配使得时间到数字量化过程存在误差。这些缺点限制了后续信号处理并且使得时域ADC的性能受到限制。

【发明内容】

[0005]为克服现有技术的不足,本发明旨在进一步增加传统时域ADC的输入范围和线性度并降低延时匹配误差,为达到上述目的,本发明采用的技术方案是,基于循环时间数字转换器的时域ADC,由三部分电路模块构成,电路模块一为电压时间转换器VTC:两个米样开关Sh,两个放电开关Sd,两个采样电容CH或CL与Cref,两个电流源I和两个比较器Coml和Com2 ;第一个米样开关Sh的一端接模拟输入VH或VL,另一端接米样电容CH或CL的一端和第一个放电开关Sd的一端。采样电容CH或CL的另一端接地;第一个放电开关Sd的另一端接第一个电流源I的流入端和第一个比较器Coml的负端;第一个电流源I的流出端接地;第一个比较器的正端和第二个比较器的正端相连,共同接比较电压Vcm;第一个比较器Coml的输出端为高或低输出时间TH或TL ;第二个采样开关Sh的一端接模拟输入Vref,另一端接参考米样电容Cref的一端和第二个放电开关Sd的一端;参考米样电容Cref的另一端接地;第二个放电开关Sd的另一端接第二个电流源I的流入端和第二个比较器Com2的负端;第二个电流源I的流出端接地;第二个比较器的输出端Com2为输出参考时间TR ;第二个电路模块为循环时间数字转换器;第三个电路模块为读出电路;模拟输入信号Vin经过VTC转换实现脉冲输出,完成模拟电压到时间信号的转换;转换完成后的时间信号由电压时间转换器VTC进行数字量化,最后由读出电路完成数字码值的相加和输出。
[0006]读出电路结构为:RSD_clk连接D触发器链和半加器链的Clk时钟输入端,D触发器链的输入端接高电平VDD ;D触发器链的输出端信号和经Delay和反相器后的信号做与运算,进而形成Reg_clk信号;Reg_clk信号经反相器后形成rst复位信号;Reg_clk信号还作为REG寄存器的触发信号;RSD_Rst和rst进行与运算后作为D触发器链和半加器链的复位信号;C0C1分别连接在半加器链的第一个和第二个单元的输入端;D0-D7连接REG寄存器的输入端。
[0007]时间放大器电路结构:三个D触发器,一个二输入与非门,一个二输入异或门,一个多路选择器,一个开关,一个电容,一个比较器和两个电流源;时间信号的输入端Tinl和Tin2分别连接两个D触发器的Clk输入端,两个D触发器的D输入端与高电平VDD相连,两个D触发器的Q输出端分别和二输入与非门的输入端及二输入异或门输入端相连;二输入与非门的输出端连接两个D触发器的复位端RN; 二输入异或门输出端连接多路选择器的控制端S,S连接第三个D触发器的Clk输入端,第三个D触发器的D输入端连接高电平VDD,电容复位的反向信号连接第三个D触发器的复位端RN ;电流源Ia的流出端与多路选择器的I端相连,电流源Ia流入端和高电平VDD相连;电流源Ib的流入端与多路选择器的O端相连,电流源Ib流出端和低电平VSS相连;多路选择器的输出端和电容C的一端相连,电容C的另一端接参考电平VCM;电容的复位开关和比较器的两个输入端分别跨接在电容C的两端。
[0008]本发明具备下列技术效果:
[0009]本发明实施例提供了一种基于循环时间数字转换器的时域ADC电路,与传统时域ADC相比,提出的基于循环时间数字转换器的时域ADC采用电容-比较器型VTC来增加输入范围并保证模拟电压到时间转换的线性度。在时间量化部分,采用循环时间数字转换器通过重复使用转换级来降低器件间的不匹配,降低了电路的设计要求。上述电路和具体的实现方法,实现了对输入模拟电压信号的数字量化,满足了实际应用中的需要。
【专利附图】

【附图说明】
[0010]图1是本发明提供的基于循环数字转换器的时域ADC结构框图;
[0011]图2是本发明提供的电压时间转换电路原理示意图;
[0012]图3是本发明提供的电压时间转换电路时序图;
[0013]图4是本发明提供的循环时间数字转换器电路原理示意图;
[0014]图5是本发明提供的DTC电路不意图;
[0015]图6是本发明提供的时间放大器电路原理示意图;
[0016]图7是本发明提供的时间放大器电路时序图;
[0017]图8是本发明提供的读出电路原理示意图。
[0018]附图中,各标号所代表的部件列表如下:
[0019]VTC:电压时间转换器;TDC:时间数字转换器;
[0020]Readout Circuits:读出电路;VH:高输入电压;
[0021]VL:低输入电压;Vref:输入参考电压;
[0022]Vcm:比较电压;1:电流源;Sh:采样开关;
[0023]Sd:放电开关;CH (L):高/低输入电压采样电容;
[0024]Cref:输入参考电压采样电容;Coml:比较器I ;
[0025]Com2:比较器2 ;TH(L):高/低输出时间;
【权利要求】
1.一种基于循环时间数字转换器的时域ADC,其特征是,由三部分电路模块构成,电路模块一为电压时间转换器VTC:两个米样开关Sh,两个放电开关Sd,两个米样电容CH或CL与Cref,两个电流源I和两个比较器Coml和Com2 ;第一个采样开关Sh的一端接模拟输入VH或VL,另一端接米样电容CH或CL的一端和第一个放电开关Sd的一端。米样电容CH或CL的另一端接地;第一个放电开关Sd的另一端接第一个电流源I的流入端和第一个比较器Coml的负端;第一个电流源I的流出端接地;第一个比较器的正端和第二个比较器的正端相连,共同接比较电压Vcm;第一个比较器Coml的输出端为高或低输出时间TH或TL ;第二个米样开关Sh的一端接模拟输入Vref,另一端接参考米样电容Cref的一端和第二个放电开关Sd的一端;参考采样电容Cref的另一端接地;第二个放电开关Sd的另一端接第二个电流源I的流入端和第二个比较器Com2的负端;第二个电流源I的流出端接地;第二个比较器的输出端Com2为输出参考时间TR ;第二个电路模块为循环时间数字转换器;第三个电路模块为读出电路;模拟输入信号Vin经过VTC转换实现脉冲输出,完成模拟电压到时间信号的转换;转换完成后的时间信号由电压时间转换器VTC进行数字量化,最后由读出电路完成数字码值的相加和输出。
2.如权利要求1所述的基于循环时间数字转换器的时域ADC,其特征是,读出电路结构为:RSD_clk连接D触发器链和半加器链的Clk时钟输入端,D触发器链的输入端接高电平VDD ;D触发器链的输出端信号和经Delay和反相器后的信号做与运算,进而形成Reg_clk信号;Reg_clk信号经反相器后形成rst复位信号;Reg_clk信号还作为REG寄存器的触发信号;RSD_Rst和rst进行与运算后作为D触发器链和半加器链的复位信号;C0C1分别连接在半加器链的第一个和第二个单元的输入端;D0-D7连接REG寄存器的输入端。
3.如权利要求1所述的基于循环时间数字转换器的时域ADC,其特征是,时间放大器电路结构:三个D触发器,一个二输入与非门,一个二输入异或门,一个多路选择器,一个开关,一个电容,一个比较器和两个电流源;时间信号的输入端Tinl和Tin2分别连接两个D触发器的Clk输入端,两个D触发器的D输入端与高电平VDD相连,两个D触发器的Q输出端分别和二输入与非门的输入端及二输入异或门输入端相连;二输入与非门的输出端连接两个D触发器的复位端RN ;二输入异或门输出端连接多路选择器的控制端S,S连接第三个D触发器的Clk输入端,第三个D触发器的D输入端连接高电平VDD,电容复位的反向信号连接第三个D触发器的复位端RN ;电流源Ia的流出端与多路选择器的I端相连,电流源Ia流入端和高电平VDD相连;电流源Ib的流入端与多路选择器的0端相连,电流源Ib流出端和低电平VSS相连;多路选择器的输出端和电容C的一端相连,电容C的另一端接参考电平VCM ;电容的复位开关和比较器的两个输入端分别跨接在电容C的两端。
【文档编号】H03M1/12GK103532553SQ201310499790
【公开日】2014年1月22日 申请日期:2013年10月22日 优先权日:2013年10月22日
【发明者】徐江涛, 朱昆昆, 高静, 史再峰, 姚素英 申请人:天津大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1