一种抑制谐波信号的方法及装置制造方法

文档序号:7545856阅读:263来源:国知局
一种抑制谐波信号的方法及装置制造方法
【专利摘要】本发明公开了一种抑制谐波信号的方法及装置。该方法包括:将第一本振信号与输入信号进行混频以获取第一输出信号,将第二本振信号与输入信号进行混频以获取第二输出信号,其中,第一输出信号包括n次谐波信号;叠加第一输出信号和第二输出信号,以抑制第一输出信号中的n次谐波信号;其中,第一本振信号和第二本振信号具有不同的占空比,相同的本振频率。通过上述方式,本发明能够以相对简单的方式抑制混频过程中产生的谐波信号,从而提高射频收发机的性能。
【专利说明】一种抑制谐波信号的方法及装置

【技术领域】
[0001] 本发明涉及无线通讯领域,特别是涉及一种抑制谐波信号的方法及装置。

【背景技术】
[0002] 现有技术中,射频收发机在对信号进行上混频或下混频处理时,常常会产生不需 要的谐波信号。具体来说,例如,在对信号进行上混频处理的过程中,也即对基带信号进行 滤波处理和混频处理的过程中,由于实现滤波处理和混频处理的器件的非线性特征,在混 频后得到的射频信号中通常会叠加不同阶次的谐波信号。其中,谐波信号的存在将大大降 低射频收发机的性能,例如,降低相邻信道泄漏比,恶化带内信噪比等等。因此,在射频收发 机工作的过程中,如何抑制谐波信号,从而提高射频收发机的性能是一个亟待解决的问题。


【发明内容】

[0003] 本发明主要解决的技术问题是提供一种抑制谐波信号的方法及装置,能够以相对 简单的方式抑制混频过程中产生的谐波信号,从而提高射频收发机的性能。
[0004] 为解决上述技术问题,本发明采用的一个技术方案是:提供一种抑制谐波信号的 方法,该方法包括步骤:将第一本振信号与输入信号进行混频以获取第一输出信号,将第二 本振信号与输入信号进行混频以获取第二输出信号,其中,第一输出信号包括η次谐波信 号,η为大于1的正整数;叠加第一输出信号和第二输出信号,以抑制第一输出信号中的η 次谐波信号;其中,第一本振信号和第二本振信号具有不同的占空比,相同的本振频率。
[0005] 为解决上述技术问题,本发明采用的另一个技术方案是:提供一种抑制谐波信号 的装置,该装置包括混频器,该混频器包括:第一混频模块,用于将第一本振信号与输入信 号进行混频以获取第一输出信号,其中,第一输出信号包括η次谐波信号,η为大于1的正 整数;第二混频模块,用于将第二本振信号与输入信号进行混频以获取第二输出信号;叠 加模块,用于叠加第一输出信号和第二输出信号,以抑制第一输出信号中的η次谐波信号; 其中,第一本振信号和第二本振信号具有不同的占空比,相同的本振频率。
[0006] 本发明的有益效果是:区别于现有技术的情况,本发明通过输入信号与不同占空 比且相同本振频率的本振信号进行混频后进行叠加处理,从而抑制混频过程中产生的谐波 信号,进而提高射频收发机的性能,简单且易于实现。

【专利附图】

【附图说明】
[0007] 图1是本发明第一实施例的抑制谐波信号的方法的流程图;
[0008] 图2是本发明第二实施例的抑制谐波信号的方法的流程图;
[0009] 图3是本发明第三实施例的抑制谐波信号的方法的流程图;
[0010] 图4是本发明第一实施例的抑制谐波信号的装置的结构示意图;
[0011] 图5是图4中混频器的电路原理图;
[0012] 图6是本发明第二实施例的抑制谐波信号的装置的结构示意图;
[0013] 图7是本发明第三实施例的抑制谐波信号的装置的结构示意图。

【具体实施方式】
[0014] 在说明书及权利要求书当中使用了某些词汇来指称特定的组件,所属领域中的技 术人员应可理解,制造商可能会用不同的名词来称呼同样的组件。本说明书及权利要求书 并不以名称的差异来作为区分组件的方式,而是以组件在功能上的差异来作为区分的基 准。下面结合附图和实施例对本发明进行详细说明。
[0015] 图1是本发明第一实施例的抑制谐波信号的方法的流程图。需注意的是,若有实 质上相同的结果,本发明的方法并不以图1所示的流程顺序为限。如图1所示,该方法包括 如下步骤:
[0016] 步骤S101 :将第一本振信号与输入信号进行混频以获取第一输出信号,将第二本 振信号与输入信号进行混频以获取第二输出信号,其中,第一输出信号包括η次谐波信号;
[0017] 步骤S102 :叠加第一输出信号和第二输出信号,以抑制第一输出信号中的η次谐 波信号。
[0018] 在步骤S101中,输入信号可以为基带信号也可以为射频信号。第一本振信号和第 二本振信号为方波信号,且第一本振信号和第二本振信号具有不同的占空比,相同的本振 频率。η次谐波信号包括三次谐波信号、五次谐波信号等等,其中,η为谐波信号的频率与基 波信号也即有用信号的频率的比值,其为大于1的正整数。
[0019] 如本领域技术人员所知的,将第一本振信号与输入信号进行混频以获取第一输出 信号的过程中,由于实现混频功能的器件的非线性特征,在第一输出信号中常常叠加频率 为本振频率的η倍的谐波信号。同理,将第二本振信号与输入信号进行混频以获取第二输 出信号的过程中,在第二输出信号中也同样叠加频率为本振频率的η倍的谐波信号。
[0020] 在步骤S102中,由于第一本振信号和第二本振信号具有相同的本振频率,因此第 一输出信号和第二输出信号中叠加的相同阶次的谐波信号位于相同的频率点。同时,由于 第一本振信号和第二本振信号具有不同的占空比,对于某些阶次的谐波信号,第一输出信 号和第二输出信号中叠加的相同阶次的谐波信号具有相反的相位。因此,在叠加第一输出 信号和第二输出信号时,两个信号某些相同阶次的谐波信号频率相同相位相反,则第一输 出信号中的这些阶次的谐波信号将得到抑制。
[0021] 区别于现有技术,本发明通过输入信号与不同占空比且相同本振频率的本振信号 进行混频后进行叠加处理,从而抑制混频过程中产生的谐波信号,进而提高射频收发机的 性能,简单且易于实现。
[0022] 图2是本发明第二实施例的抑制谐波信号的方法的流程图。需注意的是,若有实 质上相同的结果,本发明的方法并不以图2所示的流程顺序为限。如图2所示,该方法包括 如下步骤:
[0023] 步骤S201 :由基带滤波器对基带信号进行滤波处理以获取基带频率位于fBB的输 入信号。在步骤S201中,基带滤波器应用与射频收发机的发送电路,后续步骤中所指的混 频为上混频。由于基带滤波器的非线性特征,在输入信号中除包括基带频率位于f BB的基波 信号也即有用信号外,还包括频率位于n*fBB的谐波信号,η为大于1的正整数。
[0024] 步骤S202 :将第一本振信号与输入信号进行混频以获取第一输出信号,其中,第 一输出信号包括η次谐波信号。在步骤S202中,以第一本振信号为100%占空比的方波信 号f(x)为例来说,其傅立叶表达式具体如下所示: ?+1 0 < a- < π 〇 { ] I Λ
[0025] /(x) = S + + + 5
[-1 π<χ<2π π\ 3 5 )
[0026] 其中,Wi = 2 π ?·ωι,?·ωι为第一本振信号的本振频率,其值为1/2 π。
[0027] 由上述表达式可知,第一本振信号除包括本振频率位于fM1的基波信号也即有用 信号外,还包括频率位于η*?· ωι的谐波信号,其中,η为大于1的正整数。具体来说,第一本 振信号还包括频率位于3?·ωι的三次谐波信号、频率位于5?· ωι的五次谐波信号等等。
[0028] 由于第一本振信号除包括本振频率位于的有用信号外,还包括频率位于n*fVQ1 的谐波信号,同时,由于输入信号中除包括基带频率位于fBB的有用信号外,还会包括频率 位于n*f BB的谐波信号,则第一本振信号与输入信号进行混频处理后得到的第一输出信号 中除包括频率位于的有用信号,还包括频率位于η*?· ωι±?·ΒΒ和的谐 波信号。具体来说,以三次谐波信号为例,第一输出信号还包括频率位于3f M1±fBB、频率位 于3?·ωι±3?·ΒΒ的谐波 /[目号等等。
[0029] 步骤S203 :将第二本振信号与输入信号进行混频以获取第二输出信号。在步骤 S203中,以第二本振信号为50%占空比的方波信号f(y)为例来说,其傅立叶表达式具体如 下所示: + 1 %<y<^/A fiy) = < -1 5π/Α<y< 1π/Α
[0030] 0 0<.r<%,3%<.r<5%,7幺 <J;<2;r =sin(H-'〇) - -sin(3w,) --sin(5w, ) + ···! π \ 3 5 - J
[0031] 其中,w2 = 2 π f^,为第二本振信号的本振频率,其值为1/2 π。
[0032] 由上述表达式可知,第一本振信号的本振频率和第二本振信号的本振频率f^2 相同,均为1/2π,第二本振信号的相位落后第一本振信号的相位π/4,也即45度。当然, 第二本振信号的相位落后第一本振信号的相位45度仅为举例说明,第二本振信号的相位 可以落后于第一本振信号的相位,也可提前于第一本振信号的相位,其相差的度数也可以 为不同于45度的其它度数。
[0033] 另外,第二本振信号除包括本振频率位于fM2的基波信号也即有用信号外,还包括 频率位于η*?·ω2的谐波信号,其中,η为大于1的正整数。具体来说,第二本振信号还包括频 率位于3?·ω2的三次谐波信号、频率位于5?·ω2的五次谐波信号等等。
[0034] 因此,第二本振信号与输入信号进行混频处理后得到的第二输出信号中除包括频 率位于fu)2±fBB的有用信号外,还包括频率位于η*?·ω2±?· ΒΒ和η*?·ω2±η*?·ΒΒ的谐波信号。
[0035] 步骤S204 :将第二输出信号的幅度进行放大处理。在步骤S204中,将第二输出信 号的幅度放大七倍,以使得对应第二本振信号的三次谐波信号的幅度与对应第一本振信 号的三次谐波信号的幅度相同。具体来说,未进行放大处理前,对应第二本振信号的三次谐 波信号的幅度为?;进行放大处理后,对应第二本振信号的三次谐波信号的幅度变化为 2/3π。当然,幅度放大·^倍仅为举例说明,本发明并不限于上述举例的放大倍数。
[0036] 步骤S205 :叠加第一输出信号和第二输出信号,以抑制第一输出信号中的η次谐 波信号。在步骤S205中,以频率位于3fM1±f BB的谐波信号为例来说,设定输入信号的幅度 为1,相位为0°,则第一输出信号中频率位于的谐波信号的幅度为2/3 π,放大 后第二输出信号中频率位于3fM2±fBB的谐波信号的幅度也为2/3 π,且第一输出信号中频 率位于3?·ωι±?·ΒΒ的谐波信号的相位与第二输出信号中频率位于3?· ω2±?·ΒΒ的相位相反。此 时,将第一输出信号和第二输出信号进行叠加,由于fun和fuK相同,贝 1J第一输出信号中频 率位于3fM1±fBB的谐波信号会因为第二输出信号中存在幅度相同且相位相反的频率位于 的谐波信号而被抵消掉。
[0037] 换个角度来说,叠加第一输出信号和第二输出信号,由于输入信号是相同的,其实 质就是叠加第一本振信号和第二本振信号,从第一本振信号f( x)和第二本振信号f(y)的 傅立叶展开式来说,第一本振信号f(x)和第二本振信号f(y)的傅立叶展开式具体如下所 示: 2 ( 1 1 ^
[0038] j\x) = - sin(W[) + -sinCSw!) + -sin(5w[) + · · · π ly 3 5 )
[0039] /( v) sin(w2) - -sin(3w2) - -sin(5w2) H -) π、 3 5 一 )
[0040] 由于第一本振信号和第二本振信号具有相同本振频率,也即wl = ?2,将第二输出 信号的幅度放大万倍后,也可理解为将第二本振信号的幅度放大万倍后,将第一本振信 号和放大后的第二本振信号进行叠加就可得到/(为+ /00=),此时第一本振信 π 号中对应3wl的三次谐波信号和对应5wl的五次谐波信号被完全抵消掉。
[0041] 本领域的技术人员可以理解的是,100%占空比的第一本振信号和50%占空比的 第二本振信号仅为举例说明,本发明并不限于上述两种占空比的本振信号。同时,本发明并 不限于使用两种不同占空比的本振信号,也可使用三种、四种等不同占空比的本振信号,其 分别与输入信号进行混频后再进行叠加处理,则其它阶次例如七次、九次的谐波信号将会 得到抑制。
[0042] 区别于现有技术,本发明通过基带滤波器对基带信号进行滤波处理以获取输入信 号,将输入信号与不同占空比且相同本振频率的本振信号进行混频后进行叠加处理,从而 抑制上混频过程中产生的谐波信号,进而提高射频收发机的发送性能,简单且易于实现。
[0043] 图3是本发明第三实施例的抑制谐波信号的方法的流程图。需注意的是,若有实 质上相同的结果,本发明的方法并不以图3所示的流程顺序为限。如图3所示,图3与图2 中第二实施例的主要区别在于:
[0044] 步骤S301 :由低噪声放大器对射频信号进行放大处理以获取频率位于fKF的输入 信号。在步骤S301中,低噪声放大器应用与射频收发机的接收电路,后续步骤中所指的混 频为下混频。由于低噪声放大器的非线性特征,在输入信号中包括频率位于f KF的有用信号 夕卜,还会包括频率位于n*fKF的谐波信号,η为大于1的正整数。
[0045] 本领域的技术人员可以理解的,图3中的输入信号为经低噪声放大器处理后的射 频信号,图2中的输入信号为经基带滤波器滤波处理后的基带信号,图3与图2中所揭示的 抑制谐波信号的方法,除输入信号不同外,后续对输入信号的处理是类似的,所以,为简洁 起见,图3所示流程图的其他步骤在此不再赘述。
[0046] 区别于现有技术,本发明通过低噪声放大器对射频信号进行放大处理以获取输入 信号,将输入信号与不同占空比相同本振频率的本振信号进行混频后进行叠加处理,从而 抑制下混频过程中产生的谐波信号,进而提高射频收发机的接收性能,简单且易于实现。
[0047] 图4是本发明第一实施例的抑制谐波信号的装置的结构示意图。如图4所示,该 装置包括混频器11,混频器11包括第一混频模块111、第二混频模块112和叠加模块113。
[0048] 第一混频模块111用于将第一本振信号与输入信号进行混频以获取第一输出信 号,其中,第一输出信号包括η次谐波信号,η为大于1的正整数。具体来说,η次谐波信号 包括三次谐波信号、五次谐波信号等等。
[0049] 第二混频模块112用于将第二本振信号与输入信号进行混频以获取第二输出信 号。
[0050] 叠加模块113分别与第一混频模块111和第二混频模块112连接,用于叠加第一 输出信号和第二输出信号,以抑制第一输出信号中的η次谐波信号。其中,第一本振信号和 第二本振信号具有不同的占空比,相同的本振频率。
[0051] 请一并参考图5,图5是图4中混频器的电路原理图。如图5所示,混频器11包括 第一混频模块111、第二混频模块112和叠加模块113。
[0052] 第一混频模块111包括晶体管VT11、晶体管VT12、晶体管VT13、晶体管VT14、晶体 管VT15、晶体管VT16和恒流源111,晶体管VT11的栅极与输入信号的正输入端Ιη+连接,晶 体管VT12的栅极与输入信号的负输入端In-连接,晶体管VT11和晶体管VT12的源极与恒 流源111的正极连接,恒流源111的负极接地,晶体管VT11的漏极与晶体管VT13和晶体管 VT14的源极连接,晶体管V12的漏极与晶体管VT15和晶体管V16的源极连接,晶体管VT13 和晶体管VT16的栅极与第一本振信号的负输入端Lcl-连接,晶体管VT14和晶体管VT15 的栅极与第一本振信号的正输入端Lcl+连接,晶体管VT13和晶体管VT15的漏极与第一输 出信号的正输入端〇utl+连接,晶体管VT14和晶体管VT16的漏极与第一输出信号的负输 入端Out 1-连接。
[0053] 第二混频模块112包括晶体管VT21、晶体管VT22、晶体管VT23、晶体管VT24、晶体 管VT25、晶体管VT26和恒流源112,晶体管VT21的栅极与输入信号的正输入端In+连接,晶 体管VT22的栅极与输入信号的负输入端In-连接,晶体管VT21和晶体管VT22的源极与恒 流源112的正极连接,恒流源112的负极接地,晶体管VT21的漏极与晶体管VT23和晶体管 VT24的源极连接,晶体管V22的漏极与晶体管VT25和晶体管V26的源极连接,晶体管VT23 和晶体管VT26的栅极与第二本振信号的负输入端Lc2-连接,晶体管VT24和晶体管VT25 的栅极与第二本振信号的正输入端Lc2+连接,晶体管VT23和晶体管VT25的漏极与第二输 出信号的正输入端0ut2+连接,晶体管VT24和晶体管VT26的漏极与第二输出信号的负输 入端0ut2-连接。
[0054] 叠加模块113包括电阻R1、电阻R2和电源VC,电阻R1的一端与第一输出信号和 第二输出信号的正输入端连接,电阻R1的另一端与电源VC连接,电阻R2的一端与第一输 出信号和第二输出信号的负输入端连接,电阻R2的另一端与电源VC连接。
[0055] 在本实施例中,恒流源111和恒流源112用于提供恒定的电流,晶体管VT11、晶体 管VT12以及晶体管VT21、晶体管VT22用于将输入信号的差分输入电压转换为差分输入电 流,电阻R1、电阻R2为上拉电阻,用于为第一输出信号和第二输出信号叠加后产生的信号 提供差分输出电压。
[0056] 图6是本发明第二实施例的抑制谐波信号的装置的结构示意图。如图6所示,该 装置包括基带滤波器21和混频器22。
[0057] 基带滤波器21用于对基带信号进行滤波处理以获取基带频率位于fBB的输入信 号。
[0058] 混频器22与基带滤波器21连接,用于对输入信号进行上混频处理。具体来说,混 频器22包括第一混频模块221、第二混频模块222、放大模块223和叠加模块224。
[0059] 第一混频模块221与基带滤波器21连接,用于从基带滤波器21获取输入信号,将 第一本振信号与输入信号进行混频以获取第一输出信号,其中,第一输出信号包括η次谐 波信号,η次谐波信号包括频率位于η*?· ω±?·ΒΒ和的信号,U为本振频率,η为 大于1的正整数。
[0060] 第二混频模块222与基带滤波器21连接,用于从基带滤波器21获取输入信号,将 第二本振信号与输入信号进行混频以获取第二输出信号。
[0061] 放大模块223与第二混频模块222连接,用于从第二混频模块222获取第二输出 信号,对第二输出信号的幅度进行放大处理。
[0062] 叠加模块224分别与第一混频模块221和放大模块223连接,用于将第一输出信 号和放大后的第二输出信号进行叠加,以抑制第一输出信号中的η次谐波信号。
[0063] 其中,第一本振信号为100%占空比的方波信号,第二本振信号为50%占空比的 方波信号,第二本振信号的相位落后第一本振信号的相位45度。
[0064] 图7是本发明第三实施例的抑制谐波信号的装置的结构示意图。如图7所示,该 装置包括低噪声放大器31和混频器32,其中,混频器32包括第一混频模块321、第二混频 模块322、放大模块323和叠加模块324。
[0065] 低噪声放大器31用于对射频信号进行放大处理以获取频率位于fKF的输入信号。 混频器32与低噪声放大器31连接,用于对输入信号进行下混频处理,具体来说,第一混频 模块321和第二混频模块322分别与低噪声放大器31连接。
[0066] 第一混频模块321、第二混频模块322、放大模块323和叠加模块324与图6中第 二实施例中的第一混频模块221、第二混频模块222、放大模块223和叠加模块224类似,为 简洁起见,此处不再赘述。
[〇〇67] 以上所述仅为本发明的实施方式,并非因此限制本发明的专利范围,凡是利用本 发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的 【技术领域】,均同理包括在本发明的专利保护范围内。
【权利要求】
1. 一种抑制谐波信号的方法,其特征在于,所述方法包括步骤: 将第一本振信号与输入信号进行混频以获取第一输出信号,将第二本振信号与所述输 入信号进行混频以获取第二输出信号,其中,所述第一输出信号包括η次谐波信号,η为大 于1的正整数; 叠加所述第一输出信号和所述第二输出信号,以抑制所述第一输出信号中的所述η次 谐波信号; 其中,所述第一本振信号和所述第二本振信号具有不同的占空比,相同的本振频率。
2. 根据权利要求1所述的方法,其特征在于,所述方法进一步包括步骤: 由基带滤波器对基带信号进行滤波处理以获取基带频率位于fBB的所述输入信号; 其中,所述η次谐波信号包括频率位于和η*?·ω±η*?·ΒΒ的信号,L为本振频 率。
3. 根据权利要求1所述的方法,其特征在于,所述方法进一步包括步骤: 由低噪声放大器对射频信号进行放大处理以获取频率位于fKF的所述输入信号; 其中,所述η次谐波信号包括频率位于和的信号,U为本振频 率。
4. 根据权利要求1所述的方法,其特征在于,所述叠加所述第一输出信号和所述第二 输出信号的步骤之前,所述方法进一步包括步骤: 将所述第二输出信号的幅度进行放大处理。
5. 根据权利要求1所述的方法,其特征在于,所述第一本振信号为100%占空比的方波 信号,所述第二本振信号为50%占空比的方波信号。
6. 根据权利要求5所述的方法,其特征在于,所述第二本振信号的相位落后所述第一 本振信号的相位45度。
7. 根据权利要求1所述的方法,其特征在于,所述η次谐波信号包括三次谐波信号或五 次谐波信号。
8. -种抑制谐波信号的装置,其特征在于,所述装置包括混频器,所述混频器包括: 第一混频模块,用于将第一本振信号与输入信号进行混频以获取第一输出信号,其中, 所述第一输出信号包括η次谐波信号,η为大于1的正整数; 第二混频模块,用于将第二本振信号与所述输入信号进行混频以获取第二输出信号; 叠加模块,用于叠加所述第一输出信号和所述第二输出信号,以抑制所述第一输出信 号中的所述η次谐波信号; 其中,所述第一本振信号和所述第二本振信号具有不同的占空比,相同的本振频率。
9. 根据权利要求8所述的装置,其特征在于,所述第一混频模块包括晶体管VT11、晶 体管VT12、晶体管VT13、晶体管VT14、晶体管VT15、晶体管VT16和恒流源111,所述晶体管 VT11的栅极与所述输入信号的正输入端连接,所述晶体管VT12的栅极与所述输入信号的 负输入端连接,所述晶体管VT11和所述晶体管VT12的源极与所述恒流源111的正极连接, 所述恒流源111的负极端接地,所述晶体管VT11的漏极与所述晶体管VT13和所述晶体管 VT14的源极连接,所述晶体管V12的漏极与所述晶体管VT15和所述晶体管V16的源极连 接,所述晶体管VT13和所述晶体管VT16的栅极与所述第一本振信号的负输入端连接,所述 晶体管VT14和所述晶体管VT15的栅极与所述第一本振信号的正输入端连接,所述晶体管 VT13和所述晶体管VT15的漏极与所述第一输出信号的正输入端连接,所述晶体管VT14和 所述晶体管VT16的漏极与所述第一输出信号的负输入端连接。
10. 根据权利要求9所述的装置,其特征在于,所述第二混频模块包括晶体管VT21、晶 体管VT22、晶体管VT23、晶体管VT24、晶体管VT25、晶体管VT26和恒流源112,所述晶体 管VT21的栅极与所述输入信号的正输入端连接,所述晶体管VT22的栅极与所述输入信号 的负输入端连接,所述晶体管VT21和所述晶体管VT22的源极与所述恒流源112的正极连 接,所述恒流源112的负极接地,所述晶体管VT21的漏极与所述晶体管VT23和所述晶体管 VT24的源极连接,所述晶体管V22的漏极与所述晶体管VT25和所述晶体管V26的源极连 接,所述晶体管VT23和所述晶体管VT26的栅极与所述第二本振信号的负输入端连接,所述 晶体管VT24和所述晶体管VT25的栅极与所述第二本振信号的正输入端连接,所述晶体管 VT23和所述晶体管VT25的漏极与所述第二输出信号的正输入端连接,所述晶体管VT24和 所述晶体管VT26的漏极与所述第二输出信号的负输入端连接。
11. 根据权利要求10所述的装置,其特征在于,所述叠加模块包括电阻R1、电阻R2和 电源VC,所述电阻R1的一端与所述第一输出信号和所述第二输出信号的正输入端连接,所 述电阻R1的另一端与所述电源VC连接,所述电阻R2的一端与所述第一输出信号和所述第 二输出信号的负输入端连接,所述电阻R2的另一端与所述电源VC连接。
12. 根据权利要求8所述的装置,其特征在于,所述装置进一步包括基带滤波器,所述 基带滤波器用于对基带信号进行滤波处理以获取基带频率位于f BB的所述输入信号,其中, 所述η次谐波信号包括频率位于η*?·ω±?·ΒΒ和的信号,U为本振频率。
13. 根据权利要求8所述的装置,其特征在于,所述装置进一步包括低噪声放大器,所 述低噪声放大器用于对射频信号进行放大处理以获取频率位于f KF的所述输入信号,其中, 所述η次谐波信号包括频率位于和的信号,U为本振频率。
14. 根据权利要求8所述的装置,其特征在于,所述混频器进一步包括放大模块,所述 放大模块用于从所述第二混频模块获取所述第二输出信号,对所述第二输出信号的幅度进 行放大处理。
15. 根据权利要求8所述的装置,其特征在于,所述第一本振信号为100%占空比的方 波信号,所述第二本振信号为50%占空比的方波信号。
16. 根据权利要求15所述的装置,其特征在于,所述第二本振信号的相位落后所述第 一本振信号的相位45度。
17. 根据权利要求8所述的装置,其特征在于,所述η次谐波信号包括三次谐波信号或 五次谐波信号。
【文档编号】H03D7/16GK104052407SQ201410220141
【公开日】2014年9月17日 申请日期:2014年5月22日 优先权日:2014年5月22日
【发明者】邓俊雄, 生力伟 申请人:晨星半导体股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1