一种大功率ldo电路用误差放大器的制造方法

文档序号:7529282阅读:494来源:国知局
一种大功率ldo电路用误差放大器的制造方法
【专利摘要】本实用新型在于提供一种大功率LDO电路用误差放大器,包括7个P型MOS管和4个N型MOS管,本实用新型结构简单,通过7个P型MOS管和4个N型MOS管的组合连接实现了误差放大器的功能,通过MOS管的使用则减少了功耗,最后通过MOS管做功率器件有效保证了大功率LOD的输出功率。
【专利说明】一种大功率LDO电路用误差放大器

【技术领域】
[0001]本实用新型涉及微电子【技术领域】,尤其涉及一种大功率LDO电路用误差放大器。

【背景技术】
[0002]LDO是一种线性稳压器,误差放大器是LDO的必要组成部分。
[0003]如果压降太大,耗在LDO上能量太大,输出功率就会降低。使用功率M0S(M0S管),通过稳压器的唯一电压压降是电源设备负载电流的ON电阻造成的。如果负载较小,这种方式产生的压降只有几十毫伏。所以使用MOS管是一种有效保证输出功率的方法。
[0004]另外,功率MOS是电压驱动的,不需要电流,所以大大降低了器件本身消耗的电流。
[0005]例如中国专利公开了一种超低功耗误差放大器,申请号:201210388331.8,申请日:2012-10-12,该专利记载“电压负反馈电路,包括PMOS管M8,分压电阻R3、R4 ;所述PMOS管M8,其栅极作为输入端,与电流镜电路相连接;其源极接电源电压VDD ;其漏极与分压电阻R3的一端相连,并作为误差放大器的输出端,输出电压信号V0UT”。
[0006]但是现有技术尚未有报道:通过MOS做功率器件,保证LDO的输出功率的误差放大器。


【发明内容】

[0007]针对现有技术的不足,本实用新型在于提供一种保证输出功率且功耗小的误差放大器。
[0008]为实现上述目的,本实用新型通过下述技术方案予以实现:
[0009]一种大功率LDO电路用误差放大器,包括7个P型MOS管和4个N型MOS管,其电路连接方式为:
[0010]第一 P型MOS管MPl的漏极、第二 P型MOS管MP2的源极与第三P型MOS管MP3的源极连接;第二 P型MOS管MP2的栅极与该误差放大器的同向输入端连接;第三P型MOS管MP3的栅极与该误差放大器的反向输入端连接;第二 P型MOS管MP2的漏极、第三N型MOS管丽3的源极与第一 N型MOS管丽I的漏极连接;第三P型MOS管MP3的漏极、第四N型MOS管MN4的源极与第二 N型MOS管丽2的漏极连接;第四P型MOS管MP4的栅极、第五P型MOS管MP5的栅极、第六P型MOS管MP6的漏极与第三N型MOS管丽3的漏极连接;第四P型MOS管MP4的漏极与第六P型MOS管MP6的源极连接?’第五P型MOS管MP5的漏极与第七P型MOS管MP7的源极连接;第七P型MOS管MP7的漏极、第四N型MOS管MN4的漏极与该误差放大器的输出端口 Vout连接;
[0011]第一 P型MOS管MPl的栅极与偏置电压Vpbl连接;第六P型MOS管MP6的栅极、第七P型MOS管MP7的栅极与偏置电压Vpb2连接;第一 N型MOS管丽I的栅极、第二 N型MOS管丽2的栅极与偏置电压Vnbl连接;第三N型MOS管丽3的栅极、第四N型MOS管MN4的栅极与偏置电压Vnb2连接;
[0012]第一 P型MOS管MPl的源极、第四P型MOS管MP4的源极、第五P型MOS管MP5的源极与电源VDD连接;
[0013]第一 N型MOS管丽I的源极、第二 N型MOS管丽2的源极与地GND连接。
[0014]本实用新型的有益效果为:本实用新型结构简单,通过7个P型MOS管和4个N型MOS管的组合连接实现了误差放大器的功能,通过MOS管的使用则减少了功耗,最后通过MOS管做功率器件有效保证了大功率LOD的输出功率。

【专利附图】

【附图说明】
[0015]图1为本实用新型的结构示意图。

【具体实施方式】
[0016]下面结合附图对本实用新型的【具体实施方式】作进一步详细地描述。
[0017]如图1所示,一种大功率LDO电路用误差放大器,包括7个P型MOS管和4个N型MOS管,其电路连接方式为:
[0018]第一 P型MOS管MPl的漏极、第二 P型MOS管MP2的源极与第三P型MOS管MP3的源极连接;第二 P型MOS管MP2的栅极与该误差放大器的同向输入端连接;第三P型MOS管MP3的栅极与该误差放大器的反向输入端连接;第二 P型MOS管MP2的漏极、第三N型MOS管丽3的源极与第一 N型MOS管丽I的漏极连接;第三P型MOS管MP3的漏极、第四N型MOS管MN4的源极与第二 N型MOS管丽2的漏极连接;第四P型MOS管MP4的栅极、第五P型MOS管MP5的栅极、第六P型MOS管MP6的漏极与第三N型MOS管丽3的漏极连接;第四P型MOS管MP4的漏极与第六P型MOS管MP6的源极连接?’第五P型MOS管MP5的漏极与第七P型MOS管MP7的源极连接;第七P型MOS管MP7的漏极、第四N型MOS管MN4的漏极与该误差放大器的输出端口 Vout连接;
[0019]第一 P型MOS管MPl的栅极与偏置电压Vpbl连接;第六P型MOS管MP6的栅极、第七P型MOS管MP7的栅极与偏置电压Vpb2连接;第一 N型MOS管丽I的栅极、第二 N型MOS管丽2的栅极与偏置电压Vnbl连接;第三N型MOS管丽3的栅极、第四N型MOS管MN4的栅极与偏置电压Vnb2连接;
[0020]第一 P型MOS管MPl的源极、第四P型MOS管MP4的源极、第五P型MOS管MP5的源极与电源VDD连接;
[0021]第一 N型MOS管丽I的源极、第二 N型MOS管丽2的源极与地GND连接。
[0022]上述实施例和说明书中描述的只是说明本实用新型的原理和最佳实施例,在不脱离本实用新型精神和范围的前提下,本实用新型还会有各种变化和改进,这些变化和改进都落入要求保护的本实用新型范围内。
【权利要求】
1.一种大功率0)0电路用误差放大器,包括7个?型103管和4个~型103管,其特征在于,其电路连接方式为: 第一 ?型103管斯1的漏极、第二 ?型103管即2的源极与第三?型103管即3的源极连接;第二 ?型103管即2的栅极与该误差放大器的同向输入端连接;第三?型103管1?3的栅极与该误差放大器的反向输入端连接;第二 ?型103管即2的漏极、第三~型103管丽3的源极与第一 ~型103管丽1的漏极连接;第三?型103管即3的漏极、第四~型108管丽4的源极与第二 ~型103管丽2的漏极连接;第四?型103管即4的栅极、第五?型103管即5的栅极、第六?型103管即6的漏极与第三~型103管丽3的漏极连接;第四?型103管即4的漏极与第六?型103管即6的源极连接;第五?型103管即5的漏极与第七?型103管即7的源极连接;第七?型103管即7的漏极、第四~型103管丽4的漏极与该误差放大器的输出端口 连接; 第一?型103管即1的栅极与偏置电压仆化连接;第六?型103管即6的栅极、第七?型103管即7的栅极与偏置电压#62连接;第一 ~型103管丽1的栅极、第二 ~型103管丽2的栅极与偏置电压7他1连接;第三~型103管丽3的栅极、第四~型103管丽4的栅极与偏置电压连接; 第一 ?型103管即1的源极、第四?型103管即4的源极、第五?型103管即5的源极与电源700连接; 第一 ~型103管丽1的源极、第二 ~型103管丽2的源极与地⑶0连接。
【文档编号】H03F3/45GK204203830SQ201420720395
【公开日】2015年3月11日 申请日期:2014年11月27日 优先权日:2014年11月27日
【发明者】林美玉, 王晓飞 申请人:广州市力驰微电子科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1